您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 高速FPGA系统的信号完整性测试和分析

  2. 高速FPGA系统的信号完整性测试和分析 高速FPGA系统的信号完整性测试和分析
  3. 所属分类:硬件开发

    • 发布日期:2009-07-04
    • 文件大小:965632
    • 提供者:noliner
  1. 高速FPGA PCB设计指南

  2. 高速FPGA PCB设计指南Over the past five years, the development of true analog CMOS processes has led to the use of high-speed analog devices in the digital arena. System speeds of 150 MHz and higher have become common for digital logic. Systems that were c
  3. 所属分类:硬件开发

    • 发布日期:2009-07-30
    • 文件大小:1048576
    • 提供者:rikky5210
  1. 高速FPGA PCB设计指导.pdf

  2. 高速FPGA PCB设计指导,仅供cankao,在其他论坛里也会有,在这里是为了方便大家使用!
  3. 所属分类:硬件开发

    • 发布日期:2009-08-18
    • 文件大小:1048576
    • 提供者:mashibao
  1. 高速FPGA PCB设计指导

  2. 高速FPGA PCB设计指导高速FPGA PCB设计指导高速FPGA PCB设计指导高速FPGA PCB设计指导
  3. 所属分类:硬件开发

    • 发布日期:2010-02-05
    • 文件大小:1048576
    • 提供者:chenmoumou
  1. 高速FPGA系统的信号完整性测试和分析,PCB设计技巧百问

  2. 高速FPGA系统的信号完整性测试和分析,PCB设计技巧百问
  3. 所属分类:嵌入式

    • 发布日期:2012-04-10
    • 文件大小:415744
    • 提供者:wjw19891012
  1. 静态时序分析在高速FPGA设计中的应用

  2. 静态时序分析在高速FPGA设计中的应用
  3. 所属分类:硬件开发

    • 发布日期:2012-05-21
    • 文件大小:134144
    • 提供者:wsxlj12
  1. 高速FPGA(NIOS II)系统设计和实现

  2. 高速FPGA(NIOS II)系统设计和实现
  3. 所属分类:硬件开发

    • 发布日期:2008-07-18
    • 文件大小:96256
    • 提供者:zealkun
  1. 高速FPGA的PCB设计

  2. 高速FPGA的PCB设计指导(周立功翻译).pdf
  3. 所属分类:嵌入式

    • 发布日期:2012-10-20
    • 文件大小:1048576
    • 提供者:yanlu2011
  1. 高速FPGA PCB设计指

  2. 高速FPGAPCB设计指,针对ALTERA FPGA设计,难得哦
  3. 所属分类:硬件开发

    • 发布日期:2012-12-28
    • 文件大小:1048576
    • 提供者:meishansu
  1. 高速FPGA(Nios II)系统设计和实现.pdf

  2. 高速FPGA(Nios II)系统设计和实现.pdf
  3. 所属分类:嵌入式

    • 发布日期:2013-05-04
    • 文件大小:111616
    • 提供者:hanweiwallywang
  1. 高速FPGA系统的信号完整性测试和分析

  2. 学习文档:高速FPGA系统的信号完整性测试和分析
  3. 所属分类:硬件开发

    • 发布日期:2008-10-31
    • 文件大小:359424
    • 提供者:zjunmai
  1. 高速FPGA(NIOS II)系统设计和实现.rar

  2. 高速FPGA(NIOS II)系统设计和实现
  3. 所属分类:硬件开发

    • 发布日期:2009-04-03
    • 文件大小:96256
    • 提供者:hhyredsea
  1. 利用高速FPGA设计PCB的要点及相关指导原则

  2. 随着现场可编程门阵列(FPGA)已发展成为真正的可编程系统级芯片,利用这些芯片设计印制电路板(PCB)的任务变得愈加复杂。目前动辄数百万门的电路密度和6Gbps以上的收发器数据传输率及其它考虑事项影响着系统开发人员在机械和电气方面的板级设计工作。裸片、芯片封装和电路板构成了一个紧密连结的系统,在这个系统中,要完全实现FPGA的功能,需要对PCB板进行精心设计。
  3. 所属分类:其它

    • 发布日期:2020-07-23
    • 文件大小:107520
    • 提供者:weixin_38689191
  1. 高速FPGA的PCB设计指导-----不连续性

  2. 传输路径上的不连续性使信号遭受到破坏。具有快速上升时间的信号与缓慢上升时间的信号相比,其破坏性更大。因而,高速电路板的设计需要仔细的规划来避免与不连续性相关的问题。本章就与传输路径相关的感性和容性不连续进行讨论。
  3. 所属分类:其它

    • 发布日期:2020-08-07
    • 文件大小:410624
    • 提供者:weixin_38692928
  1. 静态时序分析在高速FPGA设计中的应用

  2. 本文主要介绍了静态时序分析在高速FPGA设计中的应用
  3. 所属分类:其它

    • 发布日期:2020-08-20
    • 文件大小:274432
    • 提供者:weixin_38722464
  1. 基于高速FPGA的PCB 设计技术

  2. 如果高速PCB 设计能够像连接原理图节点那样简单,以及像在计算机显示器上所看到的那样优美的话,那将是一件多么美好的事情。然而,除非设计师初入PCB 设计,或者是极度的幸运,实际的PCB 设计通常不像他们所从事的电路设计那样轻松。
  3. 所属分类:其它

    • 发布日期:2020-08-18
    • 文件大小:196608
    • 提供者:weixin_38526914
  1. EDA/PLD中的高速FPGA系统的信号完整性测试和分析

  2. 随着FPGA的设计速度和容量的明显增长,当前流行的FPGA芯片都提供高速总线,例如DDR内存总线,PCI-X总线、SPI总线;针对超高速的数据传输,FPGA通过集成SerDes提供高速串行IO,支持各种诸如PCI-E、GBE、XAUI等高速串行总线协议,为各种不同标准的高速传输提供极大的灵活性。典型的高速FPGA器件提供的每一条物理链路的速度从200Mbps到高达10Gbps,高速IO的测试和验证更成为传统专注于FPGA内部逻辑设计的设计人员面临的巨大挑战。这些挑战使设计人员非常容易会把绝大部分
  3. 所属分类:其它

    • 发布日期:2020-11-07
    • 文件大小:456704
    • 提供者:weixin_38718415
  1. EDA/PLD中的利用高速FPGA设计PCB的要点及相关指导原则

  2. 随着现场可编程门阵列(FPGA)已发展成为真正的可编程系统级芯片,利用这些芯片设计印制电路板(PCB)的任务变得愈加复杂。目前动辄数百万门的电路密度和6Gbps以上的收发器数据传输率及其它考虑事项影响着系统开发人员在机械和电气方面的板级设计工作。裸片、芯片封装和电路板构成了一个紧密连结的系统,在这个系统中,要完全实现FPGA的功能,需要对PCB板进行精心设计。   采用高速FPGA进行设计时,在板开发之前和开发期间对若干设计问题进行考虑是十分重要的。其中包括:通过滤波和在PCB板上的所有器件上
  3. 所属分类:其它

    • 发布日期:2020-11-07
    • 文件大小:176128
    • 提供者:weixin_38662089
  1. 利用高速FPGA设计PCB的要点及相关指导原则

  2. 随着现场可编程门阵列(FPGA)已发展成为真正的可编程系统级芯片,利用这些芯片设计印制电路板(PCB)的任务变得愈加复杂。目前动辄数百万门的电路密度和6Gbps以上的收发器数据传输率及其它考虑事项影响着系统开发人员在机械和电气方面的板级设计工作。裸片、芯片封装和电路板构成了一个紧密连结的系统,在这个系统中,要完全实现FPGA的功能,需要对PCB板进行精心设计。   采用高速FPGA进行设计时,在板开发之前和开发期间对若干设计问题进行考虑是十分重要的。其中包括:通过滤波和在PCB板上的所有器件上
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:212992
    • 提供者:weixin_38635794
  1. 高速FPGA系统的信号完整性测试和分析

  2. 随着FPGA的设计速度和容量的明显增长,当前流行的FPGA芯片都提供高速总线,例如DDR内存总线,PCI-X总线、SPI总线;针对超高速的数据传输,FPGA通过集成SerDes提供高速串行IO,支持各种诸如PCI-E、GBE、XAUI等高速串行总线协议,为各种不同标准的高速传输提供极大的灵活性。典型的高速FPGA器件提供的每一条物理链路的速度从200Mbps到高达10Gbps,高速IO的测试和验证更成为传统专注于FPGA内部逻辑设计的设计人员面临的巨大挑战。这些挑战使设计人员非常容易会把绝大部分
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:695296
    • 提供者:weixin_38569109
« 12 3 4 5 6 7 8 9 10 ... 50 »