开发工具:
文件大小: 1mb
下载次数: 0
上传时间: 2021-01-13
详细说明:基于40 nm超低电压标准(40ULP)CMOS工艺,设计了一种读写分离的SRAM译码器电路结构,得到了具有更小的版图面积和功耗的新型SRAM电路,同时结合读写辅助电路改善了因工艺节点减小产生的数据存储不稳定问题。通过在0.9 V工作电压、200 MHz工作频率下对SRAM 6T结构存储单元进行测试。与使用传统译码器SRAM相比,写周期内动态功耗减小约29.17%,译码器版图面积减小约59.9%。实验结果表明:本结构在保证读写稳定性的基础上不仅提高了存储器的性能,并且减小了面积。
(系统自动生成,下载前可以参看下载内容)
下载文件列表
相关说明
- 本站资源为会员上传分享交流与学习,如有侵犯您的权益,请联系我们删除.
- 本站是交换下载平台,提供交流渠道,下载内容来自于网络,除下载问题外,其它问题请自行百度。
- 本站已设置防盗链,请勿用迅雷、QQ旋风等多线程下载软件下载资源,下载后用WinRAR最新版进行解压.
- 如果您发现内容无法下载,请稍后再次尝试;或者到消费记录里找到下载记录反馈给我们.
- 下载后发现下载的内容跟说明不相乎,请到消费记录里找到下载记录反馈给我们,经确认后退回积分.
- 如下载前有疑问,可以通过点击"提供者"的名字,查看对方的联系方式,联系对方咨询.
相关搜索: