说明: 本次课程设计通过VHDL硬件语言描述,在MAX+plus软件上设计实现了一个简单的CISC模型计算机。并且运用汇编语言编写了一个简单程序,转换为机器代码后在模型机上运行试验,验证模型机设计成功。 实现流程首先是设计数据通路和微程序控制器,然后设计出指令系统和时序产生器,最后设计出微程序流程图,完成系统的总体架构。接着在MAX+plus上实现各逻辑单元,连接顶层图,再编写汇编语言并转换为机器语言,进行仿真测试,通过观察仿真输出检验设计成果。 通过本次课程设计,可以加深对计算机内部结构的理解认知,
<qq_35008279> 上传 | 大小:2mb