您好,欢迎光临本网站![请登录][注册会员]  
文件名称: 高速CMOS钟控比较器的设计
  所属分类: 其它
  开发工具:
  文件大小: 360kb
  下载次数: 0
  上传时间: 2020-10-23
  提 供 者: weixin_********
 详细说明:本文设计了一个基于1. 8 V电源电压、时钟频率可以达到500MHz的高速钟控电压比较器,采用预放大级、判断级、输出缓冲级结构,每一级的电路结构简单,通过对各个部分电路的特点进行分析,优化了前置放大器的晶体管的尺寸,实现了高速、高精度、低功耗的要求。在SMIC 0. 18μm CMOS工艺模型下,采用Hspice对电路进行仿真,结果表明在500 MHz的时钟频率下,比较精度可达0. 3 mV,功耗仅为26. 6μW,该电路可以应用在高速Flash ADC电路中。
(系统自动生成,下载前可以参看下载内容)

下载文件列表

相关说明

  • 本站资源为会员上传分享交流与学习,如有侵犯您的权益,请联系我们删除.
  • 本站是交换下载平台,提供交流渠道,下载内容来自于网络,除下载问题外,其它问题请自行百度
  • 本站已设置防盗链,请勿用迅雷、QQ旋风等多线程下载软件下载资源,下载后用WinRAR最新版进行解压.
  • 如果您发现内容无法下载,请稍后再次尝试;或者到消费记录里找到下载记录反馈给我们.
  • 下载后发现下载的内容跟说明不相乎,请到消费记录里找到下载记录反馈给我们,经确认后退回积分.
  • 如下载前有疑问,可以通过点击"提供者"的名字,查看对方的联系方式,联系对方咨询.
 输入关键字,在本站1000多万海量源码库中尽情搜索: