文件名称:
嵌入式系统/ARM技术中的基于CPLD的通用PCI扩展总线桥设计
开发工具:
文件大小: 97kb
下载次数: 0
上传时间: 2020-12-09
详细说明:基于CPLD的通用PCI扩展总线桥设计
西安电子科技大学电子工程学院 汪安东
引言
随着微处理机性能的迅速提高以及多媒体技术和高速网络的不断发展,人们对微机系统的I/O带宽提出了越来越高的要求,计算机的标准总线也从ISA、EISA和MC逐渐过渡到PCI总线。由于PCI总线具有诸多优点,如支持64位数据传送,多总线主控和线性突发方式(Burst)和高达132Mb/s数据传输率,使得人们更倾向于用PCI总线的处理芯片来构造系统机、工作站、外围设备及板卡。于是,一些旧的I/O设备和存储器由于不支持PCI总线而面临着被淘汰的地步,为了实现连接PCI总线和这些I/O设备、存储器的连接,可以设计一个
(系统自动生成,下载前可以参看下载内容)
下载文件列表
相关说明
- 本站资源为会员上传分享交流与学习,如有侵犯您的权益,请联系我们删除.
- 本站是交换下载平台,提供交流渠道,下载内容来自于网络,除下载问题外,其它问题请自行百度。
- 本站已设置防盗链,请勿用迅雷、QQ旋风等多线程下载软件下载资源,下载后用WinRAR最新版进行解压.
- 如果您发现内容无法下载,请稍后再次尝试;或者到消费记录里找到下载记录反馈给我们.
- 下载后发现下载的内容跟说明不相乎,请到消费记录里找到下载记录反馈给我们,经确认后退回积分.
- 如下载前有疑问,可以通过点击"提供者"的名字,查看对方的联系方式,联系对方咨询.