您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. complete wireless design(MC Graw Hill )

  2. 这时一本无线射频类很牛的一本书,如果你是做无线方面的工程师,那么这本书你绝对是为你而写。从基础的阻容,传输线,到放大器,振荡器,PLL,混频,调制器,滤波器再到通讯系统等。
  3. 所属分类:专业指导

    • 发布日期:2009-05-07
    • 文件大小:2mb
    • 提供者:weidzhang
  1. pads9.0电子设计软件

  2. PADS 9.0版产品的出现标志着下一代PADS流程技术的诞生。与以往的旧产品相比, PADS 9.0修复和改善了之前版本软件的不足和缺点,集成了许多全新的功能,拥有了更高的可扩展性和集成度,从而使设计者能够结合Mentor Graphics众多独特的创新技术,实现设计、分析、制造和多平台的协作。而且, 与PADS 9.0的可扩展定制流程策略相对应,Mentor Graphics提供了一系列预置的PADS套件,使之能够满足各种产品设计不同的技术要求,然而代价却十分低廉。LS和ES产品包就是因应
  3. 所属分类:嵌入式

    • 发布日期:2009-12-15
    • 文件大小:29kb
    • 提供者:cadeda2009
  1. POLAR.INSTRUMENTS.SI8000v3

  2. polar Si8000m是全新的边界元素法场效解算器,建立在我们熟悉的早期Polar阻抗设计系统易于使用的用户界面之上。 Si8000m增加了强化建模技术,可以预测多电介质PCB的成品阻抗,同时考虑了密排差分结构介电常数局部变化。 建模时常常忽略了表面涂层,Si8000m模拟涂层与表面线路之间的阻焊厚度。这是一种更好的解决方案,可根据电路板采用的特殊阻焊方法进行定制。新的Si8000m还提取偶模阻抗和共模阻抗。(偶模阻抗是当两条传输线对都采用相同量值、相同极性的信号驱动时,传输线一边的特性阻
  3. 所属分类:专业指导

    • 发布日期:2010-11-12
    • 文件大小:15mb
    • 提供者:szmzm1976
  1. 华为硬件工程师手册(全)

  2. 主要包括: 第一章 概述 第一节 硬件开发过程简介 § 1.1.1 硬件开发的本过程 § 1.1.2 硬件开发的规范化 第二节 硬件工程师职责与基本技能 § 1.2.1 硬件工程师职责 § 1.2.2 硬件工程师的基本素质与技能 第二章 硬件开发规范化管理 第一节 硬件开发流程 § 2.1.1 硬件开发流程文件介绍 § 2.1.2 硬件开发流程详解 第二节 硬件开发文档规范 § 2.2.1 硬件开发文档规范文件介绍 § 2.2.2 硬件开发文档编制规范详解 第三节 与硬件开发相关的流程文件介绍
  3. 所属分类:Android

    • 发布日期:2011-11-01
    • 文件大小:942kb
    • 提供者:ousaisai
  1. RS485通讯原理与应用

  2. 摘 要:阐述了RS-485总线规范,描述了影响RS-485总线通信速率和通信可靠性的三个因素,同时提出 了相应的解决方法并讨论了总线负载能力和传输距离之间的具体关系。 关键词:RS-485 现场总线信号衰减 信号反射 当前自动控制系统中常用的网络,如现场总线CAN、Profibus、INTERBUS-S以及ARCNet 的物理层都是基于RS-485的总线进行总结和研究。 一、EIA RS-485 标准 在自动化领域,随着分布式控制系统的发展,迫切需要一种总线能适合远距离的数字通信。在RS-42
  3. 所属分类:硬件开发

    • 发布日期:2012-08-25
    • 文件大小:216kb
    • 提供者:fkueiqplove
  1. 传输线阻抗求解器

  2. 一个计算传输线阻抗的小工具ImpedCalc。所有的代码和图片都是大哥牛写的。基本功能很简单,输入尺寸之后就可以计算出阻抗值。目前就做了表层微带线,对称带状线,非对称带状线和差分微带线。
  3. 所属分类:硬件开发

    • 发布日期:2012-10-19
    • 文件大小:4mb
    • 提供者:allen321678
  1. 华为硬件工程师手册_全.pdf

  2. 硬件工程师手册 目 录 第一章 概述 第一节 硬件开发过程简介 § 1.1.1 硬件开发的本过程 § 1.1.2 硬件开发的规范化 第二节 硬件工程师职责与基本技能 § 1.2.1 硬件工程师职责 § 1.2.2 硬件工程师的基本素质与技能 第二章 硬件开发规范化管理 第一节 硬件开发流程 § 2.1.1 硬件开发流程文件介绍 § 2.1.2 硬件开发流程详解 第二节 硬件开发文档规范 § 2.2.1 硬件开发文档规范文件介绍 § 2.2.2 硬件开发文档编制规范详解 第三节 与硬件开发相关的
  3. 所属分类:硬件开发

    • 发布日期:2009-03-02
    • 文件大小:942kb
    • 提供者:aqwtyyh
  1. SMITH圆中集总参数元件的天线阻抗匹配方法

  2. SMITH 圆中,天线的阻抗越靠近圆的外圈,越难以只通过串并电容或电感匹配到圆心附近。 天线的匹配中,一般不允许加电阻,通常情况下,靠近开路区的外圈时,可以加降阻的传输线变压器,曲线从外圈向中间靠拢后,再用电容电感匹配到圆心附近。同理,在靠近短路区的外圈时,可以加升阻的传输线变压器,曲线从外圈向中间靠拢后,再用电容电感匹配到圆心附近。 具体的分析如附件所示。
  3. 所属分类:电信

    • 发布日期:2018-04-17
    • 文件大小:362kb
    • 提供者:rachelbros
  1. Transmission_Line_Transformers

  2. 传输线变压器的理论分析和应用,包括:变压器的低频和高频的特性,以及低阻、高阻应用时的变压器参数,不平衡-不平衡变压器设计,巴伦,材料、功率及效率。。。
  3. 所属分类:讲义

    • 发布日期:2018-05-25
    • 文件大小:26mb
    • 提供者:weixin_42309525
  1. 布线规则.txt

  2. 3 1. 一般规则 1.1 PCB板上预划分数字、模拟、DAA信号布线区域。 1.2 数字、模拟元器件及相应走线尽量分开并放置於各自的布线区域内。 1.3 高速数字信号走线尽量短。 1.4 敏感模拟信号走线尽量短。 1.5 合理分配电源和地。 1.6 DGND、AGND、实地分开。 1.7 电源及临界信号走线使用宽线。 1.8 数字电路放置於并行总线/串行DTE接口附近,DAA电路放置於电话线接口附近。 2. 元器件放置 2.1 在系统电路原理图中: a) 划分数字、模拟、DAA电路及其相关电
  3. 所属分类:硬件开发

    • 发布日期:2019-05-23
    • 文件大小:14kb
    • 提供者:qq_33237941
  1. 基于矩形同轴线大功率双频合路器设计

  2. 为了提高在室内信号合成平台背景下使用的小型化合路器功率容量,采用矩形同轴线设计了一种双频合路器,其新型的并联带阻滤波器结构具有良好的阻带特性和更大的功率输出,实测达到的500 W与国内外300 W主流的小型化合路器比较,有效提高了功率容量。首先对矩形传输线的传输特性进行了理论分析,随后通过全波软件仿真设计了矩形同轴线双频合路器,并进行了实物制做和测量,仿真和实测结果吻合。该合路器具有大功率、低损耗等优点。
  3. 所属分类:其它

    • 发布日期:2020-05-10
    • 文件大小:461kb
    • 提供者:weixin_38745003
  1. Si9000 PCB Transmission Line Field Solver.7z

  2. 一款强大的PCB特征阻抗计算神器,IC集成度的提高和应用,其信号传输频率和速度越来越高,因而在印制板导线中,信号传输(发射)高到某一定值后,便会受到印制板导线本身的影响,从而导致传 输信号的严重失真或完全丧失。这表明,PCB导线所“流通”的“东西”并不是电流,而是方波讯号或脉冲在能量上的传输.上述此种“讯号”传输时所受到的阻力,另称为“特性阻 抗”。所以,PCB导线上单解决“通”、“断”和“短路”的问题还不够,还要控制导线的特性阻抗问题。就是说,高速传输、高频讯号传输的传输线,在质量上要比传输导
  3. 所属分类:其它

    • 发布日期:2020-05-06
    • 文件大小:16mb
    • 提供者:Daiqing1
  1. 电缆的屏蔽与接地(2009).pdf

  2. 电缆的屏蔽与接地(2009)pdf,电缆的屏蔽与接地(2009)SIEMENS 目录 1骚扰源的传输路径 1.1导线的传导扰 1.1.1传输线-短线与长线 1.12共阻抗槜合 1.1.3传输线的反射 1.1.4共模T扰与差模干扰 10 1.2骚扰通过空间传输 13 1.2.1天线效 .13 1.2.2近场电场耦合 1.2.3近场磁场耦合. 18 2屏敞 2.1电场屏蔽 21 2.2磁场屏蔽 3电缆的屏蔽接地 27 3.1电场的屏蔽接地 27 3.1.1屏蔽层不接地 3.12屏蔽层单端接地..…
  3. 所属分类:其它

    • 发布日期:2019-10-11
    • 文件大小:1014kb
    • 提供者:weixin_38743481
  1. 压敏电阻的型号及选用方法.pdf

  2. 压敏电阻的型号及选用方法pdf,压敏电阻是一种以氧化锌为主要成份的金属氧化物半导体非线性电阻元件;电阻对电压较敏感,当电压达到一定数值时,电阻迅速导通。由于压敏电阻具有良好的非线特性、通流量大、残压水平低、动作快和无续流等特点。被广泛应用于电子设备防雷。压敏电阻用字母MY"表示,如加]为家用,后面的字母W、G、P、L、H、Z、B、C、N、K分别用于稳压 过压保护、高频电路、防雷、灭弧、消噪、补偿、消磁、高能或高可靠等方面。压敏电阻虽然能吸攻很大 的浪涌电能量,但不能承受毫安级以上的持续电流,在用
  3. 所属分类:其它

    • 发布日期:2019-09-13
    • 文件大小:255kb
    • 提供者:weixin_38743506
  1. 数据转换/信号处理中的消除信号反射的匹配方式设计

  2. 在高速PCB设计中,信号的反射将给PCB的设计质量带来很大的负面影响,而要减轻反射信号的负面影响,有三种方式:   1)降低系统频率从而加大信号的上升与下降时间,使信号在加到传输线上前,前一个信号的反射达到稳定;   2)缩短PCB走线长度使反射在最短时间内达到稳定;   3)采用阻抗匹配方案消除反射;   在高速系统设计中,第1种是不可能的,而第2种也是不实际的,通常要缩短PCB布线长度,可能需要增加布线层数、增加过孔数,从而得不偿失,那么第3种是最好的方法,常用的阻匹配方式有以下几种
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:75kb
    • 提供者:weixin_38671819
  1. 滤波器中的如何进行滤波器设计软件选择

  2. 微波滤波器是最重要的高频元件之一,主要用于实现从通信到雷达系统等众多应用中的信号隔离。高频滤波器有许多形状、尺寸和响应类型,包括带通、带阻、低通和高通滤波器。这些滤波器从概念上说可能非常简单,但一个滤波器设计的性能受许多参数的影响,这些参数包括从传输线的宽度到印刷电路板(PCB)压层的介电常数和耗散因数的一致性等广泛种类。   幸运的是,在高频元件领域,计算机辅助工程(CAE)软件的支持就像射频/微波滤波器一样十分丰富,市场上有各种各样的CAE工具,其中许多还是免费的。   所有大型的CAE
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:97kb
    • 提供者:weixin_38665822
  1. 滤波器中的加载周期性脊波导的E面滤波器

  2. 1  引言   E面插片波导滤波器由于损耗小、高Q值,成本低,加工方便,适合批量生产从而得到广泛的应用。尽管有很多优点,但是也存在着带外衰减缓慢,阻带较窄,有时尺寸过大等缺点,限制了它在很多地方的应用。为了克服E面插片波导滤波器的缺点,本文提出了一种新型的具有高度选择性的滤波器结构,即将E面插片波导和脊波导结合起来,在E面插片滤波器的谐振器中嵌入周期性的脊波导结构,实现了带外衰减快,尺寸小的特点。   不同类型的周期性结构具有不同的特性,一直以来都是热点研究课题。在滤波器中加入周期性结构就可
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:153kb
    • 提供者:weixin_38663029
  1. UM-BUS总线传输系统的建模与仿真

  2. UM-BUS(动态可重构高速串行总线)是一种基于故障实时检测和动态重构的新型多通道高速串行总线。UM-BUS总线的传输介质为屏蔽双绞线,传输通道采用MLVDS(TIA/EIA-899-2002)信号传送方式,能够支持多个节点设备直接连接。基于传输线理论,采用Hyperlynx建立了UM-BUS总线物理线路的电阻隔离型、电容隔离型、阻容隔离型3种传输模型,并对仿真眼图及实测眼图进行了分析,确定了UM-BUS总线物理链路模型,为进一步研究UM-BUS总线传输系统提供了支持。
  3. 所属分类:其它

    • 发布日期:2020-10-17
    • 文件大小:820kb
    • 提供者:weixin_38611388
  1. RS422与RS485串行通信接口的平衡传输

  2. RS422、RS485与RS232不一样,数据信号采用差分传输方式,也称作平衡传输,它使用一对双绞线,将其中一线定义为A,另一线定义为B,如图(a)所示。    通常情况下,发送驱动器A、B之间的正电平在+2~+6,是一个逻辑状态;负电平在-6~—2V,是另一个逻辑状态。另有一个信号地C,在RS485中还有一个“使能”端,而在RS422中这是可用可不用的。 “使能”端是用于控制发送驱动器与传输线的切断与连接。当“使能”端起作用时,发送驱动器处于高阻状态,称作“第三态”,即它是有别于逻辑“1”与“
  3. 所属分类:其它

    • 发布日期:2020-11-15
    • 文件大小:58kb
    • 提供者:weixin_38539018
  1. 单片机与DSP中的使用短路并联短截线设计带通滤波器

  2. 使用短路并联短截线设计带通滤波器 图1(a)给出了带通滤波器的一种实现形式,其中使用了由长度为λ/4的传输线相连的λ/4短路短截线,波长按带通中心频率设计。图1 (a)表明长度为,1/4的开路短截线,在特定频率处,与谐振时的并联谐振电路是等效的,即都呈现无限大的阻抗。连接3个并联短截线的04传输线段把中间的并联短截线转变成一个串联阻抗,该串联阻抗是一个串联谐振电路。   等效电路在图1(b)中给出。用这种方式设计窄带带通滤波器最为有效。如果其中的短截线为开路型,则可得到带阻滤波器。   
  3. 所属分类:其它

    • 发布日期:2020-11-14
    • 文件大小:56kb
    • 提供者:weixin_38704565
« 12 »