您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 卷积编译码程序 程序来自《现代通信系统-使用matlab》英文版

  2. cnv_encd.m 卷积编码程序 viterbi.m  卷积译码程序 其它的是viterbi.m中用到的子函数 程序来自《现代通信系统-使用matlab》英文版 已经调通!并加上了注释。 希望对大家有帮助 GOOD LUCK!
  3. 所属分类:其它

    • 发布日期:2009-09-12
    • 文件大小:6kb
    • 提供者:limint01
  1. 卷积编解码的Simulink仿真

  2. 卷积编解码的工作原理。用Simulink仿真卷积编码,并用Viterbi译码的方法进行解码,在加性白高斯噪声信道中,画出比特信噪比与误码率的关系曲线
  3. 所属分类:嵌入式

    • 发布日期:2009-11-07
    • 文件大小:93kb
    • 提供者:wqinmin
  1. 卷积码编码译码 维特比译码

  2. 基于matlab的卷积码编码程序 可直接运行 并有维特比译码程序 可以实现信道卷积码编译码过程
  3. 所属分类:其它

    • 发布日期:2009-11-24
    • 文件大小:2kb
    • 提供者:matthewgao1986
  1. 卷积码编译码-MatLab

  2. 卷积码编译码-MatLab 已经调通,希望对大家有所帮助。
  3. 所属分类:其它

    • 发布日期:2009-12-05
    • 文件大小:6kb
    • 提供者:lschris
  1. 卷积码编码、维特比译码源代码

  2. 卷积码编码、维特比译码源代码 包括三个编译码文件,213编译码,217编译码等
  3. 所属分类:C++

    • 发布日期:2010-01-14
    • 文件大小:9kb
    • 提供者:Bronts
  1. 卷积码编译码原理介绍

  2. 详细介绍了卷积码的编码原理,以及维特比译码原理,并通过流程图详细介绍了实现过程。
  3. 所属分类:专业指导

    • 发布日期:2010-03-22
    • 文件大小:299kb
    • 提供者:dongliangqing
  1. 基于Matalb的卷积交织编译码研究

  2. 介绍了卷积码的特点以及卷积码的编码和解码,讨论了加入交织后的对卷积编码误码率的改善情况,并且使用MAtlab进行DPSK通信系统中卷积编译码和卷积码+块交织的编译码仿真。
  3. 所属分类:嵌入式

    • 发布日期:2010-05-06
    • 文件大小:119kb
    • 提供者:jinpliu
  1. 卷积编解码matlab代码,自己写的

  2. 卷积码是在信息序列通过有限状态移位寄存器的过程中产生的。通常,移存器包含N级(每级A比特),并对应有基于生成多项式的m个线性代数方程,输入数据每次以A位(比特)移入移位寄存器,在此同时有n位(比特)数据作为己编码序列输出,编码效率为A/n。参数N被称作约束长度,它指明了当前的输出数据与多少输入数据有关。它决定了编码的复杂度。 译码器的功能就是,运用一种可以将错误的发生减小到最低程度的规则或方法,从已编码的码字中解出原始信息。在信息序列和码序列之间有一对一的关系。此外,任何信息序列和码序列将与网
  3. 所属分类:其它

    • 发布日期:2010-12-17
    • 文件大小:39kb
    • 提供者:dhywqm
  1. 基于FPGA的卷积编译码器的设计与实现

  2. 基于FPGA的卷积编译码器的设计与实现,实验原理,编译码器结构,仿真
  3. 所属分类:专业指导

    • 发布日期:2011-12-04
    • 文件大小:201kb
    • 提供者:g1119x
  1. AWGN信道及衰落信道环境QPSK和16QAM及卷积码和凿孔卷积码

  2. 程序包分为4部分,分别对应4个任务 1、Task1 a、Awgn.m AWGN信道理论误码率 b、simulationAwgnPe.m 仿真误码率函数 c、main.m 主函数,绘图 2、Task2 a、project_1_QAM.mdl Simulink仿真16QAM模块图 b、project_1_PSK.mdl Simulink仿真QPSK模块图 c、project_1_main2.m 绘出QPSK编译码误码率曲线 d、project_1_main3.m 绘出16QAM编译码误码率曲线 3
  3. 所属分类:电信

  1. RS(255,223)卷积编码译码程序,可正确运行。并有详细的解释

  2. RS(255,223)卷积编码译码程序,可正确运行。并有详细的解释
  3. 所属分类:专业指导

    • 发布日期:2012-12-21
    • 文件大小:711byte
    • 提供者:cong17487456
  1. 基于OFDM的卷积编译码与自适应传输技术的研究_孙婷.caj )

  2. 论文基于OFDM的卷积编译码与自适应传输技术的研究_孙婷.caj )
  3. 所属分类:其它

    • 发布日期:2013-04-26
    • 文件大小:1mb
    • 提供者:u010464155
  1. LabVIEW 卷积编码解码(2,1,3)

  2. 用LabVIEW编写的关于卷积编码与解码的小程序,可能有不足,请大神指点
  3. 所属分类:其它

    • 发布日期:2014-08-20
    • 文件大小:192kb
    • 提供者:hithouyandong
  1. 卷积编译码的BCJR程序

  2. BCJR的译码,软判决.卷积码的编码和译码.
  3. 所属分类:其它

    • 发布日期:2020-03-23
    • 文件大小:2kb
    • 提供者:shikelangNo1
  1. 通信与网络中的基于FPGA的卷积码译码器的方案

  2. 卷积码是深度空间通信系统和无线通信系统中常用的一种差错控制编码。它克服了分组码由于以码块为单位编译码而使分组间的相关信息丢失的缺点。(2,1,8)卷积码在2G、3G通信系统中得到了广泛的运用。CDMA/IS-95系统的前向信道[3]、CDMA20001x的前反向链路都使用了生成多项式为(561,753)码率为1/2的(2,1,8)卷积码。针对目前卷积码译码器占用资源较多,最高工作频率较低的缺点,本文设计了一种新的基于FPGA的(2,1,8)卷积码译码器。该译码器工作频率高,输出时延小,占用资源少
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:121kb
    • 提供者:weixin_38624519
  1. DSP中的一种卷积编译码盘的解决方案

  2. 对于一般的线性分组码(如循环码、BCH码等),它们的共同特点是:一个码字的监督单元仅与本码组的k位信息码元有关,与其它码字的码元无关。而卷积码的特点在于本组的码元不仅与当有输入的k个信息有关,而且还与前面m个时刻输入的信息有关。卷积码的纠错能力随着m的增加而增大,而差错率随着m的增加而指数下降。在编码效率与设备复杂性相同的前提下,卷积码的性能优于分组码。随着大规模集成电路技术的发展,采用维特比译码的卷积编码技术已成了广泛采用的纠错方案。在本系统中,输入卷积编码器的信息序列是32Kbit/s的比特
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:180kb
    • 提供者:weixin_38701952
  1. 基于FPGA的卷积编译码器的设计与实现

  2. 摘要:为了解决传统的维特比译码器结构复杂、译码速度慢、消耗资源大的问题,提出一种新型的适用于FPGA特点,路径存储与译码输出并行工作,同步存储路径矢量和状态矢量的译码器设计方案。该设计方案通过在ISE9.2i中仿
  3. 所属分类:其它

    • 发布日期:2020-10-25
    • 文件大小:208kb
    • 提供者:weixin_38557838
  1. EDA/PLD中的基于FPGA的卷积编译码器的设计与实现

  2. 摘要:为了解决传统的维特比译码器结构复杂、译码速度慢、消耗资源大的问题,提出一种新型的适用于FPGA特点,路径存储与译码输出并行工作,同步存储路径矢量和状态矢量的译码器设计方案。该设计方案通过在ISE9.2i中仿真验证,译码结果正确,得到编码前的原始码元,速度显着提高,译码器复杂程度明显降低。并在实际的软件无线电通信系统中信道编解码部分得到应用,性能优良。   卷积码是Elias在1955年最早提出的,稍后,Wozencraft在1957年提出了一种有效译码方法,即序列译码。Massey在19
  3. 所属分类:其它

    • 发布日期:2020-11-04
    • 文件大小:210kb
    • 提供者:weixin_38742124
  1. 基于FPGA的卷积编译码器的设计与实现

  2. 基于FPGA的卷积编译码器的设计与实现[卷积码是Elias在1955年最早提出的,稍后,Wozencraft在1957年提出了一种有效译码方法,即序列译码。Massey在1963年提出了一种性能稍差,但比较实用的门限译码方法,由于这一实用性进展使卷积码从理论走向实用。而后Viterbi在1967年提出了最大似然译码法,该方法对存储器级数较]
  3. 所属分类:其它

    • 发布日期:2021-02-03
    • 文件大小:205kb
    • 提供者:weixin_38665944
  1. 基于FPGA的卷积编译码器的设计与实现

  2. 摘要:为了解决传统的维特比译码器结构复杂、译码速度慢、消耗资源大的问题,提出一种新型的适用于FPGA特点,路径存储与译码输出并行工作,同步存储路径矢量和状态矢量的译码器设计方案。该设计方案通过在ISE9.2i中仿真验证,译码结果正确,得到编码前的原始码元,速度显着提高,译码器复杂程度明显降低。并在实际的软件无线电通信系统中信道编解码部分得到应用,性能优良。   卷积码是Elias在1955年早提出的,稍后,Wozencraft在1957年提出了一种有效译码方法,即序列译码。Massey在196
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:268kb
    • 提供者:weixin_38665814
« 12 3 4 5 »