您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 夏宇闻Verilog教程.pdf

  2. Verilog 教程 第一章 数字信号处理、计算、程序、 算法和硬线逻辑的基本概念 第二章 Verilog HDL设计方法概述 第三章 Verilog HDL的基本语法 第四章 不同抽象级别的Verilog HDL模型 第五章 基本运算逻辑和它们的Verilog HDL模型 第六章 运算和数据流动控制逻辑 第七章 有限状态机和可综合风格的Verilog HDL 第八章 可综合的VerilogHDL设计实例 ---简化的RISC CPU设计简介--- 第九章 虚拟器件和虚拟接口模型 第十章 设计
  3. 所属分类:其它

    • 发布日期:2010-12-25
    • 文件大小:1048576
    • 提供者:fagon
  1. Verilog_HDL教程.pdf

  2. 第1章 EDA技术综述 1 本章内容简介 1 1.1 引言 1 1.2 EDA技术及其发展 2 1.3 设计方法与设计技术 3 1.3.1 Top-down设计 3 1.3.2 Bottom-up设计 5 1.3.3 IP复用技术与SOC 5 1.4 EDA设计的实现 6 1.5 硬件描述语言 7 思考与练习 9 第2章 EDA设计软件与设计流程 10 本章内容简介 10 2.1 EDA软件工具概述 10 2.1.1 集成的CPLD/FPGA开发工具 10 2.1.2 输入工具(Design
  3. 所属分类:嵌入式

    • 发布日期:2012-03-12
    • 文件大小:4194304
    • 提供者:lzj1987
  1. 可综合设计和VERILOG简介.pdf

  2. 第一次听到“可综合”这个词语的时候,非常困惑,因为我把它自动切换到“可编译”来理解,这样就衍生出一个“不可编译”,这不是一个低级错误吗,还需要讨论吗? 右图展示了数字前端的开发流程,可综合的信息密码有: 意义:综合工具能够编译、优化、生成电路的RTL代码 输入:已通过逻辑验证的RTL代码 标准:可综合风格的语法是Verilog 2005标准的子集,目 前尚未形成标准 差异:几大主流厂商的综合工具存在差异,目前主流综合 工具是Synopsys的Design Com
  3. 所属分类:硬件开发

    • 发布日期:2020-01-04
    • 文件大小:289792
    • 提供者:riverside32
  1. Hummingbird_E200_Series_Core_SoC_Introduction.pdf

  2. RISC V 蜂鸟 E200 系列 Core & SoC 简介,目前存在着诸多的开源与商用的 RISC-V 处理器核,蜂鸟 E200 系列由中国大陆本土研发团队开发,用户能够轻松与本土的开发人员取得交流和支持,蜂鸟 E200 的研发团队来自业界一流的处理器设计公司,使用所有 EDA 工具均稳健支持的 Verilog 2001 语法编写的可综合 RTL 代码
  3. 所属分类:嵌入式

    • 发布日期:2019-07-20
    • 文件大小:1048576
    • 提供者:jjinl