您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. EDA—EDA技术实用教程(pdf影印)

  2. 学习VHDL和FPGA的经典资料 第 1 章 概述 1.1 EDA 技术及其发展 1.2 EDA 技术实现目标 1.3 硬件描述语言VHDL 1.4 VHDL 综合 1.5 基于VHDL 的自顶向下设计方法 1.3 EDA 技术的优势 1.3 EDA 的发展趋势 【习题】 第 2 章 EDA 设计流程及其工具 2.1 设计流程 2.1.1 设计输入(原理图/HDL 文本编辑) 2.1.2 综合 2.1.3 适配 2.1.4 时序仿真与功能仿真 2.1.5 编程下载 2.1.6 硬件测试 2.2
  3. 所属分类:硬件开发

    • 发布日期:2010-06-07
    • 文件大小:8mb
    • 提供者:zt839486421
  1. 基于FPGA的1024点浮点FFT实现

  2. 程序用有限状态机的方法在CYCLONE系列FPGA中实现了1024点的浮点FFT
  3. 所属分类:硬件开发

    • 发布日期:2010-11-07
    • 文件大小:12kb
    • 提供者:ZDL20092009
  1. 智能扫地机VHDL FPGA

  2. 模拟智能扫地机的设计 学号:61010122 姓名:吴细老 1、 申请题目:模拟智能扫地机设计  题目,命题描述(5号宋体) 一. 扫地地图基本制作 1. 设定扫地范围地图,由键盘画图,随意画出一个任意形状图来作为扫地区域。画完图后,按下键后,扫描刚画出来的区域。将扫描所用的时间记录下来作为此次扫地的基本时间。这个时间可以用来自动的扫地机的关闭时间。 2. 测量环境湿度和温度,模拟方法是通过键盘直接设定环境温度和湿度,设定完成后自动形成一个系数,该系数用来控制扫地机的扫地速度,越脏扫描的时间
  3. 所属分类:硬件开发

    • 发布日期:2012-07-12
    • 文件大小:4mb
    • 提供者:wuxilao
  1. FPGA三国志

  2. FPGA 三国志-第一篇/不可不看的故事 CPLD 的时代 我在12 年前,偶然接触PLD,没有想到自己居然就在这个行当里安身下来。可是这个行 业也的确是个 飞速发展的行业,十多年过去后,从当初的接近十家主要供应商,到今天已经激烈搏杀后,只有差不多如 论坛题目一样的,成为了今天三足鼎立的局 面。想来想去,决定以这个名字作为论坛的主题。同时也和大 家分享我多年来的一些经历和感受。 全局布线,ISP,PLD,宏单元机构,成为PLD 市场必备的武器。 CPLD 时代,进入我国最早的供应商是Latti
  3. 所属分类:其它

    • 发布日期:2012-12-11
    • 文件大小:1mb
    • 提供者:noodles5320
  1. Virtex-5 器件中的高性能 DDR2 SDRAM 接口

  2. Virtex-5 器件中的高性能 DDR2 SDRAM 接口,如果你现在在研究DDR2的IP实现方法,这会是一个不错的参考,包括完整的上电初始化过程描述,命令配置字的描述,DDR2状态机的描述
  3. 所属分类:硬件开发

    • 发布日期:2008-09-01
    • 文件大小:588kb
    • 提供者:NewKin01
  1. FPGA入门教程.pdf

  2. 1、数字电路设计入门 2、FPGA简介 3、FPGA开发流程 4、RTL设计 5、Quartus II 设计实例 6、ModelSim和Testbench112时序逻辑电路 时序逻辑电路由时钟的上升沿或下降沿驱动工作,其实真正被时钟沿驱动的是电路中的 触发器( Register),也称为寄存器。触发器的工作原理和参数如下图 Register的原理和参数 T DQ Clk Clk old tsu:建立时间,在时钟有效沿到来之前触发器数据输入应保持稳定的时间,如果建立时 间不够,数据将不能在这个时钟
  3. 所属分类:硬件开发

    • 发布日期:2019-07-28
    • 文件大小:6mb
    • 提供者:smart_devil
  1. 怎样在FPGA中实现状态机

  2. FPGA常常用于执行基于序列和控制的行动,比如实现一个简单的通信协议。对于设计人员来说,满足这些行动和序列要求的最佳方法则是使用状态机。
  3. 所属分类:其它

    • 发布日期:2020-07-25
    • 文件大小:88kb
    • 提供者:weixin_38716519
  1. 如何在FPGA中实现状态机

  2. FPGA 常常用于执行基于序列和控制的行动, 比如实现一个简单的通信协议。对于设计人员来说,满足这些行动和序列要求的最佳方法则是使用状态机。状态机是在数量有限的状态之间进行转换的逻辑结构。一个状态机在某个特定的时间点只处于一种状态。
  3. 所属分类:其它

    • 发布日期:2020-08-31
    • 文件大小:223kb
    • 提供者:weixin_38739744
  1. 在FPGA中实现状态机的方法

  2. 状态机往往是FPGA 开发的主力。选择合适的架构和实现方法将确保您获得一款最佳解决方案,FPGA 常常用于执行基于序列和控制的行动, 比如实现一个简单的通信协议。
  3. 所属分类:其它

    • 发布日期:2020-08-31
    • 文件大小:86kb
    • 提供者:weixin_38698860
  1. 基于AT25T1024 FLASH的高速SPI接口设计

  2. 本文从应用的实际需求出发,在FPGA中实现了对外部FLASH进行读写的高速SPI接口,并已在某型板卡中成功应用。本文重点用有限状态机的形式对各部分的工作原理和实现方法进行了描述。在FPGA资源比较紧张,限制管脚的使用数目,对速率又有比较高的需求的情况下,利用此SPI接口进行数据的加载或者固化,具有很高的应用价值。
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:206kb
    • 提供者:weixin_38637918
  1. 嵌入式系统/ARM技术中的如何在FPGA中实现状态机

  2. FPGA常常用于执行基于序列和控制的行动,比如实现一个简单的通信协议。对于设计人员来说,满足这些行动和序列要求的最佳方法则是使用状态机。状态机是在数量有限的状态之间进行转换的逻辑结构。一个状态机在某个特定的时间点只处于一种状态。但在一系列触发器的触发下,将在不同状态间进行转换。   理论上讲,状态机可以分为Moore状态机和Mealy状态机两大类。它们之间的差异仅在于如何生成状态机的输出。Moore状态机的输出仅为当前状态的函数。典型的例子就是计数器。而Mealy状态机的输出是当前状态和输入的
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:212kb
    • 提供者:weixin_38741759
  1. 获取目标最佳极化算法的FPGA实现

  2. 根据带门限的序列Jacobi方法,提出了一种实时获取目标最佳极化的FPGA实现方法。该方法精简了对待求矩阵最大非对角元素的搜索过程,并在FPGA中采用并行结构的运算模块设计,优化了有限状态机(FSM)的执行时序,从而避免了CORDIC算法繁琐的迭代过程,减少了程序运行时间。FPGA实现结果表明,该方法的执行速度比CORDIC算法至少提高了21%,具有较高的实时性。
  3. 所属分类:其它

    • 发布日期:2020-10-18
    • 文件大小:396kb
    • 提供者:weixin_38552305
  1. 在FPGA中实现状态机的方法

  2. 状态机往往是FPGA开发的主力。选择合适的架构和实现方法将确保您获得一款最佳解决方案FPGA常常用于执行基于序列和控制的行动,比如实现一个简单的通信协议。对于设计人员来说,满足这些行动和序列
  3. 所属分类:其它

    • 发布日期:2020-10-17
    • 文件大小:130kb
    • 提供者:weixin_38650629
  1. 飞机座舱图形生成系统的硬件加速设计

  2. 针对飞机座舱高分辨率图形实时生成与显示的应用需求,提出了一种适用于硬件实现的图形填充加速设计方法,在FPGA中设计了一种状态机对DSP置入的像素标记进行判断处理。采用SDRAM作为帧存,FPGA与DSP对SDRAM采取乒乓操作方式,实现了高分辨率图形数据的消隐与填充加速处理,填充算法无须将数据回写入SDRAM,实现了画面输出的零延时。试验结果表明,所提出的方法可以大幅减少图形绘图时间。
  3. 所属分类:其它

    • 发布日期:2020-10-17
    • 文件大小:366kb
    • 提供者:weixin_38735119
  1. 基于IP核的PCI总线接口设计与实现

  2. 一种在计算机工业测控系统中应用FPGA和软IP核实现PCI总线接口的方法。重点介绍了本地总线读写状态机的设计,3.3V FPGA兼容PCI2.2、5V规范的电气设计及其时序和布线问题,并给出了使用嵌入式逻辑分析仪实际捕获的信号时序。实验证明,该结构的PCI接口测控系统工作稳定可靠。
  3. 所属分类:其它

    • 发布日期:2020-10-26
    • 文件大小:106kb
    • 提供者:weixin_38562026
  1. 电源技术中的简化UART功能的FPGA实现

  2. 摘 要:提出了一种ARM+FPGA结构系统中简化UART功能的FPGA实现方法,使用了状态机来描述接收器和发送器的基本功能,最后分别给出了一个串行数据帧长度的接收和发送的仿真结果。    关键词:FPGA;UART;状态机;ARM      1 引 言   在ARM+FPGA系统结构中,实现基于ARM的嵌入式处理器和FPGA之间通信最简单的方法就是通过异步串行接口EIARS232C。考虑选用集成有UART(Universal Asynchronous Receiver / Transmitter
  3. 所属分类:其它

    • 发布日期:2020-11-27
    • 文件大小:89kb
    • 提供者:weixin_38557727
  1. 嵌入式系统/ARM技术中的基于VHDL的I2C总线控制核设计

  2. 摘要:从状态机的角度,介绍一种I2C控制核的VHDL设计方法。将其嵌入到FPGA中,用于实现与TMS320C6000系列DSP的接口,并配合DSP的软件完成对视频采集与显示处理系统中数字视频编、解码器工作模式寄存器的配置及其状态查询。着重介绍I2C控制核的总体设计方案,详细描述其内部命令状态机和时序状态机的工作原理及相应的VHDL代码。此外,介绍I2C控制核与DSP相互通信中断处理机制的VHDL实现方法。最后,给出在Xilinx公司的ISE6.1+ModelSimXE5.7c软件平台中进行EDA
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:104kb
    • 提供者:weixin_38654380
  1. 通信与网络中的基于状态机和流水线技术的3DES加密算法及其FPGA设计

  2. 随着网络的快速发展,信息安全越来越引起人们的关注。加密技术作为信息安全的利器,正发挥着重大的作用。通过在硬件设备(如由器、交换机等)中添加解密功能,可使存储和传输的数据具有较高的安全性。传统的加密工作是通过在主机上运行加密软件实现的。这种方法除占用主机资源外,其运算速度较硬件加密要慢,密钥以明文的方式存储在程序中,或者以加密的方式存储在文件或数字库中,重要数据(如个人密码PIN等)会在某一时刻以明文形式出现在计算机的内存或磁盘中,安全性较差。而硬件加密是通过独立于主机系统外的硬件加密设备实现的,
  3. 所属分类:其它

    • 发布日期:2020-12-13
    • 文件大小:95kb
    • 提供者:weixin_38751014
  1. 基于FPGA的高速同步HDLC通信控制器设计

  2. 高级数据链路控制HDLC协议是一种面向比特的链路层协议,具有同步传输数据、冗余度低等特点,是在通信领域中应用最广泛的链路层协议之一。提出实现HDLC通信协议的主要模块——CRC校验模块及‘0’比特插入模块的FPGA实现方法。CRC校验模块采用状态机设计方法,而‘0’比特插入模块是利用FIFO实现,为HDLC通信控制器的设计提供新的思路。该方法已在Spartan3s400开发板上实现,并能正确传输。
  3. 所属分类:其它

  1. 如何在FPGA中实现状态机

  2. FPGA常常用于执行基于序列和控制的行动,比如实现一个简单的通信协议。对于设计人员来说,满足这些行动和序列要求的方法则是使用状态机。状态机是在数量有限的状态之间进行转换的逻辑结构。一个状态机在某个特定的时间点只处于一种状态。但在一系列触发器的触发下,将在不同状态间进行转换。   理论上讲,状态机可以分为Moore状态机和Mealy状态机两大类。它们之间的差异仅在于如何生成状态机的输出。Moore状态机的输出仅为当前状态的函数。典型的例子就是计数器。而Mealy状态机的输出是当前状态和输入的函数
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:219kb
    • 提供者:weixin_38734492
« 12 »