您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基于复杂可编程逻辑器件的数字频率计设计

  2. 基于复杂可编程逻辑器件的数字频率计设计仅供学习
  3. 所属分类:专业指导

    • 发布日期:2009-06-06
    • 文件大小:180224
    • 提供者:zhangwentao8702
  1. 基于VHDL的复杂可编程逻辑器件(FPGA/CPLD)应用技术--word版

  2. 这个word版本是我整理学习的,在此分享给大家,希望有所帮助。基于VHDL的复杂可编程逻辑器件(CPLD)应用技术--word版. 非常不错的学习VHDL的极好的版本。
  3. 所属分类:硬件开发

    • 发布日期:2010-07-17
    • 文件大小:522240
    • 提供者:jm1231
  1. 基于VHDL的复杂可编程逻辑器件FPGA/CPLD应用技术ppt培训资料

  2. 基于VHDL的复杂可编程逻辑器件FPGA/CPLD应用技术 ppt培训资料。
  3. 所属分类:硬件开发

    • 发布日期:2010-08-21
    • 文件大小:1048576
    • 提供者:jm1231
  1. 电子技术基础知识存储器、复杂可编程器件和现场可编程门阵列的介绍.pdf

  2. 电子技术基础知识存储器、复杂可编程器件和现场可编程门阵列的介绍pdf,本文档的详细介绍的是电子技术基础知识存储器、复杂可编程器件和现场可编程门阵列的介绍主要内容包括了: 1 只读存储器,2 随机存取存储器,3 复杂可编程逻辑器件,4 现场可编程门阵列,5 用EDA技术和可编程器件的设计例题概述 半导体存储器几乎是当今数字系统中不可缺少的组成部分,它可 以用来存放大量二值数据。半导体存储器属于大规模集成电路。 SRAM( StatIc ram):静态RAM RAM (Random- 存倍 )Ace
  3. 所属分类:其它

    • 发布日期:2019-09-13
    • 文件大小:3145728
    • 提供者:weixin_38743602
  1. 单片机与DSP中的基于可编程逻辑器件与单片机的双控制器的设计

  2. 在传统的控制系统中,人们常常采用单片机作为控制核心。但这种方法硬件连线复杂,可靠性差,且单片机的端口数目、内部定时器和中断源的个数都有限,在实际应用中往往需要外加扩展芯片。这无疑对系统的设计带来诸多不便。   现在有很多系统采用可编程逻辑器件CPLD作为控制核心。它与传统设计相比较,不仅简化了接口和控制,提高了系统的整体性能及工作可靠性,也为系统集成创造了条件。但可编程逻辑器件的D触发器资源非常有限,而且可编程逻辑器件在控制时序方面不如单片机那样方便,很多不熟悉的应用者往往感到应用起来非常的困
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:80896
    • 提供者:weixin_38594266
  1. EDA/PLD中的针对BGA封装可编程逻辑器件设计的低成本布板技术

  2. BGA封装概述   为了满足不断变化的市场标准和更短的产品上市时间,可编程逻辑器件(PLD)越来越广泛地应用于电路板和系统设计中。使用可编程逻辑器件能够加快产品上市时间,并且相对于特定应用集成电路(ASIC)和特定应用标准产品(ASSP)而言,具有更大的设计灵活性。可编程逻辑器件因其新的产品架构具有降低功耗、新的封装选择和更低的单片成本的特点,从而为许多产品(如手持设备)所采用。典型的可编程逻辑器件应用包括:上电时序、电平转换、时序控制、接口桥接、I/O扩展和分立逻辑功能。   日益复杂的系
  3. 所属分类:其它

    • 发布日期:2020-11-05
    • 文件大小:189440
    • 提供者:weixin_38576922
  1. EDA/PLD中的可编程逻辑器件的基本结构

  2. 可编程逻辑器件PLD的基本结构如图1所示。由图可见,PLD器件由输入控制电路、与阵列、或阵列及输出控制电路组成。在输人控制电路中,输人信号经过输入缓冲单元产生每个输入变量的原变量和反变量,并作为与阵列的输入项。与阵列由若干个与门组成,输入缓冲单元提供的各输入项被有选择地连接到各个与门输入端,每个与门的输出则是部分输入变量的乘积项。各与门输出又作为或阵列的输入,这样或阵列的输出就是输人变量的与或形式。输出控制电路将或阵列输出的与或式通过三态门、寄存器等电路,一方面产生输出信号,另一方面作为反馈信号
  3. 所属分类:其它

    • 发布日期:2020-11-13
    • 文件大小:52224
    • 提供者:weixin_38500607
  1. EDA/PLD中的复杂可编程逻辑器件CPLD常用器件型号

  2. 常用CPLD芯片有:Xilinx公司的XC9500/XL/XV系列,低功耗的CoolRunner系列;Altera的低成本MAX3000/A系列,高性能MAX7000S/AE/B系列。   下面以Xilinx的XC9500XL系列CPLD为例来说明该类器件的命名规则,如图1所示。在第一项器件名称中第一个数字95代表XC9500系列,第二个数字144代表宏单元数为144个,XL代表3,3V低电压。-4TQ144C表示工作时延小于4ns,为表贴封装(具体封装形式请参考器件数据手册),引脚数为144
  3. 所属分类:其它

    • 发布日期:2020-11-13
    • 文件大小:51200
    • 提供者:weixin_38602563
  1. EDA/PLD中的复杂可编程逻辑器件CPLD的基本结构

  2. 1.基于乘积项的CPLD结构   CPLD的结构是基于乘积项(Product-Term)的,现在以Xilinx公司的XC9500XL系列芯片为例介绍CPLD的 基本结构,如图1所示,其他型号CPLD的结构与此非常类似。   CPLD可分为3部分:功能模块(Function Block)、快速互连矩阵(FastCONNECT Ⅱ Switch Matrix)和I/O控制模块。每个功能模块包括可编程与阵列、乘积项分配器和18个宏单元,功能模块的结 构如图2所示。快速互连矩阵负责信号传递,连接所有
  3. 所属分类:其它

    • 发布日期:2020-11-13
    • 文件大小:259072
    • 提供者:weixin_38709312
  1. 单片机与DSP中的基于单片机的复杂可编程逻辑器件快速配置方法

  2. 摘要:介绍基于SRAM的可重配置CPLD的原理,通过对多种串行配置的比较,提出了由单片机和FLASH存储器组成的串行配置方式,并从系统复杂度、可靠性和经济性等方面进行了比较和分析。     关键词:复杂可编程逻辑器件 静态随机存储器 被动串行 基于SRAM(静态随机存储器)的可重配置PLD(可编程逻辑器件)的出现,为系统设计者动态改变运行电路中PLD的逻辑功能创造了条件。PLD使用SRAM单元来保存配置数据。这些配置数据决定了PLD内部的互连关系和逻辑功能,改变这些数据,也就改变了器件的逻
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:104448
    • 提供者:weixin_38727928
  1. 单片机与DSP中的基于单片机的 复杂可编程逻辑器件快速配置方法

  2. 摘要:介绍基于SRAM的可重配置CPLD的原理,通过对多种串行配置的比较,提出了由单片机和FLASH存储器组成的串行配置方式,并从系统复杂度、可靠性和经济性等方面进行了比较和分析。 关键词:复杂可编程逻辑器件 静态随机存储器 被动串行基于SRAM(静态随机存储器)的可重配置PLD(可编程逻辑器件)的出现,为系统设计者动态改变运行电路中PLD的逻辑功能创造了条件。PLD使用SRAM单元来保存配置数据。这些配置数据决定了PLD内部的互连关系和逻辑功能,改变这些数据,也就改变了器件的逻辑功能。由
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:101376
    • 提供者:weixin_38721398
  1. 可编程逻辑器件的发展历程及概述

  2. 当今社会是数字化的社会,是数字集成电路广泛应用的社会。数字集成电路本身在不断地进行更新换代。它由早期的电子管、晶体管、小中规模集成电路、发展到超大规模集成电路(VLSIC,几万门以上)以及许多具有特定功能的专用集成电路。但是,随着微电子技术的发展,设计与制造集成电路的任务已不完全由半导体厂商来独立承担。系统设计师们更愿意自己设计专用集成电路(ASIC)芯片,而且希望ASIC的设计周期尽可能短,最好是在实验室里就能设计出合适的ASIC芯片,并且立即投入实际应用之中,因而出现了现场可编程逻辑器件(F
  3. 所属分类:其它

    • 发布日期:2020-12-09
    • 文件大小:96256
    • 提供者:weixin_38626192
  1. EDA/PLD中的在Protel99SE下实现可编程逻辑器件设计

  2. 摘要:通过工程实例介绍了在DSPDigital Signal Processing数字信号处理系统设计中,利用PRO-TEL99SE嵌套的Advanced Protel PLD99硬件描述语言CUPL进行可编程逻辑器件设计的方法。     关键词:可编程逻辑器件(PLD);硬件描述语言(CUPL);Protel99se 1 引言 在以往的DSP设计中,采用TTL、CMOS电路和专用数字电路进行设计时,器件对电路的处理功能是固定的,用户不能定义或修改其逻辑功能。但随着电子技术的发展和工
  3. 所属分类:其它

    • 发布日期:2020-12-13
    • 文件大小:176128
    • 提供者:weixin_38529251
  1. 单片机与DSP中的用单片机实现可编程逻辑器件的配置

  2. 摘要:介绍基于SRAM的可重配置PLD的原理;通过对多种串行配置的比较,提出单片机与存储器串行配置方式;从系统复杂度、可靠性和经济性等方面进行比较和分析。   关键词:复杂可编程逻辑器件 静态随机存储器 被动串行 引言   基于SRAM(静态随机存储器)的可得配置PLD(可编程逻辑器件)的出现,为系统设计者动态改变运行电路中PLD的逻辑功能创造了条件。PLD使用SRAM单元来保存配置数据决定了PLD内部的互连和功能。改变这些数据,也就改变了器件的逻辑功能。由于SRAM的数据是易失的,因此,
  3. 所属分类:其它

    • 发布日期:2020-12-04
    • 文件大小:215040
    • 提供者:weixin_38713039
  1. 基于复杂可编程逻辑器件的读出电路驱动脉冲设计

  2. 焦平面读出电路在工作时需要提供多路数字驱动脉冲, 信号发生器、分立元件、单片机、复杂可编程逻辑器件(CPLD)等常用于设计驱动脉冲。利用CPLD开发板设计了一种脉冲驱动电路, 该电路可以为电容负反馈放大型的线列焦平面读出电路提供驱动脉冲。通过在信号输出端串联电阻消除了脉冲信号的过冲振铃, 实验结果显示输出脉冲可以驱动焦平面稳定工作。该电路体积小易便携的优点使其可用于焦平面的可靠性测试实验。实验和设计值的比较结果显示该输出脉冲的精度较低, 和高精度信号发生器相比, 该电路不适合用于焦平面性能参数的
  3. 所属分类:其它

    • 发布日期:2021-02-10
    • 文件大小:1048576
    • 提供者:weixin_38643401
  1. 由可编程逻辑器件与单片机构成的双控制器

  2.   摘要:介绍一种利用可编程逻辑器件CPLD与单片机AT89C51串行双向通信而构成的双控制器。 在传统的控制系统中,人们常常采用单片机作为控制核心。但这种方法硬件连线复杂,可靠性差,且单片机的端口数目、内部定时器和中断源的个数都有限,在实际应用中往往需要外加扩展芯片。这无疑对系统的设计带来诸多不便。现在有很多系统采用可编程逻辑器件CPLD作为控制核心。它与传统设计相比较,不仅简化了接口和控制,提高了系统的整体性能及工作可靠性,也为系统集成创造了条件。但可编程逻辑器件的D触发器资源非常有限,而且
  3. 所属分类:其它

    • 发布日期:2021-02-03
    • 文件大小:89088
    • 提供者:weixin_38508549
  1. 在Protel99SE下实现可编程逻辑器件设计

  2. 摘要:通过工程实例介绍了在DSPDigitalSignalProcessing数字信号处理系统设计中,利用PRO-TEL99SE嵌套的AdvancedProtelPLD99硬件描述语言CUPL进行可编程逻辑器件设计的方法。  关键词:可编程逻辑器件(PLD);硬件描述语言(CUPL);Protel99se1 引言在以往的DSP设计中,采用TTL、CMOS电路和专用数字电路进行设计时,器件对电路的处理功能是固定的,用户不能定义或修改其逻辑功能。但随着电子技术的发展和工程对所需功能复杂程度的进一
  3. 所属分类:其它

    • 发布日期:2021-02-03
    • 文件大小:146432
    • 提供者:weixin_38501916
  1. 复杂可编程逻辑器件CPLD的基本结构

  2. 1.基于乘积项的CPLD结构   CPLD的结构是基于乘积项(Product-Term)的,现在以Xilinx公司的XC9500XL系列芯片为例介绍CPLD的 基本结构,如图1所示,其他型号CPLD的结构与此非常类似。   CPLD可分为3部分:功能模块(Function Block)、快速互连矩阵(FastCONNECT Ⅱ Switch Matrix)和I/O控制模块。每个功能模块包括可编程与阵列、乘积项分配器和18个宏单元,功能模块的结 构如图2所示。快速互连矩阵负责信号传递,连接所有
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:324608
    • 提供者:weixin_38629920
  1. 可编程逻辑器件的基本结构

  2. 可编程逻辑器件PLD的基本结构如图1所示。由图可见,PLD器件由输入控制电路、与阵列、或阵列及输出控制电路组成。在输人控制电路中,输人信号经过输入缓冲单元产生每个输入变量的原变量和反变量,并作为与阵列的输入项。与阵列由若干个与门组成,输入缓冲单元提供的各输入项被有选择地连接到各个与门输入端,每个与门的输出则是部分输入变量的乘积项。各与门输出又作为或阵列的输入,这样或阵列的输出就是输人变量的与或形式。输出控制电路将或阵列输出的与或式通过三态门、寄存器等电路,一方面产生输出信号,另一方面作为反馈信号
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:56320
    • 提供者:weixin_38737565
  1. 针对BGA封装可编程逻辑器件设计的低成本布板技术

  2. BGA封装概述   为了满足不断变化的市场标准和更短的产品上市时间,可编程逻辑器件(PLD)越来越广泛地应用于电路板和系统设计中。使用可编程逻辑器件能够加快产品上市时间,并且相对于特定应用集成电路(ASIC)和特定应用标准产品(ASSP)而言,具有更大的设计灵活性。可编程逻辑器件因其新的产品架构具有降低功耗、新的封装选择和更低的单片成本的特点,从而为许多产品(如手持设备)所采用。典型的可编程逻辑器件应用包括:上电时序、电平转换、时序控制、接口桥接、I/O扩展和分立逻辑功能。   日益复杂的系
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:244736
    • 提供者:weixin_38708945
« 12 3 4 5 6 7 8 9 10 ... 25 »