您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. ATmega8原理及应用手册

  2. 【目录信息】 第一章 ATMEL单片机简介  1.1 ATMEL公司产品的特点  1.2 AT90系列单片机简介  1.3 AT9lM系列单片机简介 第二章 AVR单片机系统结构  2.1 AVR单片机总体结构  2.2 AVR单片机中央处理器CPU  2.2.1 结构概述  2.2.2 通用寄存器堆  2.2.3 X、Y、Z寄存器  2.2.4 ALU运算逻辑单元  2.3 AVR单片机存储器组织  2.3.1 可下载的Flash程序存储器  2.3.2 内部和外部的SRAM数据存储器  2
  3. 所属分类:硬件开发

    • 发布日期:2010-02-23
    • 文件大小:7mb
    • 提供者:lishenglin24
  1. AVR高速嵌入式单片机原理与应用

  2. 【目录信息】 第一章 ATMEL单片机简介  1.1 ATMEL公司产品的特点  1.2 AT90系列单片机简介  1.3 AT9lM系列单片机简介 第二章 AVR单片机系统结构  2.1 AVR单片机总体结构  2.2 AVR单片机中央处理器CPU  2.2.1 结构概述  2.2.2 通用寄存器堆  2.2.3 X、Y、Z寄存器  2.2.4 ALU运算逻辑单元  2.3 AVR单片机存储器组织  2.3.1 可下载的Flash程序存储器  2.3.2 内部和外部的SRAM数据存储器  2
  3. 所属分类:硬件开发

    • 发布日期:2010-02-23
    • 文件大小:9mb
    • 提供者:lishenglin24
  1. atmega128与D12实现的usb hid鼠标

  2. AVR单片机控制D12芯片实现USB鼠标。按键控制鼠标移动,D12命令写入选择的是模拟片外存储器访问时序。
  3. 所属分类:其它

    • 发布日期:2011-09-23
    • 文件大小:103kb
    • 提供者:chensa68
  1. 计算机组成原理处理器的调度

  2. 1、处理机的基本构成 单总线、专用通路结构模型 2、指令的执行过程 运算指令,访存指令,控制指令 3、 ALU、寄存器堆的设计 4 、处理机的数据路径 取指令电路,算术逻辑操作电路,存储器访问电路,转移控制电路,总体数据路径 5、单周期处理机的控制部件设计 控制信号定义,处理机执行指令的步骤(ALU指令,存储器访问指令,转移指令)控制信号的产生,单周期处理机的缺点 6、多周期处理机的控制部件设计 多周期处理机的总体电路,处理机执行指令的5个周期,状态转移图及状态转移表,输出控制表,性能 7、硬
  3. 所属分类:专业指导

    • 发布日期:2011-11-04
    • 文件大小:4mb
    • 提供者:talentmxz
  1. 单片机作业

  2. 存储器访问时序的完整实验报告,其中有实验步骤,过程及运行结果。
  3. 所属分类:其它

    • 发布日期:2011-11-26
    • 文件大小:97kb
    • 提供者:s312659195
  1. msp430x2xx中文版用户指南

  2. 官方用户指南中文版,非常详细,很有用,以下是目录 perface...................................................................................................................................... 21 1 简介 ..........................................................................
  3. 所属分类:硬件开发

    • 发布日期:2015-05-22
    • 文件大小:4mb
    • 提供者:zengxianyu18
  1. DELPHI串口编程

  2. DELPHI串口编程剖析 1 第一章 背景知识 3 1. 概述 3 2. 什么是接口? 3 3. 接口分类. 3 4. 为什么需要I/O接口? 3 5. I/O接口的功能 4 6. I/O接口的通信方式 5 7. I/O接口的分类 5 8. 串口的分类 8 9. 串口通信分类 11 10. 奇偶校验 12 第二章 串口通信编程简介 13 1. 串口的通信编程流程 13 2. Unix平台下对串口进行开发的方法 13 3. Windows平台下对串口进行开发的方法 13 第三章 使用DELPHI
  3. 所属分类:Delphi

    • 发布日期:2015-12-10
    • 文件大小:22mb
    • 提供者:qq_26210257
  1. LUMINARY MICRO LM3S1850微控制器数据手册(周立功翻译).pdf

  2. LUMINARY MICRO LM3S1850微控制器数据手册(周立功翻译)pdf,LUMINARY MICRO LM3S1850微控制器数据手册(周立功翻译)LM3S1850微控制器 目录 关于本文档 1重日首■m 18 读者 18 关于本手册 18 相关文档 18 文档约定 18 1结构概述 20 1.1产品特性 20 1.2日标应用 25 1.3高级方框图 25 14功能概述 .26 1.4.1 ARM CortexTM-M3 iaiiaiiiiia .27 14.2电机控制外设 :. 2
  3. 所属分类:其它

  1. LUMINARY MICRO LM3S1637微控制器数据手册(周立功翻译).pdf

  2. LUMINARY MICRO LM3S1637微控制器数据手册(周立功翻译)pdf,LUMINARY MICRO LM3S1637微控制器数据手册(周立功翻译)LM3S1637微控制器 目录 关于本文档 20 读者. 20 关于本手册 20 相关文档 20 文档约定 1面画 ..20 结构概述 重日重重 .22 1.1产品特性 22 1.2目标应用 .27 1.3高级方框图 28 14功能概述 29 1.4.1 ARM Cortex TM-M3 30 142电机掉制外设 30 143模拟外设 3
  3. 所属分类:其它

  1. tms320f28335(中文版).pdf

  2. 网上搜索的28335芯片的中文资料,对28335进行了中文介绍,应该是翻译的,感觉还有点用lEXAS INSTRUMENTS 寄存器 校准 多通道缓冲串行端口 模块 增强型控制器局域网 模块 和 串行通信接口 模块 串行外设接口模块 内部集成电路 外部接 器件支持 器件和开发支持工具命名规则 文档支持 社区资源 电气规范 最大绝对额定值 建议的运行条件 电气特性 流耗 减少流耗 流耗图 散热设计考虑 在没有针对的信号缓冲的情况下,仿真器连接 时序参数符号安排 定时参数的通用注释 测试负载电路 器
  3. 所属分类:讲义

    • 发布日期:2019-07-20
    • 文件大小:2mb
    • 提供者:ade3050
  1. 由MOVX指令深入分析51单片机总线时序及扩展

  2. 分析了MCS单片机" title="51单片机" target="_blank">51单片机访问外部存储器指令MOVX的执行过程,介绍了51系列单片机使用的四要素;分析了51单片机在外部扩展、总线时序、地址译码方法重点以及对超过64 KB地址空间访问的方法。并以实验室研制的MCS51单片机实验仪为例,分析了外部空间开展的重要性、方法和原理,给出了单片机系统扩展框图和地址译码表。
  3. 所属分类:其它

    • 发布日期:2020-07-14
    • 文件大小:281kb
    • 提供者:weixin_38711740
  1. 由外部总线访问MPC5554的内部存储器

  2. 以Freescale公司MPC5554芯片为平台,利用FPGA作为外部主机,设计并实现了通过外部总线接口访问内部存储器的功能。设计过程中使用了MPC5554的EBI模块,编写了EBI模块的驱动及FPGA的总线时序读写操作。
  3. 所属分类:其它

    • 发布日期:2020-07-24
    • 文件大小:87kb
    • 提供者:weixin_38658086
  1. DSP中的TMS320C32 DSP的存储器接口设计方案

  2. 摘要:存储器接口的设计,实际上就是要解决存储器同CPU三大总线的正确连接与时序匹配问题。其中同数据总线和控制总线的连接方法比较简单,而同地址总线的连接,本质上就是在地址分配的基础上实现地址译码,以保证CPU能对存储器中的所有单元正确寻址。通过对高性能浮点DSP处理器TMS320C32的外部存储器接口的研究,介绍其存储器结构的特点,并根据其特点提出了3种设计方案。这3种不同的方案,分别可以实现3种宽度的存储器接口,即8位、16位和32位的外部数据访问或是16位和32位的外部程序访问。这一特点使得T
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:425kb
    • 提供者:weixin_38562026
  1. 基于FPGA的PXA270外设时序转换接口设计方案

  2. ARCNET协议应用于高速动车组列车通信网络时,产生中央控制单元处理器PXA270与专用协议控制器件COM20020相连的时序不匹配问题,若用通用数字电路模块进行时序转换,PXA270需占用PXA270专门的资源(CPU时间片)对 COM20020的寄存器、数据包缓冲区进行低速读写访问(对COM20020的相邻两次读操作相隔至少300 ns),这样将增加处理器的负担。基于这种现状,提出一种基于FPGA的PXA270外设时序转换接口设计方案,以FPGA为桥梁进行时序转换,并增加存储器直接访问DMA
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:296kb
    • 提供者:weixin_38687968
  1. 由MOVX指令深入分析51单片机总线时序及扩展

  2. 分析了MCS51单片机访问外部存储器指令MOVX的执行过程,介绍了51系列单片机使用的四要素;分析了51单片机在外部扩展、总线时序、地址译码方法重点以及对超过64 KB地址空间访问的方法。并以实验室研制的MCS51单片机实验仪为例,分析了外部空间开展的重要性、方法和原理,给出了单片机系统扩展框图和地址译码表。
  3. 所属分类:其它

    • 发布日期:2020-10-17
    • 文件大小:297kb
    • 提供者:weixin_38725623
  1. NOR闪速存储器写周期的时序

  2. 写周期的详细情况将在后面进行描述,这里要说明的是,写周期在闪速存储器中利用WE的存取操作不是类似RAM那样的向指定地址的直接写人操作,而是通过指令对闪速存储器进行操作。与NAND闪速存储器相同,通过一连串的指令序列,可以进行编程(数据写人)和芯片擦除操作。     为此,时序图也以包括用于编程及擦除操作时间的形式被记录。图1为编程操作,图2为擦除操作。    图1 编程操作   图2 擦除操作   另外,在图中,如编程操作,是通过向555h写人A0h、然后给予PA(编程地址)和P
  3. 所属分类:其它

    • 发布日期:2020-11-14
    • 文件大小:171kb
    • 提供者:weixin_38694541
  1. NOR闪速存储器的读周期的概要

  2. 下面我们来看看闪速存储器读周期的时序。基本的存取方法的思路如图所示。   图  闪速存储器的读操作   将希望访问的地址提供给A0~A16,一旦瓦、醌效(低电平),则由闪速存储器开始读出数据(因为是读操作,所以WE保持高电平)。   数据在何时被确定是由地址.CE.OE各自确定后的延迟时间(存取时间)规定的,是由最迟的时间确定数据的。   例如,Am29F010A-55由地址及GE的存取时间为55ns,由“的存取时间为30ns。如果地址确定了的同时,CE、OE同时有效,则55ns后将出现
  3. 所属分类:其它

    • 发布日期:2020-11-14
    • 文件大小:70kb
    • 提供者:weixin_38699784
  1. 单片机外部接口分析与存储器扩展

  2. TMS320F2812是德州仪器(TI)公司专门为工业应用而设计的新一代DSP处理器,它的性能大大优于当前广泛使用的TMS320LF240x系列。该芯片为32位定点DSP,最高主频150 MHz,最小指令周期6.67 ns,外部采用低频时钟,通过片内锁相环倍频;相对于TMS320LF2407只能寻址192 KB地址空间,该芯片的外部接口最多可寻址4 MB的空间;有3个独立的片选信号,并且读/写时序可编程,兼容不同速率的外设扩展;通过配置外部接口寄存器,在访问外部设备时不必额外增加延时等待,既提高
  3. 所属分类:其它

    • 发布日期:2020-11-30
    • 文件大小:143kb
    • 提供者:weixin_38738783
  1. 嵌入式系统/ARM技术中的高速嵌入式视频系统中SDRAM时序控制分析

  2. 摘要:在高速数字视频系统设计中,SDRAM信号时序问题至关重要。本文在AVIA9700数字电视接收机方案基础上,分析了高速嵌入式视频系统由于各种原因引起的布线延时所产生的SDRAM访问时序问题以及SDRAM控制器所提供的延时补偿机制,并利用时序诊断软件工具完成了SDRAM访问时序诊断测试。  关键词:数字视频系统;时序分析;数字电视接收机;AVIA9700   在高速数字视频系统应用中,使用大容量存储器实现数据缓存是一个必不可少的环节。SDRAM就是经常用到的一种存储器。  但是,在主芯片与S
  3. 所属分类:其它

    • 发布日期:2020-12-05
    • 文件大小:165kb
    • 提供者:weixin_38545517
  1. 单片机外部接口分析与存储器扩展

  2. TMS320F2812是德州仪器(TI)公司专门为工业应用而设计的新一代DSP处理器,它的性能大大优于当前广泛使用的TMS320LF240x系列。该芯片为32位定点DSP,最高主频150MHz,最小指令周期6.67ns,外部采用低频时钟,通过片内锁相环倍频;相对于TMS320LF2407只能寻址192KB地址空间,该芯片的外部接口最多可寻址4MB的空间;有3个独立的片选信号,并且读/写时序可编程,兼容不同速率的外设扩展;通过配置外部接口寄存器,在访问外部设备时不必额外增加延时等待,既提高了程序的
  3. 所属分类:其它

    • 发布日期:2021-02-03
    • 文件大小:279kb
    • 提供者:weixin_38521169
« 12 3 4 »