您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 嵌入式系统中的低功耗设计

  2. 在嵌入式系统的设计中,低功耗设计是许多设计人员必须面对的问题,其原因在于嵌入式系统被广泛应用于便携式和移动性较强的产品中去,而这些产品不是一直都有充足的电源供应,往往是靠电池来供电,所以设计人员从每一个细节来考虑降低功率消耗。
  3. 所属分类:其它

    • 发布日期:2020-07-31
    • 文件大小:100kb
    • 提供者:weixin_38577378
  1. 应对嵌入式系统中的低功耗设计挑战

  2. 在嵌入式系统开发过程中,优先考虑降低功耗迫使工程人员必须在性能和功耗之间寻求平衡,达到这种平衡意味着需要在产品性能和可靠性之间进行取舍
  3. 所属分类:其它

    • 发布日期:2020-08-28
    • 文件大小:212kb
    • 提供者:weixin_38714653
  1. DSP中的低功耗嵌入式系统的设计

  2. 经过近几年的快速发展,嵌入式系统(Embedded system)已经成为电子信息产业中最具增长力的一个分支。随着手机、PDA、GPS、机顶盒等新兴产品的大量应用,嵌入式系统的市场正在以每年30% 的速度递增(IDC预测),嵌入式系统的设计也成为软硬件工程师越来越关心的话题。   在嵌入式系统的设计中,低功耗设计(Low-Power Design)是许多设计人员必须面对的问题,其原因在于嵌入式系统被广泛应用于便携式和移动性较强的产品中去,而这些产品不是一直都有充足的电源供应,往往是靠电池来供电,
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:82kb
    • 提供者:weixin_38653155
  1. 低功耗设计在嵌入式系统中的综合考察

  2. 在嵌入式系统的设计中,低功耗设计(Low-Power Design)是许多设计人员必须面对的问题,其原因在于嵌入式系统被广泛应用于便携式和移动性较强的产品中去,而这些产品不是一直都有充足的电源供应,往往是靠电池来供电,所以设计人员从每一个细节来考虑降低功率消耗,从而尽可能地延长电池使用时间。事实上,从全局来考虑低功耗设计已经成为了一个越来越迫切的问题。
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:118kb
    • 提供者:weixin_38631329
  1. 嵌入式系统/ARM技术中的低功耗单芯片高性能音频CODEC的设计

  2. 近年来随着主流工艺线宽的不断缩小到90nm以下,同时人们对数字音频回放的质量要求越来越高,集成在SOC内部的音频处理模块慢慢的转变为单芯片解决方案。这样就对单芯片音频CODEC的功耗,性能和功能提出了更高的要求。武汉光华芯科技有限公司针对移动便携的应用设计的低功耗音频CODEC CJC8988,特别适用于对低功耗要求比较高的应用领域如无线耳机,便携mp3等,其中ADC的功耗1mW, DAC的功耗0.5mW, 芯片带有四路麦克风输入和四路耳机输出。芯片采用成熟的0.18μ CMOS工艺,工作电压1
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:187kb
    • 提供者:weixin_38739044
  1. 嵌入式系统/ARM技术中的 低功耗嵌入式系统的设计考量:设计实例及功耗性能权衡

  2. 发送器:该模块发送锁定状态至接收端,等待响应,以使用新状态更新闪存。在整个系统未使用时,它会保持在“关断”状态。当用户按下发送器上的开关时,整个系统的电源就会打开。系统初始化后,PSoC 4会读取自己的闪存行,获得当前的锁定状态,然后用该锁定状态更新该段LCD。接下来2秒钟后,CPU会配置看门狗定时器,唤醒系统,然后再进入深度睡眠低功耗模式。2秒钟的深度睡眠时间可用来为最终用户提供两种特性:1. 滤除用户误按按钮操作。如果用户在系统唤醒前释放开关(2秒钟),系统会在不改变当前状态的情况下返回低功
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:122kb
    • 提供者:weixin_38581455
  1. 嵌入式系统/ARM技术中的 低功耗嵌入式系统的设计考量:一般设计考量

  2. 低功耗电池供电嵌入式应用的设计考量1. 硬件考量:a. 电池类型:在嵌入式应用中主要有以下类型的电池:i. )标准碱性电池iii. )可充电电池: 可充电碱性电池,锂离子电池iii. )钮扣电池对于各种广泛低功耗嵌入式应用而言,为系统充电不是合理的使用案例模型。这里无需为这些应用使用可充电电池。我们来比较一下另外两种在低功耗应用中有用的电池以及在为设计选择电池时需考虑的因素。标准碱性电池:标准AA电池的典型容量大约为1500mAh,不仅可轻松提供数百mA的峰值电流,而且还能够以50mA的恒定速率
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:82kb
    • 提供者:weixin_38530995
  1. 基于ARM的嵌入式计算机系统的低功耗设计与实现

  2. 嵌入式计算机系统被广泛应用于便携式和移动性较强的产品中,而这些产品的低功耗设计足用户对性能需求的前提下,尽可能降低系统的能耗,延长设备的待机时间。基于ARM处理器的嵌入式计算机的目标是在满系统主要通过低功耗微处理器选择、接口驱动电路的设计、电源供给电路设计、动态电源管理等来实现系统的低功耗。该系统已经在产品应用,系统性能稳定,功耗很小。
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:191kb
    • 提供者:weixin_38678510
  1. 嵌入式系统/ARM技术中的基于Freeze技术的低功耗设计

  2. 由于更严格的功耗限制、规范和标准要求,系统设计师现在比什么时候都关注功耗问题。对于下一代的设计,功耗预算通常得到稳定的控制,或者降低,但却增加了更多的特性和处理能力需求。通常,尽管产品特性和性能需求不断增加,功耗预算还是很紧张,功能和性能的增加与降低功耗的目的是相矛盾的。摩尔定律效应缩小了工艺的尺寸加大了功耗问题,而且由于高的晶体管泄漏增加了静态功耗。   如数码相机、无线手持设备、智能电话和多媒体播放器这些电池供电应用的增长,推动了对低功耗半导体器件的需求。这种需求的爆发性增长加之对节能的不
  3. 所属分类:其它

    • 发布日期:2020-11-06
    • 文件大小:84kb
    • 提供者:weixin_38655987
  1. 嵌入式系统/ARM技术中的嵌入式系统设计中的低功耗技术

  2. 摘要: 为了探讨嵌入式系统的低功耗技术降低嵌入式系统的功率消耗, 文中从硬件和软件两个方面对嵌入式系统设计的低功耗问题进行了分析和研究。   0 引言   随着科学的发展和微电子技术的不断创新,嵌入式系统的应用越来越多, 并已广泛渗透到各个领域。嵌入式系统是以应用为中心, 以电子技术和计算机技术为基础, 软硬件可剪裁, 能适应应用系统对功能、可靠性、稳定性、成本、体积、功耗等多方面严格要求的专用计算机系统。   在嵌入式系统的设计中, 低功耗设计技术成为许多设计人员逐渐关注的问题, 其原因
  3. 所属分类:其它

    • 发布日期:2020-11-04
    • 文件大小:130kb
    • 提供者:weixin_38696590
  1. 嵌入式系统/ARM技术中的基于DBL结构的嵌入式64kbSRAM的低功耗设计

  2. 嵌入式存储器的容量及其在系统芯片中所占的面积越来越大,对其操作所带来的动态功耗成为系统芯片功耗中重要的组成部分,因此,必须寻求有效的低功耗设计技术,以降低嵌入式存储器对整个系统的影响。为了降低存储器的功耗,人们采用了字线分割、分级字线译码以及字线脉冲产生等技术,大大降低了存储器的动态功耗。 另外一种能有效降低存储器动态功耗的技术就是位线分割(DBL)。 针对系统要求,笔者采用DBL结构以及一种存储阵列分块译码结构,完成了64 kb嵌入式存储器模块的设计。   参数的修正与公式的重新推导     
  3. 所属分类:其它

    • 发布日期:2020-11-18
    • 文件大小:121kb
    • 提供者:weixin_38723691
  1. 嵌入式系统/ARM技术中的嵌入式系统中的低功耗设计

  2. 经过近几年的快速发展,嵌入式系统(Embedded system)已经成为电子信息产业中最具增长力的一个分支。随着手机、PDA、GPS、机顶盒等新兴产品的大量应用,嵌入式系统的市场正在以每年30%的速度递增(IDC预测),嵌入式系统的设计也成为软硬件工程师越来越关心的话题。   在嵌入式系统的设计中,低功耗设计(Low-Power Design)是许多设计人员必须面对的问题,其原因在于嵌入式系统被广泛应用于便携式和移动性较强的产品中去,而这些产品不是一直都有充足的电源供应,往往是靠电池来供电,
  3. 所属分类:其它

    • 发布日期:2020-11-18
    • 文件大小:196kb
    • 提供者:weixin_38508821
  1. 单片机与DSP中的单片机系统的低功耗设计策略

  2. 摘要:嵌入式系统的低功耗设计需要全面分析各方面因素,统筹规划。在设计之初,各个因素往往是相互制约、相互影响的,一个降低系统功耗的措施有时会带来其他方面的“负效应”。因此,降低系统整体功耗,需要仔细分析和计算。本文从硬件和应用软件设计两个方面,阐述一个以单片机为核心的嵌入式系统低功耗设计时所需考虑的一些问题。关键词:低功耗设计 硬件设计 应用软件设计 低功耗模式  在嵌入式应用中,系统的功耗越来越受到人们的重视,这一点对于需要电池供电的便携式系统尤其明显。降低系统功耗,延长电池的寿命,就是降低系统
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:112kb
    • 提供者:weixin_38536397
  1. 嵌入式系统/ARM技术中的SoC系统的低功耗设计

  2. 摘要:功耗问题正日益变成VLSI系统实现的一个限制因素。对便携式应用来说,其主要原因在于电池寿命,对固定应用则在于最高工作温度。由于电子系统设计的复杂度在日益提高,导致系统的功耗得到其主要功耗成分。其次,以该主要功耗成分数学表达式为依据,突出实现SoC低功耗设计的各种级别层次的不同方法。 关键词:VLSI SoC CMOS集成电路 低功耗设计引言从20世纪80年代初到90年代初的10年里,微电子领域的很多研究工作都集中到了数字系统速度的提高上,现如今的技术拥有的计算能力能够使强大的个人工
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:125kb
    • 提供者:weixin_38694336
  1. 嵌入式系统/ARM技术中的铁路交通信息系统PDA的低功耗设计

  2. 摘要:阐述在集成传呼功能、基于嵌入式处理器EP7211开发实现的二合一铁路交通信息系统PDA中,为了降低系统的功耗,从硬件和软件两方面采取的各种措施。这些措施基于一定的低功耗设计原则,具有普遍性,适合一般的嵌入式系统开发。 关键词:PDA EP7211 低功耗 时间复杂度 引言 PDA即Personal Digital Assitant(个人数字助理)的缩写,是近年来继寻呼机和移动电话之后,在国内市场迅速崛起的便携式电子产品。目前,国内传统性能的PDA产品经过前几年的高速发展后,市场需求基
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:148kb
    • 提供者:weixin_38503496
  1. 时钟芯片的低功耗设计

  2. 摘要:在时钟芯片设计的各个层次上深入探讨了影响时钟芯片功耗的主要因素,确定了电路功耗主要来源与振荡电路和分频电路。在电路实现过程中,通过采用不同工作电压和对主要功耗电路的结构和参数进行优化设计等多种手段来控制功耗。通过1.2μm工艺流片验证,在工作电压为5V时,芯片工作电流为0.17μA,实现了低功耗时钟芯片的设计。 关键词:时钟芯片 功耗 CMOS工艺时钟芯片广泛地应用于各种需要记录特定时间的设备中。对于便携式设备,时钟芯片的功耗对维持整个系统的正常时间记录是非常重要的。芯片具有较低的
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:80kb
    • 提供者:weixin_38692043
  1. 嵌入式系统/ARM技术中的嵌入式GIS系统软件的低功耗设计

  2. 嵌入式GIS系统软件的低功耗设计 信息工程大学 胡泽明 王志刚 岳春生 引言 嵌入式计算机技术的快速发展和社会需求的推动使得GIS技术逐渐应用于嵌入式系统中,构成嵌入式GIS。嵌入式GIS成了当前GIS发展的一个热门的重要研究方向。它具有数据采集、地图浏览、信息检索、路径分析和地形分析等功能,目前已经在城市智能交通系统(ITS)
  3. 所属分类:其它

    • 发布日期:2020-12-09
    • 文件大小:109kb
    • 提供者:weixin_38520258
  1. 嵌入式系统/ARM技术中的大容量NAND FLASH在ARM嵌入式系统中的设计与实现

  2. 1 引 言  随着嵌人式系统在数码相机、数字摄像机、移动电话、mp3音乐播放器等移动设备中越来越广泛的应用,FLASH存储器已经逐步取代其他半导体存储元件,成为嵌入式系统中主要数据和程序载体。FLASH存储器又称闪存,是一种可在线多次擦除的非易失性存储器,即掉电后数据不会丢失。FLASH存储器还具有体积小、功耗低、抗振性强等优点,是嵌入式系统的首选存储设备。NAND和NOR FLASH是现在市场上两种主要的非易失闪存芯片,这两种类型的FLASH区别在于:  NOR类型FLASH可以按照字节访问,
  3. 所属分类:其它

    • 发布日期:2020-12-06
    • 文件大小:158kb
    • 提供者:weixin_38574410
  1. 嵌入式系统/ARM技术中的大容量NANDFLASH在ARM嵌入式系统中的设计与实现

  2. 1引言       随着嵌人式系统在数码相机、数字摄像机、移动电话、mp3音乐播放器等移动设备中越来越广泛的应用,FLASH存储器已经逐步取代其他半导体存储元件,成为嵌入式系统中主要数据和程序载体。FLASH存储器又称闪存,是一种可在线多次擦除的非易失性存储器,即掉电后数据不会丢失。FLASH存储器还具有体积小、功耗低、抗振性强等优点,是嵌入式系统的首选存储设备。       NAND和NORFLASH是现在市场上两种主要的非易失闪存芯片,这两种类型的FLASH区别在于:       N
  3. 所属分类:其它

    • 发布日期:2020-12-06
    • 文件大小:91kb
    • 提供者:weixin_38693311
  1. 嵌入式系统/ARM技术中的基于DBL结构的嵌入式64kb SRAM的低功耗设计

  2. 摘要: 针对嵌入式系统的低功耗要求,采用位线分割结构和存储阵列分块译码结构,完成了64 kb低功耗SRAM模块的设计。 与一般布局的存储器相比,采用这两种技术使存储器的功耗降低了43% ,而面积仅增加了18%。    关键词:存储器;SRAM;位线分割;分块译码   嵌入式存储器的容量及其在系统芯片中所占的面积越来越大,对其操作所带来的动态功耗成为系统芯片功耗中重要的组成部分,因此,必须寻求有效的低功耗设计技术,以降低嵌入式存储器对整个系统的影响。为了降低存储器的功耗,人们采用了字线分割、分级字
  3. 所属分类:其它

    • 发布日期:2020-12-05
    • 文件大小:175kb
    • 提供者:weixin_38723373
« 12 3 4 5 6 7 8 9 10 ... 37 »