您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. PCF8563 日历时钟芯片原理及应用设计

  2. PCF8563 是PHILIPS 公司推出的一款工业级内含I2C 总线接口功能的具有极低功耗的多功能时钟/日 历芯片PCF8563 的多种报警功能定时器功能时钟输出功能以及中断输出功能能完成各种复杂的定时 服务甚至可为单片机提供看门狗功能内部时钟电路内部振荡电路内部低电压检测电路1.0V 以 及两线制I2C 总线通讯方式不但使外围电路及其简洁而且也增加了芯片的可靠性同时每次读写数据 后内嵌的字地址寄存器会自动产生增量当然作为时钟芯片PCF8563 亦解决了2000 年问题因而 PCF8563
  3. 所属分类:嵌入式

    • 发布日期:2010-03-04
    • 文件大小:214kb
    • 提供者:XHVLSH
  1. 带温度的电子万年历的设计

  2. 随着科技的快速发展,时间的流逝,至从观太阳、摆钟到现在电子钟,人类不断研究,不断创新纪录。美国DALLAS公司推出的具有涓细电流充电能的低功耗实时时钟电路DS1302。它可以对年、月、日、周日、时、分、秒进行计时,还具有闰年补偿等多种功能,而且DS1302的使用寿命长,误差小。对于数字电子万年历采用直观的数字显示,可以同时显示年、月、日、周日、时、分、秒和温度等信息,还具有时间校准等功能。该电路采用AT89S52单片机作为核心,能够显示从2000至2099年的年、月、日、星期、时、分、秒。同时
  3. 所属分类:硬件开发

    • 发布日期:2010-04-25
    • 文件大小:506kb
    • 提供者:wanghuastudy
  1. MCU低功耗设计(一)理论

  2. MCU电能消耗依赖于: MCU芯片尺寸 或者说晶体管的数目; MCU供电电压 降低电压可以成平方级别地降低电能消耗; 时钟频率 可以把时钟频率降低到刚好满足应用需要; 外设数目 使能的外设越多,耗能越大; 运行模式 合理选择工作模式可以大幅节能,如,全速工作极短时间后进入睡眠模式。 节能方法 1. 关闭不需要使用的外设; 2. 所有未使用的引脚必须连接到一个确定的逻辑电平; 3. 当有外设必须保持激活时,使用Wait模式来获得低功耗; 4. 使用合适的VDD值; 5. 尽可能地使用低功耗运行模
  3. 所属分类:其它

  1. M5012 支持低功耗125k射频读卡芯片资料 支持T5557卡 EM4305卡

  2. 1 概述 M5012 是基于 125kHz 频率的多协议非接触读卡芯片,内置接收放大电路、数字调制解调电路、 时钟电路、复位电路。 2 应用 ■ 手持终端 ■ 板上单元 ■ 非接触式 PC 终端 ■ 门禁系统 3 特性 ■ 内部振荡电路,连接 4MHz 的晶体 ■ 3.0 V to 5.5 V 低电压低功耗设计; ■ 低功耗模式 ■ 典型工作距离高达 150mm,具体距离由天线尺寸、调谐和电源决定 ■ 支持 EM4100 EM4200 T5557 及兼容卡 ■ 支持的 UART Master/
  3. 所属分类:其它

    • 发布日期:2017-04-07
    • 文件大小:790kb
    • 提供者:krf007
  1. 矿用低功耗随钻轨迹测量仪

  2. 设计了一种基于磁感传感器和MEMS加速度传感器的矿用随钻轨迹测量仪,重点论述了轨迹仪测量单元的设计,给出了利用磁传感器和加速度传感器测量地球磁场和重力场的测量方案。对仪器低功耗模式进行了研究,论述了采用实时时钟芯片对单片机校时的设计方案。通过精度检测试验和应用实例,证明了随钻轨迹测量仪具有精度高、功耗低、体积小的特点,完全满足实际钻探工艺中对钻孔轨迹测量的要求。
  3. 所属分类:其它

  1. 欧泰 低功耗GPS 接受模块COM-1283用户手册.pdf

  2. 欧泰 低功耗GPS 接受模块COM-1283用户手册pdf,欧泰 低功耗GPS 接受模块COM-1283用户手册常规 下面的列岀的表格被使用于整篇导读。 第一章产品简介 模块拥有一个低功耗路并行追踪接收器,位可编程数字和三个串行端口。 整个模块以一个低功耗 接收器为基础,并配备用于系统扩充的总线端口。该模块专 为在宽温环境下运冇而设计,如:车载或移动应用。表面贴装元件的大量使用,有效提高∫模块的可靠性。现 代化的芯片的引用,使得模块功能得到了最大程度的集成,并可灵活配置用以满足各种不冋的客户使
  3. 所属分类:其它

    • 发布日期:2019-10-20
    • 文件大小:535kb
    • 提供者:weixin_38743968
  1. 基于LPC2377 LPC2378的嵌入式工业控制系统硬件设计指南.pdf

  2. 基于LPC2377 LPC2378的嵌入式工业控制系统硬件设计指南pdf,基于LPC2377 LPC2378的嵌入式工业控制系统硬件设计指南州致远电子有限公司 嵌入式工业控制模块 销售与服务网络(一) 广州周立功单片机发展有限公司 地址:广州市天河北路689号光大银行大厦12楼F4邮编:510630 电话:(0203873091638730917387309723873097638730977 传真:(020)38730925 网址:www.zlgmcu.com 广州专卖店 南京周立功 地址:广
  3. 所属分类:其它

  1. 基于Innovus的低功耗物理设计

  2. 为了减少芯片功耗,可靠的低功耗物理设计必不可少。基于新一代布局布线工具Innovus,分四个部分阐述了新的低功耗物理设计流程。这些内容包括:基于低功耗的物理库设计;低功耗布局和优化、基于输入向量的功耗优化;低功耗时钟树协同设计CCOPT(clock concurrent optimization);时钟树后低功耗优化。Innovus作为Cadence全新的布局布线工具,提供基于GigaOpt引擎的功耗驱动优化和高级时钟树协同优化(CCOPT)等方法,有效帮助设计者实现低功耗芯片设计。全新的低功耗
  3. 所属分类:其它

    • 发布日期:2020-10-16
    • 文件大小:222kb
    • 提供者:weixin_38665668
  1. 电源技术中的“芯”时代,低功耗来迎接

  2. 引言   科技的发展总是让人应接不暇,在CMOS半导体工艺的不断迈进的脚步下,集成电路跨入了系统芯片(System on Chip,SoC)的设计时代,集成度和时钟频率都得到了极大的提高,这一情景,导致了芯片的功耗的急剧增加。集成电路的设计中,出了考虑面积和时序歪,功耗成为了设计师考虑的又一重要因素。因此,低功耗设计成为学术界和产业界新的关注焦点。低功耗技术概念的引入,给芯片的设计和实现提出了新的挑战。这些挑战包括电压域的划分、EDA工具之间数据的交换和管理等。   1 低功耗技术   数字CM
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:126kb
    • 提供者:weixin_38650629
  1. 嵌入式系统/ARM技术中的FPGA的静态功耗分析与降低技术(一)

  2. 摘 要:FPGA已经被广泛用于实现大规模的数字电路和系统,随着CMOS工艺发展到深亚微米,芯片的静态功耗已成为关键挑战之一。文章首先对FPGA的结构和静态功耗在FPGA中的分布进行了介绍。接下来提出了晶体管的漏电流模型,并且重点对FPGA中漏电流单元亚阈值漏电流和栅漏电流进行了详细的分析。最后根据FPGA的特点采用双阈值电压晶体管,关键路径上的晶体管采用低阈值电压栅的晶体管,非关键路径上的晶体管采用高阈值电压栅的晶体管,以此来降低芯片的静态功耗。   1 引言   FPGA因其可以降低成本和
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:117kb
    • 提供者:weixin_38593738
  1. 基于京微雅格低功耗FPGA的8b/10b SERDES的接口设计

  2. 摘要  串行接口常用于芯片至芯片和电路板至电路板之间的数据传输。随着系统带宽不断增加至多吉比特范围,并行接口已经被高速串行链接,或SERDES (串化器/ 解串器)所取代。起初, SERDES 是独立的ASSP 或ASIC 器件。在过去几年中已经看到有内置SERDES 的FPGA 器件系列,但多见于高端FPGA芯片中,而且价格昂贵。  本方案是以CME最新的低功耗系列FPGA的HR03为平台,实现8/10b的SerDes接口,包括SERDES收发单元,通过完全数字化的方法实现SERDES的CDR
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:140kb
    • 提供者:weixin_38680664
  1. 一种低功耗高安全双界面智能卡芯片的设计与实现

  2. 根据ISO/IEC7816和ISO/IEC 14443-A协议,完成基于CPU的、集接触和非接触接口为一体的低功耗高安全双界面智能卡芯片的设计实现及样品验证,实现了对芯片面积、速度和功耗之间较好的平衡。结果表明,在采用HHNEC 0.13 μm工艺条件下,所研制的芯片面积为8.08 mm2,在系统时钟16 MHz条件下,平均工作功耗约2 mA,完全满足协议对双界面智能卡芯片的性能要求。采用的128 KB Flash作为程序存储区可提供灵活、强大的COS应用开发空间,也方便将来软件程序的升级。同时
  3. 所属分类:其它

    • 发布日期:2020-10-17
    • 文件大小:428kb
    • 提供者:weixin_38642369
  1. 单片机与DSP中的基于HYM8563的80C51系列单片机低功耗系统设计

  2. 介绍一种利用I2C实时时钟芯片HYM8563产生的多种中断方式,唤醒进入掉电状态的80C51系列单片机,由此技术构建的低功耗单片机系统。   The low consumption system of 80C51 series SCM, which was waked up by interrupts of real time clock chip HYM8563 when it had entered l ose electric state, was introduced in this
  3. 所属分类:其它

    • 发布日期:2020-11-24
    • 文件大小:233kb
    • 提供者:weixin_38557068
  1. 消费电子中的ST新型MPEG-2解码器芯片面向低端机顶盒 批量单价11美元

  2. 意法半导体(ST)日前针对低端机顶盒(STB)和DVD录放机推出了一系列新的MPEG-2解码器芯片,该公司称,与上一代产品相比,新产品的计算能力提高了至少5倍。新的STx5300系列产品引脚对引脚兼容STi5100系列产品,改用新产品后客户原来的硬件设计依然可以再用。    STx5300集成的CPU是一个300MHz的ST231核心,属于ST为音视频流应用设计的ST2000系列,如数字消费电子应用中的MPEG-2、MPEG-4 和MP3解码器,ST200在EEMBC 的ConsumerMark
  3. 所属分类:其它

    • 发布日期:2020-11-28
    • 文件大小:45kb
    • 提供者:weixin_38690830
  1. RFID技术中的低功耗射频IC卡读写器设计

  2. 本文介绍一款便携式巡更机(射频读写器)的设计。该读写器主要由MCU、射频IC卡读写模块、天线及USB通信接口等部分组成。为了方便对巡更情况的实时记录,系统采用了具有时间基准功能的时钟芯片。 随着近年来智能小区、智能大厦的迅猛发展,巡更系统将有着广泛的应用前景。手持式读写器的主要开发指标包括微型化、低功耗、便携式及方便的数据传输接口。 读写器总体设计方案 便携式IC卡读写器主要由电池供电。由于读写器不断发射无线电波,功耗较大,所以必须从每一个细节来考虑如何降低功耗,从而尽可能地延长电池的使
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:184kb
    • 提供者:weixin_38643141
  1. 时钟芯片的低功耗设计

  2. 摘要:在时钟芯片设计的各个层次上深入探讨了影响时钟芯片功耗的主要因素,确定了电路功耗主要来源与振荡电路和分频电路。在电路实现过程中,通过采用不同工作电压和对主要功耗电路的结构和参数进行优化设计等多种手段来控制功耗。通过1.2μm工艺流片验证,在工作电压为5V时,芯片工作电流为0.17μA,实现了低功耗时钟芯片的设计。 关键词:时钟芯片 功耗 CMOS工艺时钟芯片广泛地应用于各种需要记录特定时间的设备中。对于便携式设备,时钟芯片的功耗对维持整个系统的正常时间记录是非常重要的。芯片具有较低的
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:80kb
    • 提供者:weixin_38692043
  1. 单片机与DSP中的一种基于功耗管理的DSP处理器设计

  2. 在信息日益成为一种重要资源的今天,强大的市场需求和微电子技术的发展促成了便携式电子系统的飞速发展。这些便携式电子设备,不但对速度和面积要求非常高,而且对系统的平均功耗要求也很严格,使功耗问题日渐成为制约便携式电子设备发展的瓶颈。要获得高性能低功耗的方案,其实质也就是在处理速度、芯片面积和功耗上来权衡如何满足数字信号处理系统的要求。   本文介绍了一种基于并行流水线的低功耗数字信号处理器(DSP)的系统设计,以改善通用处理器的不足,应用于各种便携式系统中,以便取得良好的效果。   系统方案中,基于
  3. 所属分类:其它

    • 发布日期:2020-12-13
    • 文件大小:159kb
    • 提供者:weixin_38624557
  1. 基于IIC1.0的时钟芯片应用程序设计

  2. 摘要:在对串行实时时钟芯片X1203内部结构和工作特性作基本介绍的基础上,设计出用单片机的通用I/O口线虚拟I2C总线来实现与时钟芯片的串行接口电路以及利用虚拟I2C总线软件包VIIC设计时钟芯片1203的应用程序。 关键词:单片机 实时时钟 虚拟I2C总线 实时时钟是微机测控系统中的一个重要组成部分。美国Xicor公司推出的串行接口实时时钟芯片X1203提供备用电源输入引脚,使器件能用非可重新充电电池任务用电源。该芯片以其体积小、功耗低、使用简单、接口容易、与单片机连线少为主要特点,同时具
  3. 所属分类:其它

    • 发布日期:2020-12-13
    • 文件大小:117kb
    • 提供者:weixin_38624557
  1. RFID技术中的低功耗射频IC卡读写器设计(图)

  2. 本文介绍一款便携式巡更机(射频读写器)的设计。该读写器主要由MCU、射频IC卡读写模块、天线及USB通信接口等部分组成。为了方便对巡更情况的实时记录,系统采用了具有时间基准功能的时钟芯片。 随着近年来智能小区、智能大厦的迅猛发展,巡更系统将有着广泛的应用前景。手持式读写器的主要开发指标包括微型化、低功耗、便携式及方便的数据传输接口。 读写器总体设计方案 便携式IC卡读写器主要由电池供电。由于读写器不断发射无线电波,功耗较大,所以必须从每一个细节来考虑如何降低功耗,从而尽可能地延长电池的使用
  3. 所属分类:其它

    • 发布日期:2020-12-13
    • 文件大小:100kb
    • 提供者:weixin_38750829
  1. 基于京微雅格低功耗FPGA的8b/10b SERDES的接口设计

  2. 摘要  串行接口常用于芯片至芯片和电路板至电路板之间的数据传输。随着系统带宽不断增加至多吉比特范围,并行接口已经被高速串行链接,或SERDES (串化器/ 解串器)所取代。起初, SERDES 是独立的ASSP 或ASIC 器件。在过去几年中已经看到有内置SERDES 的FPGA 器件系列,但多见于高端FPGA芯片中,而且价格昂贵。  本方案是以CME的低功耗系列FPGA的HR03为平台,实现8/10b的SerDes接口,包括SERDES收发单元,通过完全数字化的方法实现SERDES的CDR(C
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:336kb
    • 提供者:weixin_38685538
« 12 3 4 5 6 7 8 9 10 »