您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 功能最强的Proteus专业版

  2. Proteus软件是来自英国Labcenter electronics公司的EDA工具软件,Proteus软件有十多年的历史,在全球广泛使用,除了其具有和其它EDA工具一样的原理布图、PCB自动或人工布线及电路仿真的功能外,其革命性的功能是,他的电路仿真是互动的,针对微处理器的应用,还可以直接在基于原理图的虚拟原型上编程,并实现软件源码级的实时调试,如有显示及输出,还能看到运行后输入输出的效果,配合系统配置的虚拟仪器如示波器、逻辑分析仪等,您不需要别的,Proteus为您建立了完备的电子设计开
  3. 所属分类:嵌入式

    • 发布日期:2010-03-29
    • 文件大小:18kb
    • 提供者:zhouxuegang123
  1. 基于FPGA+USB的逻辑分析仪

  2. 本文介绍了一种利用FPGA芯片进行数据采集、通过USB控制芯片进行数据传输、采用上位机软件显示结果的逻辑分析仪。该分析仪虽定位于中低端领域,但却具有丰富且实用的功能。设计主要由FPGA数据采集、USB数据传输、USB驱动程序和上位机软件共四部分构成。该逻辑分析仪具备8路数据采集、8路触发通道和8级深度条件触发,采样频率最高可支持到80MHz。数据传输方面应用USB2.0的高速模式与上位机软件进行数据通信,理论上可达到480Mb/s。上位机软件具有友好的操作界面,可方便的在其上定制各类配置、采集
  3. 所属分类:硬件开发

    • 发布日期:2010-09-11
    • 文件大小:1mb
    • 提供者:JIMMYYMMIJ
  1. mdk中逻辑分析仪的配置

  2. keil uvidion4 详细介绍mdk中逻辑分析仪的配置,
  3. 所属分类:硬件开发

    • 发布日期:2011-09-29
    • 文件大小:100kb
    • 提供者:gouhuilan
  1. 波形可配置双通道DDS+LTC1850ADC

  2. 基于FPGA设计的双通道DDS,带有与外部MCU的接口,例程带有使用MSP430控制DDS波形类型选择和导入波形数据的代码,ADC选择是50Mhz的LTC1850,FPGA实现语言是Verilog。 内含: 1 设计说明文档(详细) 2 QuartusII中_SignalTapⅡ逻辑分析仪的使用.pdf 3 quartus工程 4 通过MCU配置DDS的C语言代码(MSP430实现代码,可参考)
  3. 所属分类:硬件开发

    • 发布日期:2012-09-29
    • 文件大小:8mb
    • 提供者:zhuhyvivi
  1. FPGA源代码-从零开始走进FPGA-例程汇总.rar

  2. 1)water_led_design 一个项目吧,但是结构很完整,基本上都是必须的部分了,虽说只是流水灯 http://www.chinaaet.com/lib/detail.aspx?id=87304 (2)edge_tech_design verilog的边沿检测技术,在fpga信号处理中应用相当的大,这也是一门艺术 http://www.chinaaet.com/lib/detail.aspx?id=87305 (3)synchronism_design fpga中往往会遇到跨时钟,或者
  3. 所属分类:硬件开发

    • 发布日期:2014-04-09
    • 文件大小:1mb
    • 提供者:qq396581272
  1. 逻辑分析仪

  2. 一个逻辑分析仪的exe程序 可配置很多参数..
  3. 所属分类:硬件开发

    • 发布日期:2019-04-21
    • 文件大小:86mb
    • 提供者:a781801638
  1. 平台级FPGA满足高性能系统集成的需求

  2. XtremeDSP方案:支持超过每秒6000亿次的乘法累加运算,实现各种高性能的数字信号处理,并提供基于MatLab软件包的设计环境加快DSP的开发;SystemI/O接口——此类接口不仅适应各种新涌现的接口标准,并支持快速存储器、时钟和背板等接口标准,也提供网络和通信系统的高带宽接口。另外,为适应CSoC器件的特点,利用ChipScope ILA可以将数字逻辑分析仪配置到器件内部,从而实现对片内电路的调试和诊断。
  3. 所属分类:其它

    • 发布日期:2020-03-04
    • 文件大小:60kb
    • 提供者:weixin_38595356
  1. AD9883A基于FPGA的I2C初始化模块设计

  2. 述I2C总线的原理;介绍几种I2C接口芯片的初始化方法;以AD9883A的初始化为例,重点说明基于FPGA的I2C配置模块,在QuartusII 软件中进行了I2C 总线主从模式下的仿真,并用其内嵌逻辑软分析仪SignalTapII 完成了硬件调试。
  3. 所属分类:其它

    • 发布日期:2020-07-23
    • 文件大小:84kb
    • 提供者:weixin_38696590
  1. 嵌入式逻辑分析仪在FPGA设计中的应用

  2. 目前在设计和验证超高密度FPGA时一般采用逻辑分析仪、示波器和总线分析仪,通过测试头和连接器把信号送到仪器上,设计者必须提供足够的I/O引脚进行全方位的检测,以及配置足够的引脚。加入额外的逻辑,以便能选择信号来驱动I/O引脚进行测试。这种方法虽能减少测试时所需配置的I/O引脚数量,但步骤繁琐。
  3. 所属分类:其它

    • 发布日期:2020-08-08
    • 文件大小:113kb
    • 提供者:weixin_38703895
  1. 43_ZYNQ7020开发板Vivado配置ROM并用Vivao自带逻辑分析仪分析

  2. 摘要:FPGA本身是SRAM架构,断电之后,程序就消息,我们利用FPGA内部的RAM资源实现ROM,每次上电把初始化的值先写入RAM。 一、实例化ROM的IP核 通过IP核实例化一个ROM,根据ROM的读时序来读取ROM中存储的数据。
  3. 所属分类:网络攻防

    • 发布日期:2020-09-10
    • 文件大小:32mb
    • 提供者:weixin_39193953
  1. 42_ZYNQ7020开发板Vivado配置RAM并用Vivao自带逻辑分析仪分析

  2. RAM是FPGA中常用的基础模块,可广泛用于存储数据,同样它也是ROM,FIFO的基础。 xilinx在Vivao里为我们已经提供了RAM的IP核,我们只需要通过IP核例化一个RAM,根据RAM的读写时序写入和读取RAM中存储的数据。并用在线逻辑分析仪ila,观察RAM的读写时序和从RAM中读取的数据。
  3. 所属分类:网络攻防

    • 发布日期:2020-09-10
    • 文件大小:32mb
    • 提供者:weixin_39193953
  1. 电子测量中的用混合信号示波器探测模拟和数字信号

  2. 许多基于微控制器的系统都有模拟和数字信号。即使看起来是完全数字的系统也不完全是数字的,因为存在振铃和串扰等模拟效应。因此,对系统中的信号通常需要同时持有模拟和数字的视角。这正是混合信号示波器(MSO)可以帮助到你的地方。   混合信号示波器同时具有示波器的功能和逻辑分析仪的部分功能。最常见的混合信号示波器配置有4个模拟通道和16个数字通道,它们最适合用于嵌入式微处理器板的查错。   图1所示的处理器板框图包含诸如电源、时钟、模数转换器(ADC)输入和数模转换器(DAC)输出等模拟信号,也有并
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:455kb
    • 提供者:weixin_38739837
  1. 电子测量中的泰克和FS2为泰克MSO4000混合信号示波器推出FPGAView软件

  2. 泰克公司日前宣布,它已经与MIPS科技公司下属分公司First Silicon Solutions (FS2)合作推出FPGAView软件,以使用泰克近日推出的MSO4000系列混合信号示波器配置和实时调试Altera和Xilinx FPGA器件。   泰克新推出的MSO4000系列混合信号示波器在嵌入式设计和调试使用的一个小型轻便的便携式设备中,同时融合了三种强大的功能,即先进的实时示波器、逻辑分析仪和突破性的Wave Inspector波形搜索引擎。   FPGAView软件加快了调试
  3. 所属分类:其它

    • 发布日期:2020-12-03
    • 文件大小:58kb
    • 提供者:weixin_38625448
  1. EDA/PLD中的泰克携手FS2为XILINX FPGA提供实时逻辑调试方案

  2. 泰克公司与First Silicon Solutions公司宣布为泰克TLA系列逻辑分析仪推出FPGAViewTM   软件包,对XILINX:registered: FPGA提供实时调试功能。通过使用FPGAView软件,工程师可以对其Xilinx FPGA设计的内部信号实施快速简便的测量,并能非常容易地选定某一组内部信号进行测量而不需要重新编译设计。   FPGAView软件包需要安装在泰克逻辑分析仪上。它有一个功能能够配置FPGA来自动生成逻辑区块-也就是逻辑分析核。逻辑分析核
  3. 所属分类:其它

    • 发布日期:2020-11-28
    • 文件大小:43kb
    • 提供者:weixin_38570854
  1. 嵌入式系统/ARM技术中的基于PCI总线加密卡硬件设计

  2. 摘要:介绍基于PCI总线加密卡的硬件组成部分。该加密卡汲取了现代先进的加密思想,实现了高强度加密功能。 关键词:加密卡 PCI总线 PCI9052 ISP 单片机加密是对软件进行保护的一种有效手段。从加密技术的发展历程及发展趋势来看,加密可大体划分为软加密和硬加密两种。硬加密的典型产品是使用并口的软件狗,它的缺点是端口地址固定,容易被逻辑分析仪或仿真软件跟踪,并且还占用了有限的并口资源。笔者设计的基于PCI总线的加密卡具有以下几个优点:第一,PCI总线是当今计算机使用的主流标准总线,具有丰
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:89kb
    • 提供者:weixin_38635682
  1. 嵌入式系统/ARM技术中的嵌入式逻辑分析仪在FPGA设计中的应用

  2. 嵌入式逻辑分析仪在FPGA设计中的应用 邓成,长亚妮,白璘,孙肖子 1 引言 目前在设计和验证超高密度FPGA时一般采用逻辑分析仪、示波器和总线分析仪,通过测试头和连接器把信号送到仪器上,设计者必须提供足够的I/O引脚进行全方位的检测,以及配置足够的引脚。加入额外的逻辑,以便能选择信号来驱动I/O引脚进行测试。这种方法虽能减少测试时所需配置的I/O引脚
  3. 所属分类:其它

    • 发布日期:2020-12-09
    • 文件大小:95kb
    • 提供者:weixin_38545463
  1. 电子测量中的基础仪器的示波器:领舞电子测试市场(上)

  2. 随着电子信息产业的飞速发展,使得作为基础仪器的示波器被广泛应用在电子测量的各个领域。业内人士指出,在电子仪器产品中,就年销售额而言,示波器已经成为第一大产品。  直面串行总线存储深度考验        安捷伦科技公司亚太区市场开发经理杜吉伟表示,数字时代的来临,带来两个变化:一个是混合信号设计越来越普遍,也就是说,一个电路中,既有多路数字信号,如单片机信号,也有模拟信号,如视频、电源、传感器等信号,四通道示波器已有些捉襟见肘,因此,新型的示波器在传统的示波器基础上集成了16路逻辑分析仪通道,这种
  3. 所属分类:其它

    • 发布日期:2020-12-13
    • 文件大小:96kb
    • 提供者:weixin_38549520
  1. AD9520高速时钟发生器在5 Gs/s数据采集系统中的应用

  2. 随着高速数据采集系统的快速发展及其复杂性提高,其关键部分高速ADC(Analog to Digital Converter,模/数转换器)对时钟质量的要求也越来越高,为此提出了一种基于内部集成2.5 GHz VCO(压控振荡器)的低相位噪声锁相环时钟芯片AD9520[1]的高质量时钟电路设计,介绍了在5 Gs/s高速数据采集系统中AD9520的具体设计应用,包括其控制寄存器的参数配置以及初始化顺序等,给出了该高速数据采集系统的原理框图,并采用Xilinx公司ISE软件中的在线逻辑分析仪(Chip
  3. 所属分类:其它

    • 发布日期:2021-01-31
    • 文件大小:830kb
    • 提供者:weixin_38717870
  1. 关于混合信号示波器的通道数量配置,到底多少才算合适?

  2. 混合信号示波器在1993年首次问世,拥有两条模拟通道,配以8条或16条数字通道。之后几年内,主流MSO作为嵌入式系统设计人员的必备调试工具,通道数量基本上锁定在2条或4条模拟通道,外加16条数字通道。嵌入式设计人员之所以采用MSO,是因为它从能够查看2个或4个信号,扩展到能够查看多20个信号,而不必求助于的工具——逻辑分析仪。 尽管这种通道数量长期来一直被市场广泛接受,但这是不是仍适合当今的嵌入式系统呢?对示波器制造商和嵌入式系统设计人员来说,这是一个值得思
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:88kb
    • 提供者:weixin_38562626
  1. 泰克携手FS2为XILINX FPGA提供实时逻辑调试方案

  2. 泰克公司与First Silicon Solutions公司宣布为泰克TLA系列逻辑分析仪推出FPGAViewTM   软件包,对XILINX:registered: FPGA提供实时调试功能。通过使用FPGAView软件,工程师可以对其Xilinx FPGA设计的内部信号实施快速简便的测量,并能非常容易地选定某一组内部信号进行测量而不需要重新编译设计。   FPGAView软件包需要安装在泰克逻辑分析仪上。它有一个功能能够配置FPGA来自动生成逻辑区块-也就是逻辑分析核。逻辑分析核
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:42kb
    • 提供者:weixin_38567813
« 12 3 »