您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. EDA技术分频器程序设计

  2. ⑴使用EDA实验箱上的2Hz脉冲,进行2分频(占空比为1:2),通过波形仿真和观测实验箱上输出指示模块中的OUT1红色LED(发光二极管)的亮灭时间来验证是否符合设计要求。 ⑵使用EDA实验箱上的10Hz脉冲,进行10分频(占空比为1:2),通过波形仿真和观测实验箱上输出指示模块中的OUT1红色LED的亮灭时间来验证是否符合设计要求。 ⑶使用EDA实验箱上的5Hz脉冲,进行5分频(占空比为2:5),通过波形仿真和观测实验箱上输出指示模块中的OUT1红色LED的亮灭时间来验证是否符合设计要求。
  3. 所属分类:嵌入式

    • 发布日期:2009-05-25
    • 文件大小:813kb
    • 提供者:s617015380
  1. 2.5分频VHDl程序

  2. VHDL编写的较为简单的2.5分频程序.
  3. 所属分类:其它

    • 发布日期:2010-05-31
    • 文件大小:706byte
    • 提供者:zhaojun1115
  1. 小数分频与快锁芯片ADF4193的原理与应用--千锋培训

  2. 文档介绍了引言,1 ADF4193的特点和PLL工作原理,2分频器对PLL的指标影响,2.1相位噪声,2.2锁定时间,3 FPGA对ADF4193的配置过程,4 PLL指标的测量,4.1相噪的测量,4.2锁定时间的测量,5结束语
  3. 所属分类:硬件开发

    • 发布日期:2011-06-10
    • 文件大小:218kb
    • 提供者:coolabcboy
  1. EDA 2.5分频VHDL代码

  2. 这是我从网上找的,,自己做了一些修改,,适合新手看这个代码,,仿真一下,,里面关于原理的东西我都用输出端输出到仿真器上了,,适合初学者看,,容易懂。。。
  3. 所属分类:硬件开发

    • 发布日期:2011-12-30
    • 文件大小:776byte
    • 提供者:anshiquan123
  1. 任意分频的verilog 语言实现(占空比50%)

  2. 任意分频的verilog 语言实现(占空比50%) 1. 偶数倍(2N)分频 2. 奇数倍(2N+1)分频 3. N-0.5 倍分频 4. 任意整数带小数分频
  3. 所属分类:硬件开发

    • 发布日期:2012-12-11
    • 文件大小:82kb
    • 提供者:noodles5320
  1. 半整数分频器设计

  2. 采用可编程逻辑器件实现分频系数为2.5的分频器,可采用以下方法:设计一个模3的计数器,再设计一个扣除脉冲电路,加在模3计数器输出之后,每来两个脉冲就扣除一个脉冲(实际上是使被扣除的脉冲变成很窄的脉冲,可由异或门实现),就可以得到分频系数为2.5的小数分频器。采用类似方法,可以设计分频系数为任意半整数的分频器。
  3. 所属分类:其它

    • 发布日期:2012-12-18
    • 文件大小:1005kb
    • 提供者:cjyeah
  1. 2.5分频 verilog

  2. 2.5分频 verilog ,保证正确,附上仿真激励文件!
  3. 所属分类:硬件开发

    • 发布日期:2013-11-23
    • 文件大小:768byte
    • 提供者:djmomo
  1. 基于FPGA的分频器设计

  2. 基于FPGA的分频器设计 1)系统时钟1MHz; 2)要求能产生2分频~16分频信号,分频系数步进值为1; 3)“分频系数置数”按钮每按一次,分频系数增加1,增加到16后如果再次按下“分频系数置数”按钮,分频系数回归到2;置数结束后,按下“启动”按钮,系统按照指定的分频系数生成分频信号; 4)n分频后,“1”电平持续的时间要求1~n-1可调,步进值1; 5)“占空系数置数”按钮每按一次,“1”电平持续时间增加1,增加到n-1后如果再次按下“分频系数置数”按钮,“1”电平持续时间回归到1;再按下
  3. 所属分类:专业指导

    • 发布日期:2014-01-10
    • 文件大小:1mb
    • 提供者:seaeastlee
  1. 基于FPGA的通用可控分频器的设计

  2. 所有资源已经打包上传,很好的学习资料。 基于FPGA的分频器设计 1)系统时钟1MHz; 2)要求能产生2分频~16分频信号,分频系数步进值为1; 3)“分频系数置数”按钮每按一次,分频系数增加1,增加到16后如果再次按下“分频系数置数”按钮,分频系数回归到2;置数结束后,按下“启动”按钮,系统按照指定的分频系数生成分频信号; 4)n分频后,“1”电平持续的时间要求1~n-1可调,步进值1; 5)“占空系数置数”按钮每按一次,“1”电平持续时间增加1,增加到n-1后如果再次按下“分频系数置数”
  3. 所属分类:专业指导

    • 发布日期:2014-01-10
    • 文件大小:2mb
    • 提供者:seaeastlee
  1. 半整数分频器

  2. 用VHDL语言设计的2.5倍分频器,同时保证了占空比为50%
  3. 所属分类:硬件开发

    • 发布日期:2014-09-16
    • 文件大小:727byte
    • 提供者:qq_20908835
  1. 占空比可变分频器.docx

  2. 用Verilog语言描述可变占空比分频器,输入频率自行定义。 通过控制信号Div(2位)选择,Div=00:原频率输出;Div=01:2分频输出;Div=10:3分频输出;Div=11:5分频输出; 使用PMW(2位)信号控制占空比,PMW=00:占空比1:1;PMW=01:占空比1:2;PMW=10:占空比2:1;PMW=11:占空比3:2。
  3. 所属分类:讲义

    • 发布日期:2019-09-13
    • 文件大小:14kb
    • 提供者:qq_45252469
  1. 小数分频VHDL代码.pdf

  2. 小数分频VHDL代码.pdf (145.33 KB, 下载次数: 249 )d arch 2:fdn,任意整数分频器(分步系数2--15,可自行修改代码増增加分频系数) library ieee use ieee std logic 1164.all use ieee std logic unsigned. all entity fdn is port lock in std log enable in std logic n of fd in std logic vector (3 downt
  3. 所属分类:专业指导

    • 发布日期:2019-09-04
    • 文件大小:145kb
    • 提供者:drjiachen
  1. EDA1.5分频时钟产生电路

  2. EDA1 5分频时钟产生电路module fdiv1 5 clkin clr clkout ; input clkin clr; output clkout; reg clkout clk1; wire clk2; integer count; xor xor1 clk2 clkin clk1 ; 异或门 always posedge clkout or negedge clr
  3. 所属分类:硬件开发

    • 发布日期:2013-12-09
    • 文件大小:905byte
    • 提供者:u013092019
  1. 奇数分频电路

  2. 奇数分频电路 (5分频 占空比50%) 分频器可分为“功率分频器”和“电子分频器”两类。 1. 功率分频器:无电源电路,位于功率放大电路之后,设置在音箱内。其连接简单,使用方便,但消耗功率,出现音频谷点,产生交叉失真。 2. 电子分频器:有电源,位于功率放大器之前,因电流较小故可以用较小功率的电子有源滤波器实现,调整较容易,减少功率损耗,遗迹扬声器单元之间的干扰似的信号损失较小,音质好。但此方式每路都要有独立的功率放大器,成本高,电路复杂,运用于专业扩声系统。
  3. 所属分类:专业指导

    • 发布日期:2011-11-29
    • 文件大小:55kb
    • 提供者:gxq200816
  1. 2.5分频VHDL源程序

  2. 想出了一个半整数分频的VHDL语言描述.其实很多问题只要你耐心,也是比较容易的 写出来与大家共享,共同讨论,半整数分频当然还有其他的方法 我认为这种看起来蛮简单的
  3. 所属分类:其它

    • 发布日期:2020-07-31
    • 文件大小:27kb
    • 提供者:weixin_38565480
  1. 基于CPLD/FPGA的多功能分频器的设计与实现

  2. 分频器在CPLD/FPGA设计中使用频率比较高,尽管目前大部分设计中采用芯片厂家集成的锁相环资源 ,但是对于要求奇数倍分频(如3、5等)、小数倍(如2.5、3.5等)分频、占空比50%的应用场合却往往不能满足要求。硬件工程师希望有一种灵活的设计方法,根据需要,在实验室就能设计分频器并马上投入使用,更改频率时无需改动原器件或电路板,只需重新编程,在数分钟内即可完成。为此本文基于 CPLD/FPGA用原理图和VHDL语言混合设计实现了一多功能通用分频器。
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:110kb
    • 提供者:weixin_38601311
  1. 嵌入式系统/ARM技术中的浅析AD9522时钟分频电路原理

  2. 摘要:在嵌入式系统设计中我们经常要使用到各种频率的时钟,供给DSP或者FPGA等硬件芯片,使其正常工作。   在集成度高度发展的今天,不能靠多个晶振源来解决问题,而且一旦晶振固定那么它的灵活性和可移植性必然受到很大影响,所以一些时钟分频芯片应运而生,今天我们将举一个很有代表性的AD9522时钟分频芯片的典型应用来达到一个抛砖引玉的作用。   一、AD9522简介   1.外部特性   A D 9 5 2 2是一个多路时钟输出和分配功能的芯片,本身支持亚皮秒抖动性能,在芯片内部还集成了PL
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:256kb
    • 提供者:weixin_38728360
  1. 基础电子中的教你如何选择分频点

  2. 1 考虑中低单元指向性实用边界频率f=345/d(d=单元振膜有效直径)。通常8”单元的边界频率为2k,6.5”单元的边界频率为2.7k,5”单元为3.4k,4”单元为4.3k。也就是说使用上述单元,其分频点不能大于各单元所对应的实用边界频率。   2 从高音单元谐振频率考虑,分频点应大于三倍的谐振频率。也就是说从高音单元的角度出发,通常分频点应大于2.5k。   3 考虑中低音单元高端响应Fh,通常分频点不应大于1/2 Fh。 实际上,二分频音箱上述条件很难得到同时满足。这时设计者应在这三
  3. 所属分类:其它

    • 发布日期:2020-11-05
    • 文件大小:35kb
    • 提供者:weixin_38514620
  1. EDA/PLD中的基于CPLD/FPGA的半整数分频器的设计

  2. 摘要:简要介绍了CPLD/FPGA器件的特点和应用范围,并以分频比为2.5的半整数分频器的设计为例,介绍了在MAX+plus II开发软件下,利用VHDL硬件描述语言以及原理图的输入方式来设计数字逻辑电路的过程和方法。     关键词:VHDL CPLD/FPGA 数字逻辑电路设计 半整数分频器 1 引言 CPLD(Complex programmable Logic Device,复杂可编程逻辑器件)和FPGA(Field programmable Gates Array,现场可编程门
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:95kb
    • 提供者:weixin_38576045
  1. 5分频的摸块用Active HDL如何设计?

  2. module div_5 (clk_in, clk_out, reset);input clk_in, reset;output clk_out; reg[2:0] gare; reg clk_out;initialbegingare = 4; clk_out = 0;endalways (clk_in)begin if(!reset) clk_out = 0;elseif (gare == 0) beginclk_out = ~clk_out;gare = 4;endelse gare =
  3. 所属分类:其它

    • 发布日期:2020-12-09
    • 文件大小:15kb
    • 提供者:weixin_38678300
« 12 3 4 5 6 7 8 9 10 ... 38 »