点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - DDS的FPGA实现设计
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
DDS信号源的FPGA实现.doc
DDS信号源的FPGA实现,这里给出DDS信号源的FPGA设计方案。
所属分类:
硬件开发
发布日期:2009-10-23
文件大小:214kb
提供者:
xujing0207
DDS调频信号发生器的FPGA电路设计
直接数字频率合成器(DDS)技术,具有频率切换速度快,很容易提高频率分辨率、对硬件要求低、可编程全数字化便于单片集成、有利于降低成本、提高可靠性并便于生产等优点。目前各大芯片制造厂商都相继推出采用先进CMOS工艺生产的高性能和多功能的DDS芯片,专用DDS芯片采用了特定工艺,内部数字信号抖动很小,输出信号的质量高。然而在某些场合,由于专用的DDS芯片的控制方式是固定的,故在工作方式、频率控制等方面与系统的要求差距很大,这时如果用高性能的FPGA器件设计符合自己需要的DDS电路就是一个很好的解决
所属分类:
嵌入式
发布日期:2010-03-27
文件大小:284kb
提供者:
ssshenlei
DDS电路的FPGA实现
基于FPGA的DDS电路的实现过程。其中有具体的程序代码。使用quartusii设计!
所属分类:
硬件开发
发布日期:2011-06-30
文件大小:764kb
提供者:
lx232403783
DDS的FPGA设计与MATLAB仿真
DDS的FPGA设计与MATLAB仿真,对多波形的设计的一种实现
所属分类:
硬件开发
发布日期:2011-12-17
文件大小:419kb
提供者:
kekylee
基于FPGA和DDS的信号源设计
本文在DDS技术工作原理的基础上,介绍基于FPGA实现DDS的设计方法,并给出该系统合成的波形。
所属分类:
其它
发布日期:2020-07-30
文件大小:78kb
提供者:
weixin_38576229
直接数字频率合成器的FPGA实现
本文在DDS的工作原理的基础上,介绍基于FPGA实现DDS的设计方法。 通过设置参数可以灵活控制输出频率和分辨率,设计出具有精度高,选择参数控制输出信号,产生一个理想的波形。供读者学习设计参考。
所属分类:
其它
发布日期:2020-08-05
文件大小:71kb
提供者:
weixin_38588394
基于DDS技术的波形发生器设计与仿真
本文介绍了DDS的基本原理,同时针对DDS波形发生器的FPGA实现进行了简要介绍,利用SignalTapII嵌入式逻辑分析仪对正弦波、三角波、方波、锯齿波进行仿真验证。
所属分类:
其它
发布日期:2020-08-09
文件大小:194kb
提供者:
weixin_38695293
基于DDS技术三相功率可控PWM信号的FPGA实现
本文利用FPGA和DDS技术实现了高精度、高分辨率的三相PWM脉冲信号,并通过AGC程控放大技术实现对PWM信号的功率可控。本设计具有控制灵活,输出频率稳定和范围宽等优点,具有广阔的应用价值。
所属分类:
其它
发布日期:2020-10-22
文件大小:132kb
提供者:
weixin_38606897
直接数字频率合成器的FPGA实现
直接数字频率合成(DDS)技术属第三代频率合成技术,与第二代基于锁相环频率合成技术相比,利用DDS技术合成的输出波形具有良好的性能指标本。设计采用Xilinx公司Spartan-3系列的XC3S200芯片和高速16位D/A转换器MAX5885。在DDS的工作原理的基础上,介绍基于FPGA实现DDS的设计方法。 通过设置参数可以灵活控制输出频率和分辨率。设计出具有精度高,选择参数控制输出信号,产生一个理想的波形。从测试结果可看出,该系统工作稳定、可靠,并具有较好的参考与实用价值。
所属分类:
其它
发布日期:2020-10-22
文件大小:154kb
提供者:
weixin_38741101
基于DDS的电路板检测仪信号源设计
基于DDS的电路板检测仪信号源设计,针对某型导弹测试设备电路板检测仪激励信号源具体要求,采用了基于直接数字频率合成技术(DDS)的信号发生器设计方法,介绍了DDS的工作原理,详细阐述了基于FPGA设计DDS信号发生器的主要环节和实现的方法。采用了硬件描述语言VerilogHDL,完成了信号发生器的电路设计和功能仿真,并通过DE2-70开发板结合嵌入式逻辑分析仪SignalTapⅡ进行了分析验证。实验结果表明,该信号发生器能较好地产生所需激励信号,具有较高的实用价值。
所属分类:
其它
发布日期:2020-10-19
文件大小:427kb
提供者:
weixin_38546789
DDS调频信号发生器的FPGA电路设计
用FPGA实现DDS调频信号电路较采用专用DDS芯片更为灵活,只要改变FPGA中ROM内的数据和控制参数,DDS就可以产生任意调制波形,且分辨率高,具有相当大的灵活性。相比之下,DDS的功能完全取决于设计需求,可以复杂也可以简单,而且FPGA芯片还支持在系统现场升级。另外,将DDS设计嵌入到FPGA芯片所构成的系统中,其系统成本并不会增加多少,而购买专用芯片的价格则是前者的很多倍。所以采用FPGA来设计DDS系统具有很高的性价比。
所属分类:
其它
发布日期:2020-10-19
文件大小:242kb
提供者:
weixin_38739900
基于FPGA+DDS的信号源设计与实现
采用DDS+FPGA+DAC数字信号激励器硬件电路和数字波形合成软件算法设计实现了宽带信号源所需要的各类信号,覆盖30 MHz~1 GHz频段,功率达到20 W。在完成了具体的设计和实验后实现了样机的制作,通过现场测试验证了其完全满足应用需求。
所属分类:
其它
发布日期:2020-10-25
文件大小:308kb
提供者:
weixin_38686542
FPGA实现的任意波形发生器的设计
运用DDS原理,进行任意波形发生器的设计,使得任意波形发生器兼顾DDS的优点。设计中通过实现DDS模块与单片机接口的控制部分将频率控制字由单片输入到输入寄存器模块,由相位累加器模块对输入频率控制字进行累加运算,输出作为双口RAM的读地址线,读数据线上即输出了波形幅度量化数据。其中双口RAM的内容由单片机进行更新,从而实现任意波形的发生。本设计中的相位累加器采用了8级流水线结构借助前5级的超前进位的方法,使得编译的最高工作频率由317.97MHz提高到336.7MHz,实现了任意波形的发生,节约了
所属分类:
其它
发布日期:2020-10-24
文件大小:294kb
提供者:
weixin_38551070
EDA/PLD中的基于FPGA与DDS的信号源设计与实现
目前,大多通信设备都是针对某一种或少量几种固定的通信体制、信号调制样式以及信号特征参数,例如GSM移动通信信号只有GMSK一种调制样式,其调制速率为22.8 Kbit/s,因此这类通信设备中的数字信号激励器或数字波形形成电路大多采用专用集成芯片实现。而本文设计了一个通用的数字信号激励器,以产生所需要的各种信号调制模式的信号波形,且对每一种调制样式信号的各种特征参数能够灵活控制。 1 数学模型 为了保证高性能以及灵活性,现代通信对抗干扰设备通常采用FPGA+DAC的工作模式,在一些快速
所属分类:
其它
发布日期:2020-11-04
文件大小:289kb
提供者:
weixin_38552083
EDA/PLD中的DDS的FPGA实现设计
根据图1,并假定相位控制字为0,这时DDS的核心部分相位累加器的FPGA的设计可分为如下几个模块:相位累加器SUM99、相位寄存器REG1、正弦查找表ROM和输出数据寄存器REG2,其内部组成框图如图 2所示。图中,输入信号有时钟输入CLK,使能端EN,复位端RESET,频率控制字K,输出信号为Q。 图2 DDS内部组成框图 整个DDS模块采用一个时钟,以用来同步各个模块的运算速度。其中相位累加器SUM99是一个带有累加功能的10位加法器,它以设定的10位频率控制字Κ作为步长来进
所属分类:
其它
发布日期:2020-11-16
文件大小:664kb
提供者:
weixin_38627590
RFID技术中的DDS调频信号发生器的FPGA电路设计
1 引言 直接数字频率合成器(DDS)技术,具有频率切换速度快,很容易提高频率分辨率、对硬件要求低、可编程全数字化便于单片集成、有利于降低成本、提高可靠性并便于生产等优点。目前各大芯片制造厂商都相继推出采用先进CMOS工艺生产的高性能和多功能的DDS芯片,专用DDS芯片采用了特定工艺,内部数字信号抖动很小,输出信号的质量高。然而在某些场合,由于专用的DDS芯片的控制方式是固定的,故在工作方式、频率控制等方面与系统的要求差距很大,这时如果用高性能的FPGA器件设计符合自己需要的
所属分类:
其它
发布日期:2020-11-30
文件大小:205kb
提供者:
weixin_38713412
MFSK调制电路的FPGA设计与仿真
频移键控(FSK)是用不同频率的载波来传递数字信号,并用数字基带信号控制载波信号的频率。笔者提出了一种基于DDS(Digital Direct Synthesizer)技术的MFSK调制器的FPGA实现方案,并根据DSP 开发工具DSP Builder的优点,采用VHDL文本与Simulink 模型图相结合的方法进行了FPGA 设计与仿真。仿真结果验证了设计的正确性及可行性。
所属分类:
其它
发布日期:2021-01-31
文件大小:630kb
提供者:
weixin_38740827
DDS信号源的FPGA实现
采用直接数字频率合成技术(DDS),通过数字控制相位信号的增量在FPGA中实现频率可调的信号发生器,所产生的信号不仅幅度频率灵活可调,并具有频率分辨率高、切换速度快、相位噪声低等优点,因而该系统设计在相关的科研实践中具有重要意义。
所属分类:
其它
发布日期:2021-01-31
文件大小:633kb
提供者:
weixin_38678521
DDS的FPGA实现设计
根据图1,并假定相位控制字为0,这时DDS的部分相位累加器的FPGA的设计可分为如下几个模块:相位累加器SUM99、相位寄存器REG1、正弦查找表ROM和输出数据寄存器REG2,其内部组成框图如图 2所示。图中,输入信号有时钟输入CLK,使能端EN,复位端RESET,频率控制字K,输出信号为Q。 图2 DDS内部组成框图 整个DDS模块采用一个时钟,以用来同步各个模块的运算速度。其中相位累加器SUM99是一个带有累加功能的10位加法器,它以设定的10位频率控制字Κ作为步长来进行加
所属分类:
其它
发布日期:2021-01-19
文件大小:384kb
提供者:
weixin_38704156
基于FPGA与DDS的信号源设计与实现
目前,大多通信设备都是针对某一种或少量几种固定的通信体制、信号调制样式以及信号特征参数,例如GSM移动通信信号只有GMSK一种调制样式,其调制速率为22.8 Kbit/s,因此这类通信设备中的数字信号激励器或数字波形形成电路大多采用专用集成芯片实现。而本文设计了一个通用的数字信号激励器,以产生所需要的各种信号调制模式的信号波形,且对每一种调制样式信号的各种特征参数能够灵活控制。 1 数学模型 为了保证高性能以及灵活性,现代通信对抗干扰设备通常采用FPGA+DAC的工作模式,在一些快速
所属分类:
其它
发布日期:2021-01-19
文件大小:406kb
提供者:
weixin_38606041
«
1
2
3
4
5
6
7
8
9
10
...
14
»