点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - DRAM的单元结构刷新
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
组成原理作业1-10章答案(唐朔飞
第一章 计算机系统概论 1. 什么是计算机系统、计算机硬件和计算机软件?硬件和软件哪个更重要? 解:P3 计算机系统:由计算机硬件系统和软件系统组成的综合体。 计算机硬件:指计算机中的电子线路和物理装置。 计算机软件:计算机运行所需的程序及相关资料。 硬件和软件在计算机系统中相互依存,缺一不可,因此同样重要。 5. 冯•诺依曼计算机的特点是什么? 解:冯•诺依曼计算机的特点是:P8 计算机由运算器、控制器、存储器、输入设备、输出设备五大部件组成; 指令和数据以同同等地位存放于存储器内,并可以按
所属分类:
专业指导
发布日期:2011-10-24
文件大小:1mb
提供者:
wangyi110cs
组成原理课后答案
组成原理课后答案第三章 3. 用16K×8位的DRAM芯片组成64K×32位存储器,要求: (1) 画出该存储器的组成逻辑框图。 (2) 设存储器读/写周期为0.5μS, CPU在1μS内至少要访问一次。试问采用哪种刷新方式比较合理?两次刷新的最大时间间隔是多少?对全部存储单元刷新一遍所需的实际刷新时间是多少? 解:(1)组成64K×32位存储器需存储芯片数为 N=(64K/16K)×(32位/8位)=16(片) 每4片组成16K×32位的存储区,有A13-A0作为片内地
所属分类:
专业指导
发布日期:2013-12-15
文件大小:30kb
提供者:
u013165815
计算机组成原理考研纲要
8.存储器的基本知识 (1)性能指标:存储容量、存取时间、存储周期、存储器带宽。 (2)存储介质主要为:半导体器件(内存)和磁性材料(外存) ①按存储介质分为磁表面存储器,半导体存储器,光存储器 (3)包括:主存储器、辅助存储器、高速缓冲存储器、控制存储器等。 (4)易失性RAM,非易失性ROM,FLASH(闪存) (5)多级存储体系结构:寄存器+高速缓冲存储器+主存储器+外存储器。即Cache+主存+辅存,以满足对存储系统的“容量大、速度快、成本低”要求 (6)ROM分为:ROM只读存储器、
所属分类:
讲义
发布日期:2018-07-17
文件大小:247kb
提供者:
destiny_forever
DRAM模块原理
DRAM 的英文全称是"Dynamic RAM",翻译成中文就是"动态随机存储器"。。DRAM 只能将数据保持很短的时间。为了保持数据,DRAM 必须隔一段时间刷新(refresh)一次。如果存储单元没有被刷新,数据就会丢失。 DRAM用于通常的数据存取。我们常说内存有多大,主要是指DRAM的容量。 所有的DRAM基本单位都是由一个晶体管和一个电容器组成。请看下图: 上图只是DRAM一个基本单位的结构示意图:电容器的状态决定了这个DRAM单位的逻辑状态是1还是0,但是电容的被
所属分类:
其它
发布日期:2020-11-12
文件大小:81kb
提供者:
weixin_38589150
DRAM的单元结构刷新
当DRAM的电容器存储了电荷时,对于FET来说,形成反偏置状态,必然会发生漏电流,图1中图示了这一点。因为在如图所示的方向上存在电流,因此DRAM单元的电容器将必然进行放电。所以,需要定期将单元的状态恢复为初始状态,这称为刷新操作。 图1 DRAM单元的漏电流 通过时间过程与单元电压的关系表示的刷新操作思路如图2所示。如果放置电容器则电容器极间电压将如图中虚线那样按指数函数下降,一旦超过阈值,则存储状态将发生反相。因此,在超越阈值之前,必须定期将存储状态恢复为原
所属分类:
其它
发布日期:2020-11-14
文件大小:82kb
提供者:
weixin_38624914
漏电流和寄生电容引起的DRAM故障识别
从20nm技术节点开始,漏电流一直都是动态随机存取存储器(DRAM)设计中引起器件故障的主要原因。即使底层器件未出现明显的结构异常,DRAM设计中漏电流造成的问题也会导致可靠性下降。漏电流已成为DRAM器件设计中至关重要的一个考虑因素。 图1. (a) DRAM存储单元;(b)单元晶体管中的栅诱导漏极泄漏电流 (GIDL);(c)位线接触 (BLC) 与存储节点接触 (SNC) 之间的电介质泄漏;(d) DRAM电容处的电介质泄漏。 DRAM存储单元(图1 (a))在电源关闭时会丢失已存储的
所属分类:
其它
发布日期:2021-01-20
文件大小:294kb
提供者:
weixin_38694566