您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. FPGA嵌入式项目开发三位一体实战精讲

  2. 《FPGA嵌入式项目开发三位一体实战精讲》以项目背景为依托,通过大量实例,深入浅出地介绍了FPGA嵌入式项目开发的方法与技巧。全书共分17章,第1~3章为开发基础知识,简要介绍了FPGA芯片、编程语言以及常用开发工具,引导读者技术入门;第4~17章为应用实例,通过14个实例,详细阐述了FPGA工业控制、多媒体应用、消费电子与网络通信领域的开发原理、流程思路和技巧。实例全部来自于工程实践,代表性和指导性强,读者通过学习后举一反三,设计水平将得到快速提高,完成从入门到精通的技术飞跃。 《FPGA嵌
  3. 所属分类:硬件开发

    • 发布日期:2015-02-11
    • 文件大小:49283072
    • 提供者:wing58fly
  1. Altera FPGA/CPLD设计 基础篇光盘资料

  2. 在介绍FPGA/CPLD概念的基础上,介绍了Altera主流FPGA/CPLD的结构与特点,并通过丰富的实例讲解Quartus II与ModelSim、Synplify Pro等常用EDA工具的开发流程。
  3. 所属分类:嵌入式

    • 发布日期:2015-07-15
    • 文件大小:11534336
    • 提供者:daisyzl
  1. FPAG开发完全攻略(上)

  2. 前言 2 第一章、为什么工程师要掌握FPGA开发知识? 5 第二章、FPGA基本知识与发展趋势 7 2.1 FPGA结构和工作原理 7 2.1.1 梦想成就伟业 7 2.1.2 FPGA结构 8 2.1.3 软核、硬核以及固核的概念 15 2.1.4 从可编程器件发展看FPGA未来趋势 15 第三章、FPGA主要供应商与产品 17 3.1.1 赛灵思主要产品介绍 17 第四章、FPGA开发基本流程 29 4.1 典型FPGA开发流程与注意事项 29 4.2 基于FPGA的SOC设计方法 32
  3. 所属分类:硬件开发

    • 发布日期:2015-10-10
    • 文件大小:6291456
    • 提供者:shanghaihdtv
  1. FPGA实现流水线结构的FFT处理器

  2. 针对高速实时信号处理的要求,介绍了用现场可编程逻辑阵列(n,GA)实现的一种流水线 结构的珊T处理器方案。该FFT处理器能够对信号进行实时频谱分析,最高工作频率达到75 MHz。通 过对采样数据进行加窗处理来减少了频谱泄漏产生的误差。为了提高FIi’I.工作频率和节省FPGA资 源。采用了由1 024点复数m计算2 048点实数肿的算法。此外还介绍了一种计算复数模值的近 似算法。
  3. 所属分类:硬件开发

    • 发布日期:2015-12-29
    • 文件大小:399360
    • 提供者:hwy694496504
  1. 《FPGA嵌入式应用系统开发典型实例》

  2. 本书是优秀的FPGA应用系统开发实践指导书,通过大量典型的实例形式详细的介绍了FPGA应用系统开发的流程、技巧和实例,主要包含的内容:FPGA应用原理、系统结构资源、FPGA系统基本逻辑单元、数字滤波器设计、全数字调制解调器设计、通用异步串口设计、直接序列扩频通信系统设计等。
  3. 所属分类:硬件开发

    • 发布日期:2016-07-27
    • 文件大小:12582912
    • 提供者:luofuwen296
  1. Xilinx FPGA应用进阶 通用IP核详解和设计开发

  2. 详细介绍了时钟资源、Block RAM、TEMAC、LVDS、DDR3接口等结构及应用。
  3. 所属分类:硬件开发

    • 发布日期:2017-03-16
    • 文件大小:60817408
    • 提供者:qianleikuihai
  1. 基于FPGA的双目立体视觉系统

  2. 基于现场可编程门阵列( FPGA)的双目立体视觉系统的设计方案,同时介绍了系统的硬件结构,并在讨论区域匹 配的快速算法的基础上,提出了基于FPGA的像素序列和并行窗口算法框架,用以实现零均值像素灰度差平方和 (ZSSD)的匹配算法。
  3. 所属分类:硬件开发

    • 发布日期:2008-11-28
    • 文件大小:393216
    • 提供者:hero2ljj
  1. Altera FPGA_CPLD设计 基础篇(1)

  2. 一本很好的FPGA设计书,这本基础编是介绍基本FPGA结构,对quartus 软件也详细介绍的。
  3. 所属分类:硬件开发

    • 发布日期:2008-12-06
    • 文件大小:11534336
    • 提供者:yangyutingcd
  1. Altera FPGA_CPLD设计 基础篇

  2. 一本很好的FPGA设计书,这本基础编是介绍基本FPGA结构,对quartus 软件也详细介绍的。
  3. 所属分类:硬件开发

    • 发布日期:2008-12-06
    • 文件大小:9437184
    • 提供者:fansihang
  1. FPGA内全数字延时锁相环的设计

  2. 现场可编程门阵YSJ(FPGA)的发展已经有二十多年,从最初的1200门发展到了 目前数百万门至上千万门的单片FPGA芯片。现在,FPGA已广泛地应用于通信、 消费类电子和车用电子类等领域,但国内市场基本上是国外品牌的天下。 在高密度FPGA中,芯片上时钟分布质量变的越来越重要,时钟延迟和时钟 偏差已成为影响系统性能的重要因素。目前,为了消除FPGA芯片内的时钟延迟, 减小时钟偏差,主要有利用延时锁相环(DLL)和锁相环(PLL)两种方法,而其 各自又分为数字设计和模拟设计。虽然用模拟的方法实
  3. 所属分类:硬件开发

    • 发布日期:2018-01-10
    • 文件大小:2097152
    • 提供者:drjiachen
  1. 基于FPGA的FIR抽取滤波器设计

  2. 用FPGA实现抽取滤波器比较复杂,主要是因为在FPGA中缺乏实现乘法运算的有效结构,现在,FPGA中集成了硬件乘法器,使FPGA在数字信号处理方面有了长足的进步。本文介绍了一种采用Xilinx公司的XC2V1000实现FIR抽取滤波器的设计方法。
  3. 所属分类:硬件开发

    • 发布日期:2009-03-07
    • 文件大小:31744
    • 提供者:shinco3006
  1. 基于FPGA的数字频谱分析仪的设计与研究.pdf

  2. 利用现场可编程门阵列( FP GA ) 可重构性, 设计了基于 F PGA 的一种数字频谱分析仪, 介绍了该频谱分析仪的硬件系统结构组成及工作原理, 并给出了基于该频谱分析仪的核心信号处理离散傅立叶变换 ( D FT ) 算法和 F PG A 实现. 该频谱分析仪结构灵活, 运行稳定可靠, 实验结果表明该数字频谱分析仪能满足 0-30 M Hz 频段范围内实时频谱分析应用的需要
  3. 所属分类:硬件开发

    • 发布日期:2018-04-15
    • 文件大小:493568
    • 提供者:qq_32387699
  1. SATA协议分析及其FPGA实现

  2. 本论文对协议进行了详细的分析,建立了SATA IP CORE的层次结构,将设 备端SATA IP CORE划分成应用层、传输层、链路层和物理层;介绍了实现该IP CORE所选择的开发工具、开发语言和所选用的芯片;在此基础上着重阐述协议 IP CORE的设计,并对各个部分的设计予以分别阐述,并编码实现;最后进行综 合和测试。
  3. 所属分类:硬件开发

    • 发布日期:2018-04-20
    • 文件大小:4194304
    • 提供者:qq_21539875
  1. Advanced FPGA Design Architecture, Implementation, and Optimization

  2. 本书介绍了高级FPGA设计结构,实现,及优化,如果您需要高级FPGA方面的知识,本书不失为一本好的参考书.
  3. 所属分类:嵌入式

    • 发布日期:2018-04-27
    • 文件大小:5242880
    • 提供者:u011070405
  1. FPGA常用术语

  2. FPGA开发术语,介绍FPGA学习中的常见名词,快速了解FPGA的基本结构,适合FPGA初学者
  3. 所属分类:硬件开发

    • 发布日期:2018-07-20
    • 文件大小:25600
    • 提供者:jiazhilin521
  1. FPGA并行编程-以HLS实现数字信号处理为例

  2. 本书将着重介绍高层次综合(HLS) 算法的使用并以此完成一些比较具体、细分的FPGA应用。我们的 目的是让读者认识到用HLS创造并优化硬件设计的好处。当然,FPGA的并行编程肯定是有别于在多核处理 器、GPU上实行的并行编程,但是一些最关键的概念是相似的,例如,设计者必须充分理解内存层级和带 宽、空间局部性与时间局部性、并行结构和计算与存储之间的取舍与平衡。
  3. 所属分类:C++

    • 发布日期:2018-11-09
    • 文件大小:20971520
    • 提供者:hujianhang2996
  1. 软硬FPGA软硬件协同设计 视频.txt

  2. 课程简介 该课程是FPGA在嵌入式系统领域的应用,以XILINX的MICROBLAZE 32位软核处理器为载体,介绍嵌入式系统中软件和硬件协同设计和协同调试的方法,诠释All Programmable在嵌入式系统设计中的重要意义。 分享到: 课程目录 课程讨论 第35讲:Vivado高级设计技术 5 634 第34讲:基于HLS实现矩阵相乘 5 603 第33讲:基于HLS实现时序逻辑 5 288 第32讲:在Vivado中看逻辑门的内部逻辑结构 5 857 第31讲:从组合逻辑、时序逻辑和矩
  3. 所属分类:专业指导

    • 发布日期:2019-05-25
    • 文件大小:114
    • 提供者:drjiachen
  1. FPGA学习之Cyclone器件资源结构知识介绍.docx

  2. FPGA学习之Cyclone器件资源结构知识介绍
  3. 所属分类:嵌入式

    • 发布日期:2020-04-24
    • 文件大小:1048576
    • 提供者:sinat_41653350
  1. 基于FPGA+单片机的波形发生器 DDS数字信号发生器.rar

  2. 本设计是信号发生器系统的设计和制作过程,介绍了一种基于直接频率合成(DDS)技术,利用FPGA+DAC的硬件平台,设计并实现了一种输出频率和幅度可调的信号发生器。该信号发生器通过单片机与FPGA进行通信,实现频率和幅度的控制。可生成正弦波,三角波,矩形波四种波形。设计结构简单,容易实现。波形的频率可以通过按键进行调节,并通过 LCD 显示当前波形种类和频率。并通过实际测试,验证了其性能特性符合设计需求。
  3. 所属分类:嵌入式

    • 发布日期:2020-04-16
    • 文件大小:1048576
    • 提供者:qq_36968380
  1. 用FPGA实现数字电视条件接收系统

  2. 本文介绍了条件接收系统的基本原理,并提出一种复接和条件接收相分离的实现方法。这种方法使条件接收系统不受复接的约束,实现起来比较灵活,便于调 试。并且这种结构不仅可以对单节目TS流加扰,也可以对多节目TS流进行加扰。采用空包替换,在TS层加入ECM条件包,容易实现加解扰的同步。在实现条 件接收的过程中,设计出安全性较高的加扰器成功应用于系统,实现了信息的加、解扰。
  3. 所属分类:其它

    • 发布日期:2020-03-04
    • 文件大小:1048576
    • 提供者:weixin_38635449
« 1 2 3 4 5 67 8 9 10 11 ... 32 »