您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基于FPGA的小型化实时CMOS成像处理系统

  2. 针对成像处理系统的实时性和小型化的问题,设计了一种基于Cyclone IV系列FPGA的CMOS数据采集处理系统,实现了图像的实时采集、处理和双通道输出;通过体系结构上的优化实现了系统的小型化设计。介绍了系统总体框架、硬件体系结构、FPGA功能模块以及图像预处理算法等。最后对系统进行了功能性实验,在满足双通道实时显示的情况下,可以实现图像增强等实时处理,表明该系统具有一定的实用价值。
  3. 所属分类:其它

    • 发布日期:2020-10-16
    • 文件大小:559104
    • 提供者:weixin_38737565
  1. 基于FPGA的极化码译码研究及实现

  2. 在二进制离散无记忆信道中极化码可以达到其信道极限容量,并且实现的复杂度较低,这在通信领域无疑是一个重大突破,因此在FPGA中实现极化码的译码有着非常重要的研究意义。首先介绍了SC(Successive Cancellation)译码算法,并将该算法的蝶形结构改进为线形结构从而提高了译码效率;接着对译码算法做了包括最小和译码、定点量化和资源共享的改进,以便于在硬件中更容易实现;最后在FPGA中实现了极化码的译码并给出了测试波形以及对不同编码块长度的综合资源进行了对比。实验结果表明,译码的最高频率可
  3. 所属分类:其它

    • 发布日期:2020-10-16
    • 文件大小:727040
    • 提供者:weixin_38529951
  1. 集成电路中的基于FPGA的视频传输流发送系统设计方案

  2. 1 引言     在目前的广播电视系统中ASI接口是使用非常广泛的一种接口形式,该接口随同SPI一起被欧洲电信标准化协会(ETSI)制订,以使不同厂家生产的MPEG2单元可以方便地进行互联。本设计方案以FPGA为核心器件,制作出了SPI-ASI接口转换器。这套方案成本较低,利用FPGA的可编程性,硬件的升级较容易。     2 系统结构和功能分析     2.1 DVB-ASI介绍     一般的Mpeg2编码器的输出和解码器的输入都是标准的并行11位信号,处理简单而且扩展性强,符合SP
  3. 所属分类:其它

    • 发布日期:2020-10-16
    • 文件大小:103424
    • 提供者:weixin_38717870
  1. 嵌入式系统/ARM技术中的ARM7与FPGA相结合的应用

  2. 工业控制中往往需要完成多通道故障检测及多通道命令控制(这种多任务设置非常普遍),单独的CPU芯片由于其外部控制接口数量有限而难以直接完成多路检控任务,故利用ARM芯片与FPGA相结合来扩展检控通道是一个非常好的选择。这里介绍用Atmel公司ARM7处理器(AT91FR40162)和ALTERA公司的低成本FPGA芯片(cyclone2)结合使用完成多通道检控任务的一种实现方法。     各部分功能简介     图1为此系统的结构连接框图。如图所示,ARM芯片与FPGA芯片之间通过数据总线、地
  3. 所属分类:其它

    • 发布日期:2020-10-15
    • 文件大小:144384
    • 提供者:weixin_38562392
  1. 一种SRAM型FPGA单粒子效应加固平台设计

  2. 针对大规模集成电路在空间环境的应用需求,介绍了目前国内外针对FPGA的抗辐射加固的研究现状,对空间辐射和单粒子效应进行了简单描述,分析了SRAM型FPGA的结构和故障特点,提出了一种基于高可靠单元针对Xilinx Kintex-7系列FPGA进行配置、监控、回读校验和刷新的单粒子翻转加固硬件平台设计。介绍了对Kintex-7系列FPGA进行防护的流程和故障注入测试系统的组成,该平台已经在某项目中得到应用并通过了功能测试和相关环境试验,为大规模集成电路在空间应用提供了设计参考。
  3. 所属分类:其它

    • 发布日期:2020-10-15
    • 文件大小:273408
    • 提供者:weixin_38625442
  1. 基于DSP+FPGA的红外图像小目标检测系统设计

  2. 基于DSP+FPGA的红外图像小目标检测系统设计,研究单帧红外图像小目标的检测问题。对传统基于数学形态学的Top-hat算子进行分析和实验,并利用一种最大类间方差方法确定分割阈值,进行图像分割和目标检测。在Matlab仿真中发现,这种方法能够在一定程度上提高单帧图像目标检测的成功率,并且在一定程度上能够适应不同环境的需要,在实际应用中具有一定的鲁棒性。同时描述一种基于DSP+FPGA的红外图像处理系统,该结构在一定程度上可满足实时性和灵活性的要求,具有很强的通用性和可扩展性。介绍了该系统的总体结
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:203776
    • 提供者:weixin_38657139
  1. 基于FPGA与DSP的雷达高速数据采集系统

  2. 激光雷达的发射波及回波信号经光电器件转换形成的电信号具有脉宽窄,幅度低,背景噪声大等特点,对其进行低速数据采集存在数据精度不高等问题。同时,A/D转换器与数字信号处理器直接连接会导致数据传输不及时,影响系统可靠性、实时性。针对激光雷达回拨信号,提出基于FPGA与DSP的高速数据采集系统,利用FPGA内部的异步FIFO和DCM实现A/D转换器与DSP的高速外部存储接口(EMIF)之间的数据传输。介绍了ADC外围电路、工作时序以及DSP的EMIF的设置参数,并对异步FIFO数据读写进行仿真,结合硬件
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:190464
    • 提供者:weixin_38713099
  1. 基于FPGA+DSP的雷达高速数据采集系统的实现

  2. 激光雷达的发射波及回波信号经光电器件转换形成的电信号具有脉宽窄,幅度低,背景噪声大等特点,对其进行低速数据采集存在数据精度不高等问题。同时,A/D转换器与数字信号处理器直接连接会导致数据传输不及时,影响系统可靠性、实时性。针对激光雷达回拨信号,提出基于FPGA与DSP的高速数据采集系统,利用FPGA内部的异步FIFO和DCM实现A/D转换器与DSP的高速外部存储接口(EMIF)之间的数据传输。介绍了ADC外围电路、工作时序以及DSP的EMIF的设置参数,并对异步FIFO数据读写进行仿真,结合硬件
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:277504
    • 提供者:weixin_38592643
  1. 反射式全景视频实时平面显示技术的FPGA实现

  2. 介绍了反射式全景图像展开原理,分析了图像产生锯齿失真和阶梯化现象的原因,提出了解决问题的算法,并设计了FPGA实现的系统硬件结构。
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:325632
    • 提供者:weixin_38696339
  1. 嵌入式系统/ARM技术中的一种基于MPC8260和FPGA的DMA接口设计与实现

  2. 摘要 以MPC8260通信处理器为硬件平台,结合中断处理和IDMA传输机制设计一种最高传输速率可达500 Mbps的数据传输接口。本文详细介绍了接口的硬件电路和软件流程,以及MPC8260的DMA控制器、DMA通道初始化和中断处理过程。   引言   在基于软件无线电的某无线通信信号侦收平台的设计中,天线接收到的信号经过变频器处理和A/D变换之后,经过高速通道把采集的信号送入主控板进行数据分发处理。系统的结构框图如图1所示。   图1 主控板的系统结构框图   主控板的硬件核心是嵌入
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:199680
    • 提供者:weixin_38626192
  1. 一种基于FPGA的接口电路设计

  2. 在简要介绍了PC/AT键码、旋转开关和EPM7128结构特点的基础上,介绍了利用FPGA实现旋转开关信号到PC/AT键码转换的设计方法。
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:131072
    • 提供者:weixin_38741996
  1. 基于FPGA的PCIE总线扩展卡的设计

  2. PCIE(PCIexpress)是用来互联诸如计算机和通信平台应用中外围设备的第三代高性能I/0总线。PCIE体系结构继承了第二代总线体系结构最有用的特点,采用与PCI相同的使用模型和读/写通信模型,支持各种常见的事务。其存储器、I/0和配置地址空间与PCI的地址空间相同。由于地址空间模型没有变化,所以现有的OS和驱动软件无需进行修改就可以在PCIE系统上运行。PCIE是串行协议,与原有的PCI并行总线相比,它没有大量的数据和控制线,对于硬件电路设计者来说,省去了很多硬件设计工作。PCIE的传输
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:419840
    • 提供者:weixin_38688352
  1. 基于FPGA的自动售货机主控制系统及实现方案

  2. 引言     随着科技的发展及人们生活水平的提高,自动售货机已经逐渐走进了我们的生活。在学校的楼道旁,公园的一脚等都有自动售货机的身影。自动售货机市场的发展呈现出多元化及个性化的需求。传统的自动售货机控制系统采用单片机作为控制核心,不仅需要在输入输出接口上做大量的工作,而且系统的抗干扰性也比较差。本文详细介绍了一种用FPGA实现的自动售货机主控制系统的硬件设计和软件设计,并进行了软件仿真和硬件设计实验,实验表明该控制系统是可行的。   1 自动售货机系统总体结构   自动售货机作为一种完全独立的
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:229376
    • 提供者:weixin_38712578
  1. 短帧Turbo译码器的FPGA实现

  2. Turbo码虽然具有优异的译码性能,但是由于其译码复杂度高,译码延时大等问题,严重制约了Turbo码在高速通信系统中的应用。因此,如何设计一个简单有效的译码器是目前Turbo码实用化研究的重点。本文主要介绍了短帧Turbo译码器的FPGA实现,并对相关参数和译码结构进行了描述。1几种译码算法比较Turbo码常见的几种译码算法中,MAP算法[1][3]具有最优的译码性能。但因其运算过程中有较多的乘法和指数运算,硬件实现很困难。简化的MAP译码算法是LOG-MAP算法和MAX-LOG-MAP算法,它
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:265216
    • 提供者:weixin_38616330
  1. 基于FPGA与DDR2 SDRAM的大容量异步FIFO缓存设计

  2. 为了满足高速实时数据采集系统对所采集海量数据进行缓存的要求,通过研究FIFO的基本工作原理,利用FPGA和DDR2 SDRAM设计了一种高速大容量异步FIFO。使用Xilinx提供的存储器接口生成器(MIG)实现FPGA与DDR2的存储器接口,并结合片上FIFO和相应的控制模块完成FIFO的基本框架结构。详细介绍了各个组成模块的功能和原理,并设计了专门的测试模块。
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:249856
    • 提供者:weixin_38750761
  1. 基于0.13微米CMOS工艺下平台式FPGA中可重构RAM模块的一种设计方法

  2. 本文介绍了基于0.13微米CMOS工艺下平台式FPGA中可重构RAM模块的一种设计方法。该RAM模块是一个16Kb的高速低功耗可重构模块,通过不同的配置信息,可以实现多种功能。重点介绍了一种用于可重构静态存储器的全新的存储器单元电路结构以及实现该静态存储器各种重构功能的电路结构。仿真结果表明我们设计的该存储器模块能够很好的实现各种重构功能,而且速度高,功耗较低。
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:156672
    • 提供者:weixin_38514660
  1. 基于FPGA软核的高速数据采集系统设计

  2. 为解决不同性能指标数据采集系统开发时间较长的问题,提出了一种将FPGA软核技术应用于高速数据采集系统设计的方法。系统以Xilinx公司的FPGA为例设计软核,使用VHDL语言对软核进行模块化设计。介绍了数据采集系统的硬件电路、USB固件程序、USB驱动程序以及LabVIEW上位机的设计。该数据采集系统结构可移植性强,有利于缩短同类型系统设计研发周期。
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:356352
    • 提供者:weixin_38662213
  1. 显示/光电技术中的基于FPGA的大屏幕全彩LED扫描控制器设计

  2. 摘 要: 介绍了一种以FPGA 可编程逻辑器件为设计平台的、采用大屏幕全彩LED 显示屏进行全彩灰度图像显示的扫描控制器实现方案。经过对“19 场扫描”理论灰度实现原理的分析,针对采用该方法实现的全彩LED 显示屏刷新频率受串行移位时钟限制的缺点,提出了一种新式的实现高阶灰度显示的逐位点亮控制方法,在进行FPGA 电路设计中采用单独的计数器来控制屏幕的刷新频率,使全彩LED 显示屏的设计在L ED 的发光效率和刷新率之间的调整更加灵活。最后,根据大屏幕全彩LED 显示屏的设计要求,结合本文讨论的
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:244736
    • 提供者:weixin_38692836
  1. 基于FPGA二次群分接器的实现

  2. 本文对二次群的分接处理,提出了一种基于FPGA的方案,介绍了二次群的帧结构,给出了帧头捕获、帧丢失告警、负码速调整等VHDL语言的关键程序。在QUARTUSII软件中编译完成,资源仅占用三十多个LE,给二次群设备的设计提供了一种参考,具有很高的应用价值。
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:240640
    • 提供者:weixin_38663167
  1. DSP中的基于EDMA的FPGA与DSP图像传输的设计与实现

  2. 摘要 设计了在FPGA与DSP之间进行图像数据传输的硬件结构,介绍了EDMA的工作原理、传输参数配置和EDMA的传输流程。在开发的实验平台上实现了这一传输过程。借助TI公司的DSP调试平台CCS把接收到的图像数据恢复成图像,验证了传输过程的正确性和稳定性。   数字信号处理器(DSP)是采用数字计算方法对信号进行处理的专用芯片。由于其性能稳定,可大规模集成,编程性高和易实现等优点,被广泛应用。其中,以图像处理与DSP技术结合较为普遍,因为图像所包含的信息数据量大,而DSP的处理速度快,易于实现
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:244736
    • 提供者:weixin_38665629
« 1 2 ... 4 5 6 7 8 910 11 12 13 14 ... 32 »