您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基于FPGA的MIPS 架构的CPU设计

  2. 设计了一个基于MIPS架构的基本CPU,并能下载到FPGA上。利用所设计的CPU能够执行相应的程序,并能返回正确结果。可以通过在指令中添加空指令的方式来避免指令在流水执行中的数据冲突问题。
  3. 所属分类:硬件开发

    • 发布日期:2014-12-05
    • 文件大小:1048576
    • 提供者:zbtrik
  1. 光纤通信实验指导书

  2. 目 录 I 第1章 光纤通信系统实验平台概述 1 1.1功能模块组成 1 1.2 模块介绍及测试点说明手册 3 1.3 光功率计和误码仪的使用说明 10 1.4 实验系统注意事项 12 第2章 光器件认知实验(选做) 13 实验一 光纤与光缆 13 实验二 光纤损耗特性测量 20 实验三 光纤活动连接器 23 实验四 光耦合器件 27 实验五 光隔离器和光环行器 34 实验六 光衰减器 37 实验七 光开关 40 实验八 激光器与光检测器 43 第3章 光发射机与光接收机实验 48 实验九 光
  3. 所属分类:讲义

  1. FPGA开发全攻略—基础篇

  2. 第一章、为什么工程师要掌握FPGA开发知识? 5 第二章、FPGA基本知识与发展趋势 7 2.1 FPGA结构和工作原理 7 2.1.1 梦想成就伟业 7 2.1.2 FPGA结构 8 2.1.3 软核、硬核以及固核的概念 15 2.1.4 从可编程器件发展看FPGA未来趋势 15 第三章、FPGA主要供应商与产品 17 3.1.1 赛灵思主要产品介绍 17 第四章、FPGA开发基本流程 29 4.1 典型FPGA开发流程与注意事项 29 4.2 基于FPGA的SOC设计方法 32 基于FPG
  3. 所属分类:硬件开发

    • 发布日期:2018-02-01
    • 文件大小:4194304
    • 提供者:lix3972
  1. 基于DSP+FPGA的高清图像跟踪系统研制.pdf

  2. 目标识别与跟踪技术是目前图像处理研究的重点方向,在军事和民用领域中 具有广泛的应用价值,如精确制导武器、导弹飞机预警等军事领域,如交通管理、 刑事侦查等民用领域。其中,如何在复杂的背景中,提取、识别与跟踪特定目标 更是急需解决的问题。本文介绍了国内外图像跟踪系统的研究现状与发展趋势、 图像跟踪系统的基本组成与工作原理、详细功能和性能要求,设计了基于 DSP+FPGA的图像跟踪系统并进行了实验验证,主要工作包括: 1)本文设计的图像跟踪系统主要由图像跟踪电路、通讯控制电路和视频接口
  3. 所属分类:硬件开发

    • 发布日期:2020-01-27
    • 文件大小:7340032
    • 提供者:drjiachen
  1. 旁路电容的深度探讨.pdf

  2. 旁路电容的深度探讨pdf,旁路电容对于测试电路影响acka〔e valve ESL fc 图3:旁路电容的阻抗。 David:我们在实验室中所发现的问题在于,各和封装均是关似的。我们所采用的大多数陶瓷电容均为面积 是0805或0603的电容。我测试发现,把06030.1uF电容挨着0603100pF电容安装,效果上不如仅仅采 用两个06030.1pF的电容。 Tamara:那是完全有可能。我猜测,你所处的频率范围就是06030.1F电容被最优化的频率范围。 0,1F 0b3 loOp d603
  3. 所属分类:其它

    • 发布日期:2019-09-13
    • 文件大小:1048576
    • 提供者:weixin_38744375
  1. 基于直流变频技术的压缩机驱动系统的研究.pdf

  2. 基于直流变频技术的压缩机驱动系统的研究pdf,基于直流变频技术的压缩机驱动系统的研究密封技木两 www.mfw365.com 首家密封技行业门户网站 explained in the concrete Moreover, according to characteristic of the motor' s structure, the old Three-step Starting Technology" has been improved. What is more Important, a
  3. 所属分类:其它

    • 发布日期:2019-09-13
    • 文件大小:15728640
    • 提供者:weixin_38744153
  1. RocketIO的高速串行通道设计与验证

  2. 绍Xilinx公司的Virtex4 FX系列FPGA中用于解决高速串行互连问题的Rocket IO模块的基本工作原理,并通过开发板验证了该模块在高速数据传输中的可靠性。
  3. 所属分类:其它

    • 发布日期:2020-07-23
    • 文件大小:100352
    • 提供者:weixin_38543950
  1. 基于FPGA实现FIR滤波器的研究

  2. 针对在FPGA中实现FIR滤波器的关键--乘法运算的高效实现进行了研究,给了了将乘法化为查表的DA算法,并采用这一算法设计了FIR滤波器。 数字滤波器是语音与图像处理、模式识别、雷达信号处理、频谱分析等应用中的一种基本的处理部件,它能满足波器对幅度和相位特性的严格要求,避免模拟乙波器所无法克服的电压漂移、温度漂移和噪声等问题。
  3. 所属分类:其它

    • 发布日期:2020-08-10
    • 文件大小:185344
    • 提供者:weixin_38516190
  1. 基于FPGA的F-RAM防掉电设计

  2. 本文介绍了F-RAM的基本读写时序,并着重说明了基于FPGA实现防掉电的设计思路。设计利用数据帧头信息作为标志位,简化了逻辑复杂度。该方法已应用于相关项目中,为实验数据记录分析及查找问题提供了方便。
  3. 所属分类:其它

    • 发布日期:2020-08-28
    • 文件大小:349184
    • 提供者:weixin_38740848
  1. 基于FPGA的C/S模式网络硬盘设计与实现

  2. 针对目前多数B/S(Browser/Server,浏览器/服务器)模式网络硬盘存在的安全性问题以及文件格式和文件大小受限等问题,提出并实现了一种基于FPGA的C/S(Client/Server,客户端/服务器)模式网络硬盘,分别在用户层、内核层对NFS(Network File System,网络文件系统)服务器、FAT32文件系统进行了设计及改进,并在硬件层设计了硬盘控制器IP核及其所需的驱动程序,最后通过Petalinux操作系统移植到Microblaze中,利用软硬件协同设计的方式在XUP
  3. 所属分类:其它

    • 发布日期:2020-10-17
    • 文件大小:403456
    • 提供者:weixin_38730767
  1. 基于FPGA的ITU-656标准视频解码及存储系统设计

  2. 本文主要从视频图像采集系统出发,针对基于FPGA视频采集系统中需要实时显示和高效存储视频数据的问题,设计了视频解码和SDRAM存储模块。在整个系统中使用CCD摄像头将采集到的模拟信号经解码芯片ADV7181B解码后,转换为数字信号,并使用乒乓存储方法存储在SDRAM中,以方便提供给后期其他操作。在分析了视频解码及SDRAM的基本原理和主要参数的基础上,利用Verilog语言实现了将有效视频数据分离出来并串行输出,同时也将图像分辨率调整为符合VGA显示的像素大小。另一方面通过乒乓缓存也保证了实时性
  3. 所属分类:其它

    • 发布日期:2020-10-16
    • 文件大小:678912
    • 提供者:weixin_38653691
  1. 基于MCU+FPGA的RFID读写器设计

  2. RFID技术在生产、零售、物流和交通等行业有着广阔的应用前景。为解决后勤物资在请领、运输、分发等环节中的可视化动态监控问题,在军事物流领域广泛使用RFID技术,其基本用法是在仓库、码头、车站、重要交通路口安装布设射频读写器网络节点,当装有射频标签的军事物资通过时,相关的物资信息、运输信息和安全信息被自动采集并上传,实现了后勤物资保障供应链的可视化监控。
  3. 所属分类:其它

    • 发布日期:2020-10-24
    • 文件大小:151552
    • 提供者:weixin_38628830
  1. 基于FPGA的光电抗干扰电路设计方案

  2. 光电靶的基本原理是:当光幕内的光通量发生足够大的变化时,光电传感器会响应这种变化而产生电信号。这就是说,一些非弹丸物体在穿过光幕时也会使得光幕内光通量发生变化以至光电传感器产生电信号。从原理上,这种现象并非异常,而对测试来讲则属于干扰。在具体靶场测试中,当干扰严重时会导致测试根本无法进行。因此,如何排除干扰,保证系统的正常运行,是一个必须解决的问题。
  3. 所属分类:其它

    • 发布日期:2020-10-24
    • 文件大小:168960
    • 提供者:weixin_38680247
  1. 基于BUFGMUX与DCM的FPGA时钟电路设计

  2. 基于BUFGMUX与DCM的FPGA时钟电路设计 宋威,方穗明 在当前的数字集成电路设计中,同步电路占了绝大部分。所谓同步电路,即电路中的所有寄存器由为数不多的几个全局时钟驱动,被相同时钟信号驱动的寄存器共同组成一个时钟域,并可认为同时时钟域内所有寄存器的时钟沿同时到达。 然而,在实际电路中,同时钟域内寄存器时钟沿的到达时间存在偏差,即时钟偏差。通过合理的时钟设计,可以减少这种时钟偏差,使其相对时钟周期可以忽略不计,从而达到同步的效果。 1 ASIC的时钟电路 在ASIC的电路设
  3. 所属分类:其它

    • 发布日期:2020-12-09
    • 文件大小:93184
    • 提供者:weixin_38677472
  1. FPGA——pll锁相环配置及调用(基础篇)

  2. IP(Intellectual Property)即知识产权。美国 Dataquest 咨询公司将半导体产业的 IP 定 义为“用于 ASIC 或 FPGA 中的预先设计好的电路功能模块”。简而言之,这里的 IP 即电 路功能模块。 IP 核在数字电路中常用于比较复杂的功能模块(如 FIFO、 RAM、 FIR 滤波 器、 SDRAM 控制器、 PCIE 接口等)设计成参数可修改的模块,让其他用户可以直接调用 这些模块。随着设计规模增大,复杂度提高,使用 IP 核可以提高开发效率,减少设计和调
  3. 所属分类:深度学习

    • 发布日期:2021-03-22
    • 文件大小:5242880
    • 提供者:weixin_42488121
  1. 基于可编程逻辑门器件的高速脉冲位置调制通信系统设计

  2. 设计了一种用于地面至卫星上行通信链路的高速光通信系统,系统采用可编程逻辑门器件(FPGA)作为主控单元,脉冲位置调制(PPM)作为基本调制方式,针对PPM通信中的帧同步问题,设计了特别的帧头帧尾结构保证信息同步。另外接收端对PPM信号同步解调时的时隙同步采用了四个相位时钟同步提取的方法,有效地降低了FPGA的工作频率,简化了系统设计。PPM编码采用格雷码映射,有效地降低了误比特率。系统最终实现了20 Mbit/s的通信速率,实际测试误码率(BER)为8.9×10-9。该系统为后续星地间图像数据信
  3. 所属分类:其它

    • 发布日期:2021-02-05
    • 文件大小:4194304
    • 提供者:weixin_38697979
  1. 基于FPGA实现FIR滤波器的研究

  2. 摘 要:针对在FPGA中实现FIR滤波器的关键——乘法运算的高效实现进行了研究,给出了将乘法化为查表的DA算法,并采用这一算法设计了FIR滤波器。通过FPGA仿真验证,证明了这一方法是可行和高效的,其实现的滤波器的性能优于用DSP和传统方法实现的FIR滤波器。最后介绍了整数的CSD表示和还处于研究阶段的根据FPGA实现的要求改进的最优表示。  关键词:FPGADAFIR滤波器CSD  数字滤波器是语音与图像处理、模式识别、雷达信号处理、频谱分析等应用中的一种基本的处理部件,它能满足滤波器对幅度和
  3. 所属分类:其它

    • 发布日期:2021-02-03
    • 文件大小:314368
    • 提供者:weixin_38559727
  1. 高速成形滤波器的研究与实现

  2. 在现代通信传输系统中,数字信号传输信道的带限和非线性两大特性对发送信号的频谱也提出了较高要求,基带成形滤波器发挥着越来越重要作用。本文阐述了成形滤波的基本原理,采用多相结构设计FIR成型滤波器并采用FPGA实现,运用Matlab、 modelsim 和Quartus II建模与仿真软件对该方案进行了开发、仿真和验证,解决了实际高速处理数据的硬件限制问题。
  3. 所属分类:其它

    • 发布日期:2021-01-31
    • 文件大小:542720
    • 提供者:weixin_38685831
  1. 基于FPGA的PCB测试机硬件电路设计

  2. 摘要:为了提高PCB 测试机的测试速度,简化电路板的设计,提高系统的可重构性和测试算法移植的方便性,提出了一种基于FPGA的PCB测试机的硬件控制系统设计方案。 设计中选用Altera公司的现场可编程门阵列(FPGA)EP1K50,利用EDA设计工具Synplify、Modelsim、QuartusⅡ以及Verilog硬件描述语言,完成了控制系统的硬件设计及调试,解决了由常规电路难以实现的问题。    关键词:PCB 测试;可重构FPGA ;PC104 总线;Verilog 引言        
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:92160
    • 提供者:weixin_38732252
  1. 在FPGA中基于信元的FIFO设计方法

  2. 设计工程师通常在FPGA上实现FIFO(先进先出寄存器)的时候,都会使用由芯片提供商所提供的FIFO。但是,由于其通用性使得其针对性变差,某些情况下会变得不方便或者将增加硬件成本。此时,需要进行自行FIFO设计。本文提供了一种基于信元的FIFO设计方法以供设计者在适当的时候选用。这种方法也适合于不定长包的处理。   FIFO在数字通讯芯片领域中有两个主要的作用,缓冲数据和隔离时钟。对于FIFO的设计,关键的问题是如何实现RAM的读写双方的信息交换。一般情况下,设计者都直接调用
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:91136
    • 提供者:weixin_38596879
« 1 2 3 45 6 »