您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 通信与网络中的移动WiMAX—WiBro技术剖析

  2. 无线宽带接入(WiBro)专为高速无线宽带用户定制,被人们视作移动WiMAX。WiBro商用服务针对大容量数据的发送与接收,利用新型的网络技术,在时速60km的移动环境中,以1Mbps的高速无线接入进行传输,使用户在移动环境中享用宽带服务。   1、引言   WiBro,Wireless Broadband Access service。无线宽带接入,是韩国自定的标准,由韩国电子通信协会和三星电子共同发起的高速便携式互联网(HPI)项目发展而来。WiBro是一个服务品牌,采用WiMAX技术,
  3. 所属分类:其它

    • 发布日期:2020-11-30
    • 文件大小:91136
    • 提供者:weixin_38565003
  1. TI 54xxDSP与51单片机的接口技术

  2. 摘要:TI的54xxDSP是一种定点DSP系列芯片,产生应用于各种信号处理系统,特别是语音信号处理系统。在这些系统中,通常由两部分组成。一部分为DSP子系统,这是整个系统的核心,主要完成采样、数字信号处理以及输出等功能;另一部分为单片机子系统,进行交互界面的控制,如键盘和显示。两个子系统不是各自孤立的,需要进行必要的数据交换。本文主要讨论DSP和51单片机之间通过HPI接口进行连接的设计方法,给出硬件连接以及软件编程方法。     关键词:DSP HPI 单片机 TMS320C54xx是T
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:155648
    • 提供者:weixin_38616359
  1. 一种在线烧写Flash的方法研究与实现

  2. 摘 要:本文介绍了一种基于VXI总线,共享存储器的Flash ROM在线烧写方法,阐述了系统的功能,并给出了系统的硬件组成和软件设计。关键词:DSP;Flash存储器;共享存储器 引言向Flash ROM中在线加载应用程序的常用方法是在硬件资源中设计并口。利用DSP的主机接口(HPI),将大量的程序代码分时间段从主机传递到DSP中,再由DSP对Flash ROM进行在线重写入。但是,在硬件资源设计有限,没有预留并口或者HPI时,向Flash中在线加载程序代码会比较困难。针对此问题,我们提
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:74752
    • 提供者:weixin_38660058
  1. EDA/PLD中的用CPLD实现DSP与PLX9054之间的连接

  2. 摘要:介绍了利用CPLD实现DSP芯片TMS320C6711b和PCI桥芯片PLX9054之间高速数据传输的系统设计方法,并给出了相应的系统设计原理图,同时对该系统的性能进行了分析。 关键词:PCI总线;TMS320C6711b;HPI(host port interface);局部总线;PLX9054CPLD是一种复杂的用户可编程逻辑器件。它以操作灵活,开发迅速,投资风险低,可多次编程擦写和在系统可编程(In System programmability)等特点而成为一种可优化硬件电路
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:90112
    • 提供者:weixin_38628920
  1. 单片机与DSP中的基于DSP的自动指纹识别系统

  2. 摘要:文章介绍了一种基于TI公司的TMS320VC5402来构造指纹识别系统的方法。详细论述了系统的各个组成部分以及指纹识别算法的实现流程,结合VC5402的指令集和自身结构特点,讨论了如何高效的设计应用程序的方法。文章对如何将DSP的主机接口(HPI)改造成通用输入输出口(GPIO)、将多通道缓冲串行口(McBSP)设置成SPI接口进行了详细的说明,对数据图像处理需要较大空间而DSP可寻址的数据空间又过小的矛盾,提出了切实可行的解决办法。 关键词:指纹识别;DSP;混合语言编程指纹识别技
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:114688
    • 提供者:weixin_38651812
  1. 单片机与DSP中的利用Flash实现DSP对多个程序有选择的加载

  2. 摘要:主要介绍一种利用Flash存储器实现双DSP系统对多份用户代码有选择的上电加载的方法。其中,重点介绍M29W800AB Flash的使用和编程方法,TMS320VC54X DSP的上电自动引导过程,以及HPI模式和并行模式加载用户代码的方法。 关键词:Flash存储器 DSP 主机接口 Bootloader 引导表引 言  在TMS320C54X系列DSP系统的开发中,由于DSP片内只有ROM和RAM存储器,如要将用户代码写入ROM中,必须要由DSP芯片厂家来完成;但这样做用户就不能
  3. 所属分类:其它

    • 发布日期:2020-12-09
    • 文件大小:95232
    • 提供者:weixin_38742421
  1. 单片机与DSP中的基于BiFIFO的多DSP高速互连系统设计

  2. 摘 要:在由TMS320C6701组成的多DSP并行信号处理系统中,DSP片间的互连性能成为系统性能的关键指标。本文从硬件和软件两个方面讨论了基于BiFIFO的DSP间高速互连的设计方案。引言在一些应用中需要利用多DSP进行阵列运算。而在多DSP系统中,DSP间的数据交换能力已经成为系统性能的瓶颈。在由TMS320C6701组成的多DSP系统中,DSP互连方案主要有:通过BiFIFO(双向先进先出存储器)直接互连;通过DSP的HPI接口互连;通过DSP的McBSP接口互连。本文设计的高速并
  3. 所属分类:其它

    • 发布日期:2020-12-09
    • 文件大小:65536
    • 提供者:weixin_38656462
  1. 通信与网络中的语音分组处理器在IP语音网关中的应用

  2. 引  言   AudioCodes公司的语音分组处理器AC4830xC-C(简称AC483)是一个单芯片系统。它提供可配置的、低比特率的语音压缩和传真/数据中继功能;可以提供高达四个独立的语音、传真/数据通道;广泛应用于1P语音网关等语音接入设备中。在研制的IP语音网关中,AC483通过PCM接口接收来自PCM编解码器数字化的语音输入,然后把64 kb/s的语音信号压缩成低比特率的语音分组,通过HPI接口交给主处理器MPC852T处理;主处理器MPC852T通过HPI接口把语音分组交给AC4
  3. 所属分类:其它

    • 发布日期:2020-12-08
    • 文件大小:315392
    • 提供者:weixin_38630853
  1. 单片机与DSP中的嵌入式Linux下ARM处理器与DSP的数据通信

  2. 摘要:本文通过一个开发实例详细说明如何通过DSP的HPI接口与运行Linux操作系统的ARM架构处理器进行数据通信。给出接口部分的实际电路和ARM-Linux下驱动程序的开发过程。     关键词:设备驱动程序 嵌入式Linux HPI ARM DSP 1 引言 基于ARM核心处理器的嵌入式系统以其自身资源丰富、功耗低、价格低廉、支持厂商众多的缘故,越来越多地应用在各种需要复杂控制和通信功能的嵌入式系统中。 内核源码开放的Linux与ARM体系处理器相结合,可以发挥Linux系统支持各种
  3. 所属分类:其它

    • 发布日期:2020-12-13
    • 文件大小:108544
    • 提供者:weixin_38653296
  1. 单片机与DSP中的外挂Flash的TMS320VC5409引导装载设计

  2. TI的5000系列DSP提供多种引导装载模式,主要包括HPI引导装载、串行EEPROM引导装载、并行引导装载、串行口引导转载、I/O口引导装载等,其中使用Flash的并行引导装载是最常用的一种,使用该种方法可以尽快地开发出样机,是加快开发进度的首选。以下将详细介绍并行引导装载的过程,其它引导过程可参考TI公司有关Bootloader的技术资料。1 Bootloader分析     TI公司的DSP芯片出厂时,在片内ROM中固化有引导装载程序Bootloader,其主要功能就是将外部的程序装载到片
  3. 所属分类:其它

    • 发布日期:2020-12-13
    • 文件大小:168960
    • 提供者:weixin_38507208
  1. 单片机与DSP中的TMS320VC5402和PC机的UART研究与设计

  2. 1  引言      TMS320VC5402以其低成本、低功耗、资源多的特点在通信、控制领域得到了广泛的应用。片上集成了最大192kB存储空间(64kB RAM、64kB ROM、64kB I/O),具有时分多路串口TMD,2个缓冲串口BSP、8位并行主机接口HPI、可编程等待状态发生器等,完全可以满足数据处理及控制要求。基于 5402构建的应用系统中必不可少的是各种数据通信接口的设计。与并口相比,串行接口的特点是减少器件引脚数目,节省了硬件系统的体积,降低了接口设计的复杂性。实际应用中,各系
  3. 所属分类:其它

    • 发布日期:2020-12-13
    • 文件大小:201728
    • 提供者:weixin_38690407
  1. 单片机与DSP中的基于MCU与DSP的双机压电捷联惯导系统

  2. 摘要  以压电陀螺及压电加速计作为惯性器件的惯性导航/制导系统,具有成本低、质量轻、抗冲击、可靠性高等优点.是惯性导航一直研究的解决方案。文章介绍基于TI公司TMS320C5410实现的压电捷联惯导系统的平台.论述系统的硬件与系统组成和设计,详细说明DSP系统中。HPI接口、串口发送数据以及程序加载自举等的使用与实现方法。 引 言      近年来,广大科研工作者研究了各种减小压电捷联惯导系统的误差方法,使压电惯性器件的精度得到了极大的提高[1].本文介绍了一种实用的基于DsP实现的压电捷联惯
  3. 所属分类:其它

    • 发布日期:2020-12-13
    • 文件大小:437248
    • 提供者:weixin_38642636
  1. 单片机与DSP中的基于51主控的lP电话设计

  2. 摘要  介绍一种基于51单片机作为主控IP电话的系统设计。系统具有开发周期短,成本低等特点;主要采用Audiocodes的AC48801语音包处理器和MicrochiD的ENC28J60以太网控制器。AC48801支持厂家提供的多种语音编码嚣,不用另外进行算法开发,提供HPI接口,用一般的51单片机即可对其进行控制。ENC28J60内置10 Mbps以太网物理层器件厦媒介接入控制器,提供SPI接口与主控制芯片相连。关键词 IP电话 DSP G.729 AC48801 ENC28J60 引 言  
  3. 所属分类:其它

    • 发布日期:2020-12-13
    • 文件大小:99328
    • 提供者:weixin_38707240
  1. 嵌入式系统/ARM技术中的用虚拟I2C总线技术实现SAA7111的初始化

  2. 用虚拟I2C总线技术实现SAA7111的初始化 [日期:2005-5-31] 来源:国外电子元器件  作者:张克满 何格夫 [字体:大 中 小]       摘要:介绍了虚拟I2C总线技术的特点,描述了用单片机(C51)的普通I/O口以及对DSP(TMS320VC5402)的McBSP口和HPI-8口模拟I2C总线接口的设计方案,最后给出了对SAA7111进行初始化的方法。     关键词:虚拟I2C总线技术;SAA7111;DSP;I2C总线 SAA7111是Phil
  3. 所属分类:其它

    • 发布日期:2020-12-13
    • 文件大小:90112
    • 提供者:weixin_38548394
  1. 模拟技术中的利用16位DAC实现20位分辨率的设计

  2. 引言   随着DSP芯片处理数据能力的提高,数字信号处理系统的精度要求也越来越高。考虑到系统要求的是相对精度,而非绝对精度。为了获得最佳相对精度,本文提出一种创新的解决方案,即在精密DAC后端使用可编程增益放大器(PGA)。 系统框架结构   该系统主要包括以下几个部分:DSP、DAC、DAC后端低通滤波电路以及两个数字可编程运放PGA205,如图1所示。系统中DSP采用了TI公司的TMS320VC5402,它有一组程序总线和三组数据总线,高度并行性的算术逻辑单元ALU、专用硬件逻辑片内
  3. 所属分类:其它

    • 发布日期:2020-12-13
    • 文件大小:77824
    • 提供者:weixin_38534683
  1. 单片机与DSP中的DSP与单片机通信的多种方案设计

  2. 将DSP和单片机构成双CPU处理器平台,可以充分利用DSP对大容量数据和复杂算法的处理能力,以及单片机接口的控制能力。而DSP与单片机之间快速正确的通信是构建双CPU处理器的关键问题。下面就此问题分别设计串行SCI、SPI和并行HPI三种连接方式。 1 串行通信设计与实现 1 1 SCI串行通信设计 1.1.1 多通道缓冲串行口McBSP原理   TMS320VC5402(简称VC5402)提供了2个支持高速、全双工、带缓冲、多种数据格式等优点的多通道缓冲串行口McBSP。MCE
  3. 所属分类:其它

    • 发布日期:2020-12-13
    • 文件大小:308224
    • 提供者:weixin_38627104
  1. ARM CPU S3C44B0X与C54X DSP的接口设计

  2. 摘要:以SAMSUNG公司的ARM SOC芯片S3C44B0X和TI公司的TMS320C5416 DSP为例,讲述了ARM与DSP的数据接口技术,并结出了硬件连接图和软件代码。     关键词:ARM S3C44B0X 主机接口(HPI) TMS320C5416 后PC时代,嵌入式产品逐渐占领市场。而这些嵌入式产品的核心——处理器决定了产品的市场和性能。高性能、低功耗、低成本是嵌入式处理器的主要特点。在32位嵌入式处理器市场中,ARM占有78.6%的份额。而TI而占有DSP市场的绝大部分份
  3. 所属分类:其它

    • 发布日期:2020-12-13
    • 文件大小:90112
    • 提供者:weixin_38608726
  1. 嵌入式系统/ARM技术中的一种基于CAN总线的DSP程序加载技术

  2. 摘要:为灵活方便地调试磁悬浮列车上众多基于DSP芯片的控制系统,介绍了一种基于CAN总线的DSP程序加载技术。该技术使对DSP芯片程序的加载可以脱离仿真器而直接受控于列车的主控机。该技术可靠性高、使用灵活方便,具有很强的实用性。     关键词:CAN总线 单片机 DSP HPI ISA     磁悬浮列车上有很多基于DSP芯片的模块和系统。目前,DSP芯片程序的加载与运行都主要依赖于仿真器,而DSP仿真器价格高、体积大,这使得磁悬浮列车系统的调试很不灵活方便;且这些基于DSP芯片的系统一
  3. 所属分类:其它

    • 发布日期:2020-12-13
    • 文件大小:254976
    • 提供者:weixin_38550137
  1. 单片机与DSP中的适合成本敏感应用的数字信号处理器芯片

  2. LSI Logic公司宣布在其超低成本的ZSP LSI403数字信号处理器芯片(DSP)中增加新功能。      LSI403LC DSP的最大执行速率为480MIPS,具有96KB片上存储器,工作在120MHz下的功耗不超过40mW。这种ZSP标准产品适合于成本敏感的应用,如需要具有低功耗、高速率和灵活性的VoIP终端、电池供电的便携设备以及低成本消费电子产品。      LSI403LC采用0.13μm工艺制造,具有一个增强的8位主机端口接口(HPI)用以连接主机处理器,此外还具有一个1
  3. 所属分类:其它

    • 发布日期:2020-12-13
    • 文件大小:41984
    • 提供者:weixin_38690275
  1. 模拟技术中的利用16位DAC实现20位分辨率的设计(图)

  2. 引言 随着DSP芯片处理数据能力的提高,数字信号处理系统的精度要求也越来越高。考虑到系统要求的是相对精度,而非绝对精度。为了获得最佳相对精度,本文提出一种创新的解决方案,即在精密DAC后端使用可编程增益放大器(PGA)。 系统框架结构该系统主要包括以下几个部分:DSP、DAC、DAC后端低通滤波电路以及两个数字可编程运放PGA205,如图1所示。系统中DSP采用了TI公司的TMS320VC5402,它有一组程序总线和三组数据总线,高度并行性的算术逻辑单元ALU、专用硬件逻辑片内存储器、增强型H
  3. 所属分类:其它

    • 发布日期:2020-12-13
    • 文件大小:79872
    • 提供者:weixin_38744375
« 1 2 ... 7 8 9 10 11 1213 14 »