点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - SPI-4
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
C8051F340/1/2/3/4/5/6/7 数 据 手 册(中文)
C8051F340/1/2/3/4/5/6/7 全速 USB FLASH微控制器数 据 手 册 模拟外设 − 10 位 ADC 转换速率可达200ksps 内建模拟多路器,单端或差分输入 VREF可在内部VREF、外部引脚或VDD 中选择 内置温度传感器 外部转换启动输入 − 两个比较器 − 内部电压基准 − 上电复位/掉电检测器 USB 控制器 − 符合USB规范 2.0版 − 全速(12Mbps)或低速(1.5Mbps) − 集成时钟 恢复电路;无需外部晶体 − 支持8
所属分类:
嵌入式
发布日期:2009-07-30
文件大小:3mb
提供者:
muweng88
SPI串行总线接口的Verilog实现
本文简述了SPI总线的特点,介绍了其4条信号线,SPI串行总线接口的典型应用。重点描述了SPI串行总线接口在一款802.11b芯片中的位置,及该接口作为基带和射频的通讯接口所完成的功能,并给出了用硬件描述语言Verilog HDL 实现该接口的部分程序。该实现已经在Modelsim 中完成了仿真, 并经过了FPGA 验证, 最后给出了仿真和验证的结果。
所属分类:
嵌入式
发布日期:2009-09-16
文件大小:84kb
提供者:
princewayne
NDIS+SPI双层过滤个人防火墙源程序
NDIS+SPI双层过滤个人防火墙 详细源程序 主要功能有: 1.网络流量统计; 2.网络访问控制; 3.IP规则设置; 4.网站黑名单设置; 5.ARP防御等。
所属分类:
网络基础
发布日期:2010-01-17
文件大小:12mb
提供者:
jmt634
SPI FlashROM 最简易的并行端口编程器
支持当前流行的八脚SPI Flash, 特别适用于主板BIOS的DIY,无需购买昂贵的专业的编程器.本人刚刚用它恢复了我的华硕本本的BIOS,感觉比较方便,特此分享.只需稍微懂一些电路知识,不要把引脚弄错,任何人都可以DIY,再也不用担心主板不启动.该编程器只需连接四只200-400欧姆的电阻(图中为150ohm,但是不是很稳定,我是用四只270ohm的电阻成功的),一个并口连接公头,电源直接用普通干电池,3.3V的Flash系列用两节1.5V的干电池串联即可省去原理图中的1000µF电容,5
所属分类:
iOS
发布日期:2010-01-18
文件大小:65kb
提供者:
wenywyl
SPI总线规范(EN)
在数字技术高速发展的今天,有许多芯片被用作数据交换的核心器件,以起到承上启下数据交换的枢纽作用,或者是在集成电路之间进行数据的存储和显示等,如果需要,它既可以将数字信号进行 D/ A 转换,以便进行功率放大和信息发送,也可以将外部模拟信号进行A/ D 转换,以便于同数字逻辑电路进行数据交换,减轻数字逻辑电路处理数据的压力。这些芯片同数字逻辑电路的接口很多采用 SPI(Serial Peripheral Interface) 接口技术。 SPI ( Serial Peripheral Inter
所属分类:
嵌入式
发布日期:2010-04-19
文件大小:934kb
提供者:
Flyaswing
CPLD实现的SPI控制的PWM代码
CPLD实现的SPI控制的PWM PWM精度6bit 4路PWM输出 为了减少对电源的冲击,4路PWM的相位是不同的 语言VHDL
所属分类:
其它
发布日期:2010-05-03
文件大小:2kb
提供者:
qg_zhu
OIF SPI-4 标准
OIF(Optical Internetworking Forum)指定的SPI-4(System Packet Interface Level 4)标准,用于物理层和链路层设备的连接
所属分类:
专业指导
发布日期:2010-05-06
文件大小:549kb
提供者:
netcard5
基于VHDL的串行同步通信SPI设计
目 录 1引言 6 2 SPI简介 6 2.1 SPI协议和工作原理 6 2.2波特率 7 3 模块设计 7 3.1 顶层模块RTL综合 7 3.2波特率发生器模块 8 3.3 SDO数据发送模块 9 3.4 SDI数据接收模块 10 3.5 数码管显示模块 11 4 实验验证 12 4.1实验验证方案选择 12 4.2实验现象 12 5 结论与问题讨论 12 5.1完成设计要求的程度 12 5.2遇到的问题及解决方法 13 5.3存在的不足及改进思路 13 5.4心得体会 13 参考文献 1
所属分类:
其它
发布日期:2010-06-09
文件大小:303kb
提供者:
a25160223
spi总线的详细描述
SPI(Serial Peripheral Interface--串行外设接口)总线系统是一种同步串行外设接口,它可以使MCU与各种外围设备以串行方式进行通信以交换信息。外围设置FLASHRAM、网络控制器、LCD显示驱动器、A/D转换器和MCU等。SPI总线系统可直接与各个厂家生产的多种标准外围器件直接接口,该接口一般使用4条线:串行时钟线(SCK)、主机输入/从机输出数据线MISO、主机输出/从机输入数据线MOSI和低电平有效的从机选择线SS(有的SPI接口芯片带有中断信号线INT或INT
所属分类:
嵌入式
发布日期:2010-09-21
文件大小:492kb
提供者:
lin_xiao
SPI总线协议及SPI时序图详解
SPI(Serial Peripheral Interface--串行外设接口)总线系统是一种同步串行外设接口,它可以使MCU与各种外围设备以串行方式进行通信以交换信息。外围设置FLASHRAM、网络控制器、LCD显示驱动器、A/D转换器和MCU等。SPI总线系统可直接与各个厂家生产的多种标准外围器件直接接口,该接口一般使用4条线:串行时钟线(SCK)、主机输入/从机输出数据线MISO、主机输出/从机输入数据线MOSI和低电平有效的从机选择线SS(有的SPI接口芯片带有中断信号线INT或INT
所属分类:
嵌入式
发布日期:2010-09-21
文件大小:238kb
提供者:
lin_xiao
SPI-4.2协议详解
SPI-4.2协议的详细讲解,远强于难以理解的规范文档,和那些简单的规范翻译文档。看完本文档之后,让你完全理解SPI-4.2协议。本人原创,欢迎讨论。
所属分类:
嵌入式
发布日期:2011-10-05
文件大小:1mb
提供者:
zzhoux
common-spi-4.0.19.SP5.zip
pjl-comp-filter.zip,他的过滤器可以基于httpservletrequest中的http头压缩写入
所属分类:
其它
发布日期:2019-10-13
文件大小:57kb
提供者:
weixin_38744375
common-spi-4.0.21.Beta3.zip
stream-lib.zip,一种用于汇总流中数据的库,对于该库,无法存储所有事件流摘要生成器和基数估计器。
所属分类:
其它
发布日期:2019-10-12
文件大小:965kb
提供者:
weixin_38743737
SPI-4.2总线应用和调试经验谈
SPI-4.2总线(System Packet Interface,系统间数据包接口)是一种速度高达10 Gb/s的芯片间互连总线,主要应用于ATM信元传输、POS(Packet Over SONET/SDH,基于SONET/SDH的包传输)和10 Gb/s以太网等高端场合。
所属分类:
其它
发布日期:2020-10-23
文件大小:192kb
提供者:
weixin_38663595
嵌入式系统/ARM技术中的浅谈ARM与TLV5637的模拟SPI接口的设计
引 言 SPI 是英文Service Provider Interface的缩写。中文意思是服务提供商接口。满足某种服务标准的供应商提供的符合该标准的应用程序接口,SPI应该和该服务的API标准是兼容的,应用程序一般应该是基于API编写,除非是SPI中包含API中没有提供的功能而又必须使用。SPI的处理流程大同小异,以目前使用最多的SPI-4为例来说明SPI的原理。它在发送接口和接收接口都有各自的数据通道和流控状态信息通道,其数据通道和流控状态信息通道是独立的并且是点对点通信。数据是以包的形
所属分类:
其它
发布日期:2020-10-22
文件大小:786kb
提供者:
weixin_38548817
基础电子中的SPI用户逻辑
该模块针对用户不同的应用来设计,本质上就是用户的具体业务应用,与SPI-4接口没有直接关系。当应用支持多个端口时,这部分就显得至关重要。下面以支持两个端口的应用来说明用户逻辑的设计技巧。 (1)Sink Core的用户逻辑 端口为两个时,用户逻辑就需要用两个不同的FIFO根据端口的地址等来分别缓存用户的两个业务数据.同时根据FIFO的情况来发出流控信息给SP14数据接口,如图1所示。 图1 Sink Ceore 两个端口的用户逻辑 (2) Source Core的用户
所属分类:
其它
发布日期:2020-11-17
文件大小:81kb
提供者:
weixin_38617604
SPI-4接口的数据处理
从图1所示的系统框图中可以看出内部处理是相当复杂的,为了让读者更好地了解接口的设计过程,笔者在框图中划分了内部处理模块,即分为LO接口处理模块、用户FIFO和参数配置3大部分。其中最关键的部分是I/O接口处理,它把高速数据在FPGA内部利用Virtex-5器件内部ISERDES、OSERDES和IODELAY资源进行了串并转换和DPA(动态相位对齐)。 图1 Xilinx SPL-4解决方案框图 (1)Sink Core I/0接口设计 对于数据通道,Sink Core的接
所属分类:
其它
发布日期:2020-11-17
文件大小:216kb
提供者:
weixin_38555616
SPI-4接口的时钟方案
面对当今复杂的FPGA设计,时钟是至关重要的,工程的成败往往取决于它。而对于SPI-0接口设计来说,由于输入时钟高于311 MHz,并且是双沿采样的,所以时钟设计显得更加重要。对于Xilinx Virtex-5器件来说,内部提供了全局时钟和区域时钟两大时钟网络,我们分别利用这两大资源来设计SPI-4的时钟方案。全局时钟如图1所示,区域时钟如图2所示。其中,RDCLK是Sink Core的输入时钟,Sysclk为Source Core的参考时钟,TSCLK为Source Core的状态信息通道的输
所属分类:
其它
发布日期:2020-11-17
文件大小:93kb
提供者:
weixin_38659248
基础电子中的SPI原理
SPI目前有3种规格,如下图所示为其模型。 图 SPI模型 3种SPI的处理流程大同小异,以目前使用最多的SPI-4为例来说明SPI的原理。它在发送接口和接收接口都有各自的数据通道和流控状态信息通道,其数据通道和流控状态信息通道是独立的并且是点对点通信。数据是以包的形式发送,根据数据包中的内嵌地址可支持高达256个端口,以下分别说明基本协议及数据通道和流控状态信息的处理过程。 来源:ks99
所属分类:
其它
发布日期:2020-11-17
文件大小:63kb
提供者:
weixin_38677936
STM32H750_ILI9488 3.5寸彩屏SPI 4线驱动。
STM32H750_ILI9488 3.5寸彩屏SPI 4线驱动。 测试时,注意管脚对应。void ILI9488_Init(void) //PA5 SCL //PA6 SDO //PA7 SDA //PE6 CS //PE5 RS //PE4 RST
所属分类:
嵌入式
发布日期:2021-01-05
文件大小:18mb
提供者:
QQ23115269
«
1
2
3
4
5
6
7
8
9
10
...
50
»