您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 第15章 通用串行通讯接口UART.pdf

  2. 中文版详细讲述MSP430系列单片机通用串行通讯接口的原理和应用
  3. 所属分类:硬件开发

    • 发布日期:2009-05-21
    • 文件大小:460kb
    • 提供者:xuexuej2000
  1. SmartARM2300原理图

  2. 核心板和底板的原理图!底板资源丰富,PWM,TFT,STN接口,CAN接口,NET接口,JTAG,IrDA,UART,USB接口,SD/MMC接口.核心板,16Mbit FLASH,DM9161A,FM24CL04等等
  3. 所属分类:硬件开发

    • 发布日期:2009-10-25
    • 文件大小:321kb
    • 提供者:wizardzc
  1. 通用异步收发器(UART)学习指南

  2. 文章介绍了通用异步收发器(UART)学习,其中包括函数介绍,以及通用异步收发器(UART)的原理,还有一些例程,很重要,很清楚。
  3. 所属分类:专业指导

    • 发布日期:2009-11-27
    • 文件大小:402kb
    • 提供者:xueloveyangjing
  1. URAT 介绍串列埠通訊實驗

  2. 主要介绍串列埠通訊實驗,以及UART的原理
  3. 所属分类:专业指导

    • 发布日期:2010-01-07
    • 文件大小:423kb
    • 提供者:lvpingao850227
  1. ARM串口UART编程实例及代码实现

  2. UART硬件原理介绍,相关寄存器的作用,各个寄存器的位描述,根据这些,使用ARM7开发环境,编程并利用超级终端实现了串口通信。
  3. 所属分类:硬件开发

    • 发布日期:2010-05-08
    • 文件大小:352kb
    • 提供者:ilada
  1. 数字逻辑设计报告——串口UART

  2. 关于串口UART的数字逻辑设计报告,内容包括1.需求分析2.设计原理3.设计总体框图及流程4.实现和测试等内容
  3. 所属分类:专业指导

    • 发布日期:2010-07-03
    • 文件大小:129kb
    • 提供者:surfing52
  1. 基于RTL级实现的ADPCM编解码器

  2. 本课题是在Intel 1992年用软体实现的一种ADPCM算法的基础上,以硬 件方式来实现语音数据的编码和解码。当采用16KHz的采样频率,采样数据 为16位PCM时,数据传输速率为256kbps,当被压缩为4位ADPCM格式 数据后,数据传输速率减少到64kbps;采用8KHz的采样频率时,数据传输 速率为32kbps。因此数据传输所需要的信道带宽也相应减少。此处理器只适 用于16位线性PCM格式的数据输入,内含一个编码器和一个解码器,可以 同时进行一个信道编码和一个信道解码,而且当不需要进
  3. 所属分类:其它

    • 发布日期:2010-10-31
    • 文件大小:3mb
    • 提供者:zghnxyzhw
  1. UART FPGA设计

  2. 主要描述了UART的设计原理以及FPGA实现
  3. 所属分类:硬件开发

    • 发布日期:2010-11-09
    • 文件大小:5mb
    • 提供者:yaowenbin7
  1. UART的原理

  2. 本文介绍了UART的原理
  3. 所属分类:其它

    • 发布日期:2011-12-17
    • 文件大小:135kb
    • 提供者:lb_cheng
  1. STM32接口板原理图

  2. STM32F2系列的原理图,里面包含了串口,can,编码器,I2C,SPI等等接口。
  3. 所属分类:硬件开发

    • 发布日期:2012-10-26
    • 文件大小:91kb
    • 提供者:zhenghangming
  1. 异步通信uart

  2. 设计要求: 1) 查阅UART的相关资料,了解UART的基本工作原理及时序; 2) 用Verilog实现UART发送模块、接收模块以及波特率发生模块的RTL设计; 3) 假定系统工作频率为25MHz,波特率为9600bps; 4) 使用ModleSim进行功能仿真,并用综合工具进行电路综合; 5) 在此基础上实现奇/偶校验功能,且奇/偶校验可配置;并实现支持115200bps以下的波特率自适应,自适应过程如下: a. 复位后,UART首先接收输入,不断自动调整波特率,直到以一定波特率正确连续接
  3. 所属分类:专业指导

    • 发布日期:2013-02-02
    • 文件大小:6mb
    • 提供者:hy695831798
  1. 单片机原理及接口(C语言版)0906.pdf

  2. 单片机原理及接口(C 语言版)——北京交通大学计算机与信息技术学院,陈连坤,2009v001 1 目录 1 单片机原理及单片机系统的开发方法 1.1 计算机系统的组成 1.1.1 计算机的硬件系统 1.1.2 CPU、微处理器及单片机 1.1.3 指令系统与寻址方式 1.1.3.1 指令系统 1.1.3.2 寻址方式 1.2 嵌入式系统与单片机系统 1.2.1 嵌入式系统 1.2.2 单片机系统 1.2.2.1 单片机的特点与分类 1.2.2.2 单片机的组成及其工作过程 1.2.2.3 单片
  3. 所属分类:C/C++

    • 发布日期:2013-03-12
    • 文件大小:1mb
    • 提供者:liuxianghai520
  1. C8051F02x单片机的原理与应用

  2. C8051F02x的各个外围器件的单片机代码
  3. 所属分类:硬件开发

    • 发布日期:2013-04-07
    • 文件大小:206kb
    • 提供者:xiaping1986
  1. 接口uart介绍

  2. 主要介绍UART接口的原理、操作过程和使用。
  3. 所属分类:嵌入式

    • 发布日期:2013-09-13
    • 文件大小:33kb
    • 提供者:xyhxing
  1. UART串口协议深入讲解

  2. 深入讲解串口通信的原理,并且细说了几种通协议的区别。指出各自的应用。
  3. 所属分类:其它

    • 发布日期:2014-07-21
    • 文件大小:1mb
    • 提供者:jason2598
  1. SPI总线的UART扩展方法

  2. 借助于微处理器的SPI 总线接口,利用NXP 公司的一款芯片SC16IS752 ,提出一种基于SPI 转UART 的 软硬件设计方案;着重介绍SPI2UART 转换原理,并结合实际的应用系统,讨论了整个设计的可行性和 实用性。实际应用表明,该方案经济、实用。
  3. 所属分类:硬件开发

    • 发布日期:2014-09-23
    • 文件大小:450kb
    • 提供者:caffia121
  1. EDA/PLD中的关于Verilog简易UART的FPGA/CPLD实现

  2. 测试平台:MACHXO640   可编程语言:Verilog   随机测试:是   波特率:9600   误码率:<1%oooooo   目标:在xo640上实现一个简单的Uart,能够解析串口数据,并在寄存器中存储,用FIFO实现数据的传递。那么后期可以通过开发板上的串口经CPLD访问各种数据。比如PC=CPLD=EEPROM等等,极大方便后期的开发和调试。   下面介绍一下重点:   1、Speed波特率及采样设置   这里的原理是:根据实际的波特率和板卡所使用的晶振频
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:52kb
    • 提供者:weixin_38554781
  1. VK32系列多总线UART串口扩展芯片的原理和应用

  2. 摘要:UART以其简单可靠,抗干扰强,传输距离远,组网方便,被认为是嵌入式系统中进行串行数据传输的最佳方式。本文介绍了专为嵌入式系统设计的VK32系列新型多总线接口UART器件的原理及应用技术。       1.嵌入式系统中串口扩展的需求:       而在嵌入式领域,由于UART具有操作简单,工作可靠,抗干扰强,传输距离远(组成485网络可以传输1200米以上),设计人员普遍认为UART是从CPU或微控制器向系统的其他部分传输数据的最佳方式,因此它们被大量地应用在工业、通信、和家电控制等
  3. 所属分类:其它

    • 发布日期:2020-11-30
    • 文件大小:142kb
    • 提供者:weixin_38686080
  1. 通信与网络中的通用异步收发芯片SCC2691的原理及应用

  2. 摘要:介绍Philips公司新推出的异步收发芯片SCC2691的功能与特点。包括SCC2691的引脚定义、主要功能、常用寄存器等内容。在此基础上,结合实际工作经验,给出一个软、硬件设计的实例。     关键词:单片机 通用异步收发器(UART) 串口扩展 引 言 1 概 述   SCC2619是Philips公司推出的高集成、低能耗的全双工通用异步收发器UART。该芯片的接收与发送速度可以分别定义,接收器采用三倍缓冲方式,在中断驱动系统中大大减少了CPU处理中断的次数。SCC2691在
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:92kb
    • 提供者:weixin_38748721
  1. 关于Verilog简易UART的FPGA/CPLD实现

  2. 测试平台:MACHXO640   可编程语言:Verilog   随机测试:是   波特率:9600   误码率:<1%oooooo   目标:在xo640上实现一个简单的Uart,能够解析串口数据,并在寄存器中存储,用FIFO实现数据的传递。那么后期可以通过开发板上的串口经CPLD访问各种数据。比如PC=CPLD=EEPROM等等,极大方便后期的开发和调试。   下面介绍一下重点:   1、Speed波特率及采样设置   这里的原理是:根据实际的波特率和板卡所使用的晶振频
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:52kb
    • 提供者:weixin_38588520
« 12 3 4 5 6 7 8 9 10 »