您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. GC0308_DataSheet

  2. Content 1. Sensor Overview 1.1 General Descr iption 1.2 Features 1.3 Application 1.4 Technical Specifications 1.5 Block Diagram 1.6 Pixel Array 2. Color Filter Spectral Characteristics 3. Two-wire Serial Bus Communication 3.1 Protocol 3.2 Serial Bus
  3. 所属分类:其它

    • 发布日期:2012-06-28
    • 文件大小:2mb
    • 提供者:xubin341719
  1. GC0308_DataSheet_V1[1].0_release_0311.pdf

  2. Content 1. Sensor Overview 1.1 General Descr iption 1.2 Features 1.3 Application 1.4 Technical Specifications 1.5 Block Diagram 1.6 Pixel Array 2. Color Filter Spectral Characteristics 3. Two-wire Serial Bus Communication 3.1 Protocol 3.2 Serial Bus
  3. 所属分类:C

    • 发布日期:2012-08-07
    • 文件大小:2mb
    • 提供者:fychit
  1. UM-BUS总线

  2. UM-BUS
  3. 所属分类:嵌入式

    • 发布日期:2016-11-14
    • 文件大小:8mb
    • 提供者:u012875007
  1. IFIX驱动列表_GOOD

  2. MEL 11/4/2002 Mitsubishi MELSEC I/O Driver MIE 3/28/2002 Mitsubishi Melsec-A Ethernet MIT 3/28/2002 Mitsubishi A Series MQE 3/29/2002 Mitsubishi Q-series Ethernet I/O driver MSX 3/29/2002 Mitsubishi Ethernet I/O Driver MEU 3/29/2002 Mitsubishi FX/48
  3. 所属分类:VB

    • 发布日期:2009-04-04
    • 文件大小:12kb
    • 提供者:hanfujun0912
  1. 牛拉法主程序

  2. [dfile,pathname]=uigetfile('ieee14.m','Select Data File'); if pathname==0 error('you must select a valid data file') else lfile=length(dfile); %strip off .m eval(dfile(1:lfile-2)); %打开数据文件 end global n; global m; [nb,mb]=size(bus); %节点重新编号 [nl,ml]=s
  3. 所属分类:讲义

    • 发布日期:2018-04-19
    • 文件大小:5kb
    • 提供者:literacurrent
  1. l40培训手册.pdf

  2. l40培训手册pdf,l40培训手册t Nachdruck vervielfaltigung und Ubersetzung auch aus suer nur mit unserer vorherigen schrif Bosch rexroth ag lichen Zustimmung und mit Quellen Service Automation angabe gestattet. wir ubernehmen didactic keine Haftung fur die Ubere
  3. 所属分类:其它

  1. 基于UM-BUS总线的智能轮椅系统的新型体系结构

  2. 针对可重构高速串行总线(UM-BUS)的特性,提出基于UM-BUS总线的智能轮椅系统的新型体系结构,该结构在扩展性、动态容错等方面优于传统体系结构。在新型体系结构的基础上,设计了通用的硬件与软件平台。所设计的智能轮椅控制系统具有扩展便捷、高可靠以及通用性强的特点。
  3. 所属分类:其它

    • 发布日期:2020-10-15
    • 文件大小:352kb
    • 提供者:weixin_38499553
  1. UM-BUS总线测试系统中PCIe的设计与实现

  2. UM-BUS总线单通道理论带宽可达200 Mb/s,采用16通道并发传输时,理论带宽可达400 MB/s,其测试系统需要在数据采集终端与PC之间建立不低于此带宽的通信通道。PCIe1.1采用4通道传输时理论带宽可达1 GB/s,满足了UM-BUS总线测试系统的传输带宽需求,由此设计实现了UM-BUS总线测试系统的PCIe1.1 x4链路通道的应用方案,给出了基于FPGA的PCIe总线的BMD传输方案。测试结果表明,该方案实际传输速度可达550 MB/s,满足UM-BUS总线测试系统的带宽需求。
  3. 所属分类:其它

    • 发布日期:2020-10-15
    • 文件大小:597kb
    • 提供者:weixin_38590541
  1. UM-BUS总线网卡的驱动程序设计与实现

  2. 动态可重构高速串行总线(UM-BUS)具有多通道并发冗余的特征以及远程存储访问能力,可为CPS、物联网中底层传感器与执行单元的远程接入提供一种高速可靠的解决方案。设计实现了一种基于UM-BUS总线连接的以太网卡的Linux驱动程序,解决了通过PCIe、UM-BUS两种总线进行设备跨总线访问的难题,实现了UM-BUS总线连接的以太网设备的驱动操作。使用第三方网络通信软件进行文件传输测试,网络通信功能正常稳定,通信速率与标准PCIe网卡基本一致,满足了CPS系统中通过UM-BUS总线上连接的以太网设
  3. 所属分类:其它

    • 发布日期:2020-10-15
    • 文件大小:46kb
    • 提供者:weixin_38694566
  1. UM-BUS总线传输系统的建模与仿真

  2. UM-BUS(动态可重构高速串行总线)是一种基于故障实时检测和动态重构的新型多通道高速串行总线。UM-BUS总线的传输介质为屏蔽双绞线,传输通道采用MLVDS(TIA/EIA-899-2002)信号传送方式,能够支持多个节点设备直接连接。基于传输线理论,采用Hyperlynx建立了UM-BUS总线物理线路的电阻隔离型、电容隔离型、阻容隔离型3种传输模型,并对仿真眼图及实测眼图进行了分析,确定了UM-BUS总线物理链路模型,为进一步研究UM-BUS总线传输系统提供了支持。
  3. 所属分类:其它

    • 发布日期:2020-10-17
    • 文件大小:820kb
    • 提供者:weixin_38611388
  1. 基于PCIe的DMA传输在UM-BUS测试系统中的设计与应用

  2. 动态可重构高速串行总线(UM-BUS)是一种利用多通道并发冗余的方式来实现总线动态容错的高速串行总线。它的测试系统可以实现对总线的通信过程进行监测、存储与分析。由于测试系统需要在数据采集终端与PC之间建立高带宽的通信通道,设计了UM-BUS总线测试系统的PCIe2.0 x1通道的应用方案,设计并实现了基于FPGA的PCIe总线DMA数据传输方案。实验测试结果表明,实际传输速度可以稳定达到200 MB/s以上,完全满足总线测试系统中对数据传输速率的要求。
  3. 所属分类:其它

    • 发布日期:2020-10-17
    • 文件大小:368kb
    • 提供者:weixin_38620893
  1. UM-BUS和即插即用架构

  2. 本文针对航天航空等领域的综合电子系统在小型化,一体化设计及信息综合利用等方面的需求,提出一种可动态重构的高速串行通信总线(UM-BUS),采用N(≤32)通道并发传输,通信速率可达6.4Gbps,采用总线型拓扑结构,最大通信距离40m,支持最多30个转换器直接互连,具有远程存储访问能力,采用命令应答式协议提供QoS与实时性保证;通过并发通道相互冗余与动态重构,在允许50%性能降低的情况下,能够对N / 2通道故障动态容错。在UM-BUS总线基础上,此处提出一种新型的“接入式”结构结构模型,在不改
  3. 所属分类:其它

  1. 新型总线中并行CRC算法的设计与实现

  2. 为了对动态可重构高速串行总线UM-BUS进行差错控制,提出了一种用于新型总线数据校验的四通道并行CRC算法。根据UM-BUS的多通道并发通信方式和通道动态组织特点,采用四体FIFO进行数据缓冲存储,并设计了满足总线特点的四通道并行CRC编解码器。在此基础上,给出了它的FPGA实现方案和仿真结果。该并行CRC编解码器,可实时计算总线通信数据的CRC校验码,已成功的应用于动态可重构高速串行总线系统中,实现对突发错误的实时检测,通信速率达到100Mbps/通道。
  3. 所属分类:其它

    • 发布日期:2021-03-10
    • 文件大小:437kb
    • 提供者:weixin_38601390
  1. USB在动态可重构总线测试系统中的设计

  2. UM-BUS总线单通道最高通信速率为200 Mbps,采用8通道并发传输时,总线有效带宽可达149.5 MB/s,其测试系统需要在采集终端与PC机之间建立不低于此带宽的通信通道,USB3.0理论传输速率可达5Gbps,可满足UM-BUS总线测试系统的传输需求,由此设计实现UM-BUS总线测试系统的USB3.0应用方案。实验测试结果表明,该方案实际传输速度可达180 MB/s,为实现UM-BUS测试系统的无过滤监听和故障注入等功能打下了基础。
  3. 所属分类:其它

    • 发布日期:2021-03-02
    • 文件大小:526kb
    • 提供者:weixin_38633157
  1. A Method of Lanes Fault Detection for UM-BUS

  2. UM‐BUS总线是一种可动态重构的高速高可靠通信总线,提出了一种三段式通道健康状态检测方法,构建了一个通道健康状态表,实现了通道故障的在线实时检测与动态标记,通过动态重构将通信数据动态分配到健康通道上进行传输,保证了总线在通道出现故障的情况下的正确通信。通过UM‐BUS总线实际系统测试与仿真验证表明,此设计的故障检测方法,可以有效地检测各种通道与节点故障,能够满足UM‐BUS总线系统的应用需求。
  3. 所属分类:其它

    • 发布日期:2021-02-09
    • 文件大小:217kb
    • 提供者:weixin_38664612
  1. Modular Design of the UM-BUS Test System

  2. 动态可重构总线UM‐BUS是一种以多通道并发冗余实现动态容错的新型高速串行总线,其测试系统通过对总线数据的采集和处理,完成无过滤监听数据、总线状态分析等测试功能.总线测试系统针对有效带宽为149.5 MB/s的8通道UM‐BUS总线,设计高速缓存方案和通信方案,主要通过对数据的分类多级缓存和 USB3.0传输方式,实现PC对总线数据的实时采集.结果表明,测试系统能够对UM‐BUS总线的高速数据进行实时采集和存储,数据可靠性也得到验证,为实现总线状态分析和有过滤监听等功能做好准备.
  3. 所属分类:其它

    • 发布日期:2021-02-09
    • 文件大小:274kb
    • 提供者:weixin_38674512
  1. 基于PCIe的DMA传输在UM-BUS测试系统中的设计与应用

  2. 基于PCIe的DMA传输在UM-BUS测试系统中的设计与应用
  3. 所属分类:其它

    • 发布日期:2021-02-09
    • 文件大小:398kb
    • 提供者:weixin_38676216
  1. Modeling and simulation of UM-BUS transmission system

  2. UM-BUS(动态可重构高速串行总线)是一种基于故障实时检测和动态重构的新型多通道高速串行总线.UM-BUS总线的传输介质为屏蔽双绞线,传输通道采用MLVDS(TIA/EIA-899-2002)信号传送方式,能够支持多个节点设备直接连接.基于传输线理论,采用Hyperlynx建立了UM-BUS总线物理线路的电阻隔离型、电容隔离型、阻容隔离型3种传输模型,并对仿真眼图及实测眼图进行了分析,确定了UM-BUS总线物理链路模型,为进一步研究UM-BUS总线传输系统提供了支持.
  3. 所属分类:其它

  1. Design and application of USB 3.0 on UM-BUS test system

  2. This article is based on the UM-BUS which is a high-speed dynamic reconfigurable serial Bus, design the test system and application a USB 3.0 port. The test system can collect the data in the case does not affect the transmission characteristics unde
  3. 所属分类:其它

    • 发布日期:2021-02-09
    • 文件大小:656kb
    • 提供者:weixin_38637764
  1. UM-BUS和即插即用架构

  2. 本文针对航天航空等领域的综合电子系统在小型化,一体化设计及信息综合利用等方面的需求,提出一种可动态重构的高速串行通信总线(UM-BUS),采用N(≤32)通道并发传输,通信速率可达6.4Gbps,采用总线型拓扑结构,最大通信距离40m,支持最多30个转换器直接互连,具有远程存储访问能力,采用命令应答式协议提供QoS与实时性保证;通过并发通道相互冗余与动态重构,在允许50%性能降低的情况下,能够对N / 2通道故障动态容错。在UM-BUS总线基础上,此处提出一种新型的“接入式”结构结构模型,在不改
  3. 所属分类:其它

    • 发布日期:2021-03-31
    • 文件大小:640kb
    • 提供者:weixin_38525735
« 12 »