您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 2、4、8分频电路的实现方法

  2. 分频系数较大的2N分频电路需要采用标准计数器来实现,此处的方法是直接将计数器的相应位赋给分频电路的输出信号即可实现分频功能。采用这个方法的好处是:一是不需要定义中间信号,设计简单,节约资源;二是可以避免毛刺现象的发生,从而避免了逻辑错误产生的可能性。 采用VHDL和Verilog两种语言实现的2分频、4分频和8分频。 Verilog实现方法,给出了测试文件和仿真波形。
  3. 所属分类:嵌入式

    • 发布日期:2009-06-10
    • 文件大小:30kb
    • 提供者:xiang_jia
  1. 用VHDL和Verilog实现的VGA资料大全

  2. 这是辛辛苦苦在网上和论坛找的关于VGA方面的资料,包括了这个讨论的大部分关于VGA的资料;语言方面有用VHDL的,也有用Verilog的;如果觉得不错就顶下吧
  3. 所属分类:硬件开发

    • 发布日期:2009-09-25
    • 文件大小:9mb
    • 提供者:qq519534035
  1. Verilog_HDL教程;Verilog

  2. 本教程为本人历尽千辛才找到。现于大家分享!网上很多类似资料内容用多为虚假,实在令人深恶痛绝!本书非常适合Verilog的入门。Verilog作一门语言,要想深入学习,光靠资料是不行的,必须多写多实战才能理解掌握!
  3. 所属分类:专业指导

    • 发布日期:2009-11-27
    • 文件大小:5mb
    • 提供者:chinbanefu
  1. 如何写好状态机 节选自《Verilog 设计与验证》

  2. 如何写好状态机 节选自《Verilog 设计与验证》作者:吴继华、王诚 主要内容如下: · 状态机的基本概念; · 如何写好状态机; · 使用 Synplify Pro 分析FSM。
  3. 所属分类:专业指导

    • 发布日期:2010-02-05
    • 文件大小:332kb
    • 提供者:lyf870507
  1. Verilog语言教程

  2. 基础语言知识; Verilog与vhdl比较; 设计流程和方法; 数据类型和语法等;
  3. 所属分类:专业指导

    • 发布日期:2010-07-27
    • 文件大小:317kb
    • 提供者:zxcvbnm_009
  1. 基于Verilog hdl的FPGA设计与工程应用_源代码

  2. “第2章示例”目录: 例2-1.v————————书中例2-1的Verilog源代码; 例2-2.v————————书中例2-2的Verilog源代码; 例2-3.v————————书中例2-3的Verilog源代码; 例2-4.v————————书中例2-4的Verilog源代码; 例2-5.v————————书中例2-5的Verilog源代码; “function”示例.v——书中关键字“function”示例的Verilog源代码; “task”示例.v————书中关键字“task”示例
  3. 所属分类:iOS

    • 发布日期:2010-09-03
    • 文件大小:9mb
    • 提供者:mixwill3
  1. VHDL Verilog 实现三态门的源程序以及testbench代码

  2. 1)VHDL 语言下同步、异步三态门的实现和仿真; 2)VerilogHDL 语言下同步、异步三态门的实现和仿真;
  3. 所属分类:嵌入式

    • 发布日期:2011-02-27
    • 文件大小:501kb
    • 提供者:chenyan8189
  1. VHDL & Verilog HDL 简明教程

  2. 我们了解一下什么是硬件描述语言以及数字系统设计中的一些基本概念。在 设计中,FPGA、CPLD 等可编程器件得到了越来越多的应用,其一是因为这些器件可以在其 中实现许多分立元器件实现的功能,这样就缩小了电路板的面积;其二,这些器件的可编程 使得设计可以随时变更,而不需要重新布线制板。当我们的设计验证通过之后,如果需要大 批量生产时候,我们可以把可编程器件中的设计交给半导体厂商进行流片,这样可以大大降 低生产成本,如果设计的芯片有较好的通用性,我们还可以去出售自己设计的芯片了。EDA (Elec
  3. 所属分类:嵌入式

    • 发布日期:2011-08-10
    • 文件大小:270kb
    • 提供者:yiweiguo
  1. verilog RTL级代码编写指导(20篇精华文章)

  2. verilog RTL级代码编写指导(20篇精华文章)目录: Actel HDL Coding Style Guide; Advanced High-level HDL Design Techniques for Programmable Logic; Designing Safe Verilog State Machines with Synplify; fpga优秀设计的十条戒律; Guide to HDL Coding Styles for Synthesis; IEEE P1364.1
  3. 所属分类:硬件开发

    • 发布日期:2011-12-09
    • 文件大小:9mb
    • 提供者:didixing
  1. vhdl教程 挺好的资源

  2. vhdl学习资料,大家喜欢就看看吧VHDL培训教程 第一讲、VHDL简介及其结构 第二讲、VHDL中的对象、操作符、数据类型 第三讲、VHDL中的控制语句及模块 第四讲、状态机的设计VHDL培训教程 欢迎参加VHDL培训 浙江大学电子信息技术研究所 电子设计自动化(EDA)培训中心 编写:王勇 TEL:7951949或7951712 EMAIL:wangy@isee.zju.edu.cn第一讲、VHDL简介及其结构 • 通过本课的学习您可以了解以下几点 1、VHDL 的基本概念 2、VHDL的
  3. 所属分类:C

    • 发布日期:2008-10-27
    • 文件大小:479kb
    • 提供者:ylw51100
  1. Verilog HDL简介

  2. Verilog HDL使用简介;什么是Verilog HDL? Verilog HDL vs. VHDL; Verilog HDL语法; 设计描述层次; 设计的测试与验证; 可综合的设计; 有限状态机(FSM); 一个除法器的设计实例;常用仿真器和综合软件
  3. 所属分类:Web开发

    • 发布日期:2017-02-26
    • 文件大小:978kb
    • 提供者:walkerxx
  1. vhdl和verilog相互转化的工具

  2. vhdl和verilog相互转化的工具,为一些“懒人”提供方便;不过建议二者都学学。
  3. 所属分类:其它

    • 发布日期:2008-12-27
    • 文件大小:3mb
    • 提供者:jjkwz
  1. 多功能电子钟的Verilog设计

  2. 摘 要:Verilog是广泛应用的硬件描述语言,可以用在硬件设计流程的建模、综合和模拟等多个阶段。随着硬件设计规模的不断扩大,应用硬件描述语言进行描述的CPLD结构,成为设计专用集成电路和其他集成电路的主流。通过应用Verilog HDL对多功能电子钟的设计,达到对Verilog HDL的理解,同时对CPLD器件进行简要了解。 本文的研究内容包括: 对Altera公司Flex 10K系列的EPF10K 10简要介绍,Altera公司软件Max+plusⅡ简要介绍和应用Verilog HDL对多
  3. 所属分类:嵌入式

    • 发布日期:2009-02-14
    • 文件大小:471kb
    • 提供者:qq_16799779
  1. verilog HDL语言课件

  2. 清华大学课件; 通俗易懂; 讲解详细。 是学习可编程逻辑语言的完美教程哦
  3. 所属分类:硬件开发

    • 发布日期:2009-03-30
    • 文件大小:771kb
    • 提供者:xy118
  1. 按键控制LED的亮灭Verilog/VHDL程序

  2. 用两个按键的不同组合来控制LED指示灯的状态: 1.没有手指触碰按键,LED灭; 2.手指按下左边按键,LED亮; 3.手指按下右边按键,LED亮; 4.手指同时按下按键,LED灭; 文件中包括Verilog和VHDL的两种语言的Quartus II程序,请您参考。
  3. 所属分类:硬件开发

    • 发布日期:2018-08-01
    • 文件大小:309kb
    • 提供者:u013344371
  1. 基于IIC通信的EEPROM读/写Verilog/VHDL程序

  2. 基于IIC通信的EEPROM读/写实验程序: 当按键1按下时,通过IIC总线执行AT24C02的数据写入操作;当按键2按下时,通过IIC总线执行AT24C02的数据读出操作;读写数据的地址一致,当执行读数据操作后,该数据将显示在数码管上。 文件中包括Verilog和VHDL的两种语言的Quartus II程序,请您参考。
  3. 所属分类:硬件开发

    • 发布日期:2018-08-01
    • 文件大小:201kb
    • 提供者:u013344371
  1. Verilog 代码编写

  2. 数字IC培训课程体系 课程 内容 课时(每课时两节课) 第一阶段,语言及工具基础。 Verilog/VHDL 复习基本编程语言,熟练掌握基本模块的RTL设计流程。 2课时 ISE/vivado 工具的使用, coregenerator、DCM等功能使用,top文件编写,基本的综合、布局布线、约束、错误排查,bit文件生成/下载。 3课时 Modsim/VCS 仿真工具基本功能介绍,仿真程序编写,仿真时序分析 2课时 Synplify/DC 熟悉基本综合工具使用,讲解FPGA与ASIC的区别(cl
  3. 所属分类:硬件开发

    • 发布日期:2019-09-01
    • 文件大小:195kb
    • 提供者:drjiachen
  1. 八位全加器行为模块之vhdl与verilog比较

  2. verilog代码,非常简单;VHDL代码,相比繁琐很多,尤其是测试代码。
  3. 所属分类:其它

    • 发布日期:2020-08-03
    • 文件大小:28kb
    • 提供者:weixin_38551938
  1. EDA/PLD中的使用LeonardoSpectrum综合Xilinx FPGA的VHDL程序

  2. 摘 要: 本文总结了使用LeonardoSpectrum综合Xilinx FPGA的VHDL程序应用,以及在VHDL中使用不同类型RAM的方法。关键词: LeonardoSpectrum;FPGA;VHDLLeonardoSpectrum 是Mentor Graphics公司设计的功能强大的EPLD/FPGA/ASIC综合工具,支持大部分EPLD/FPGA厂商的产品。LeonardoSpectrum支持VHDL、Verilog、EDIF的综合、优化和定时分析,可以运行在Windows 98/
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:60kb
    • 提供者:weixin_38652270
  1. 电源技术中的实际应用时Verilog在许多方面强于VHDL

  2. 在实际应用时Verilog在许多方面强于VHDL: Verilog代码短于VHDL,综合结果 规模小于VHDL。 Verilog易学、易用,学习周期短 Verilog贴近硬件,尤其在ASIC设计方面Verilog能描述最低层的结构,VHDL则不能。 VHDL更依赖于综合器的综合能力,而现阶段的综合器还没到达某个层次。 Verilog的库支持更好,它本身来至企业标准;VHDL的综合与仿真库往往需要其他语言基础之上。
  3. 所属分类:其它

    • 发布日期:2020-12-09
    • 文件大小:36kb
    • 提供者:weixin_38623000
« 12 3 »