您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. FPGA设计全流程:Modelsim>>Synplify.Pro>>ISE

  2. 第一章 Modelsim编译Xilinx库 第二章 调用Xilinx CORE-Generator 第三章 使用Synplify.Pro综合HDL和内核 第四章 综合后的项目执行 第五章 不同类型结构的仿真 本书位.PDF格式
  3. 所属分类:硬件开发

    • 发布日期:2009-07-02
    • 文件大小:241664
    • 提供者:jiuweidemoqi
  1. FPGA设计全流程:Modelsim>>Synplify.Pro>>ISE

  2. FPGA设计全流程:Modelsim>>Synplify.Pro>>ISE 第一章:Modelsim编译Xilinx库 第二章:调用Xilinx CORE-Generator 第三章:使用Synplify.Pro综合HDL和内核 第四章:综合后的项目执行 第五章:不同类型结构的仿真
  3. 所属分类:硬件开发

    • 发布日期:2009-11-02
    • 文件大小:241664
    • 提供者:missjang
  1. FPGA设计全流程.pdf

  2. FPGA设计全流程:Modelsim>>Synplify.Pro>>ISE 第一章 Modelsim编译Xilinx库 第二章 调用Xilinx CORE-Generator 第三章 使用Synplify.Pro综合HDL和内核 第四章 综合后的项目执行 第五章 不同类型结构的仿真
  3. 所属分类:硬件开发

    • 发布日期:2010-01-09
    • 文件大小:218112
    • 提供者:alen0826
  1. FPGA设计全流程介绍

  2. 介绍了FPGA设计流程以及相关工具 第一章 Modelsim编译Xilinx库 第二章 调用Xilinx CORE-Generator 第三章 使用Synplify.Pro综合HDL和内核 第四章 综合后的项目执行 第五章 不同类型结构的仿真
  3. 所属分类:硬件开发

    • 发布日期:2010-02-27
    • 文件大小:263168
    • 提供者:wuwenqian
  1. EDA—EDA技术实用教程(pdf影印)

  2. 学习VHDL和FPGA的经典资料 第 1 章 概述 1.1 EDA 技术及其发展 1.2 EDA 技术实现目标 1.3 硬件描述语言VHDL 1.4 VHDL 综合 1.5 基于VHDL 的自顶向下设计方法 1.3 EDA 技术的优势 1.3 EDA 的发展趋势 【习题】 第 2 章 EDA 设计流程及其工具 2.1 设计流程 2.1.1 设计输入(原理图/HDL 文本编辑) 2.1.2 综合 2.1.3 适配 2.1.4 时序仿真与功能仿真 2.1.5 编程下载 2.1.6 硬件测试 2.2
  3. 所属分类:硬件开发

    • 发布日期:2010-06-07
    • 文件大小:8388608
    • 提供者:zt839486421
  1. VHDL实用教程,硬件描述语言

  2. 第1 章绪 论 ....................................................................................................................1 § 1.1 关于EDA...............................................................................................................1
  3. 所属分类:硬件开发

    • 发布日期:2010-07-14
    • 文件大小:4194304
    • 提供者:angus36
  1. EDA—EDA技术实用教程

  2. 综合 1.5 基于VHDL 的自顶向下设计方法 1.3 EDA 技术的优势 1.3 EDA 的发展趋势 【习题】 第 2 章 EDA 设计流程及其工具 2.1 设计流程 2.1.1 设计输入(原理图/HDL 文本编辑) 2.1.2 综合 2.1.3 适配 2.1.4 时序仿真与功能仿真 2.1.5 编程下载 2.1.6 硬件测试 2.2 ASIC 及其设计流程 2.2.1 ASIC 设计方法 2.2.2 一般ASIC 设计的流程 2.3 常用EDA 工具 2.3.1 设计输入编辑器 2.3.2
  3. 所属分类:硬件开发

    • 发布日期:2010-11-19
    • 文件大小:8388608
    • 提供者:sundyqt
  1. Verilog-HDL实践与应用系统设计

  2. Verilog-HDL实践与应用系统设计本书从实用的角度介绍了硬件描述语言Verilog-HDL。通过动手实践,体验Verilog-HDL的语法结构、功能等内涵。在前五章,以简单的实例列举了Verilog-HDL的用法;在后四章,以应用系统为例详细讲解了系统设计的全过程。书中的全部例子都给出了仿真结果,其源代码都在本书所附的CD-ROM中,并均经过验证无误。 本书的前半部分特别适合于初学者,也可作为工程技术人员的参考内容。后半部分很适合工程开发和研究人员参考。本书除了介绍Verilog-HDL
  3. 所属分类:嵌入式

    • 发布日期:2011-02-22
    • 文件大小:14680064
    • 提供者:zhlyz2003
  1. FPGA设计全流程

  2. FPGA设计全流程:Modelsim>>Synplify.Pro>>ISE。第一章 Modelsim编译Xilinx库第二章 调用Xilinx CORE-Generator第三章 使用Synplify.Pro综合HDL和内核第四章 综合后的项目执行第五章 不同类型结构的仿真
  3. 所属分类:硬件开发

    • 发布日期:2008-05-10
    • 文件大小:218112
    • 提供者:figofish
  1. VHDL 应用教程

  2. 学习VHDL的入门书籍 目录 第1 章绪 论 ....................................................................................................................1 § 1.1 关于EDA.................................................................................................
  3. 所属分类:专业指导

    • 发布日期:2013-02-25
    • 文件大小:4194304
    • 提供者:trondai
  1. System Generator for DSP用户指导手册

  2. System Generator通过将Xilinx开发的一些模块嵌入到Simulink的库中,可以在Simulink中进行定点仿真,可以设置定点信号的类型,这样就可以比较定点仿真与浮点仿真的区别。并且可以生成HDL文件,或者网表,可以在ISE中进行调用。或者直接生成比特流下载文件。能够加快DSP系统的开发进度。
  3. 所属分类:硬件开发

    • 发布日期:2013-04-01
    • 文件大小:14680064
    • 提供者:dreamsea110656
  1. FPGA设计全流程Modelsim-SynplifyPro-ISE

  2. 介绍了FPGA设计全流程:Modelsim>>Synplify.Pro>>ISE 内容包括 · Modelsim编译Xilinx库 · 调用Xilinx CORE-Generator · 使用Synplify.Pro综合HDL和内核 · 综合后的项目执行 · 不同类型结构的仿真
  3. 所属分类:硬件开发

    • 发布日期:2008-09-24
    • 文件大小:241664
    • 提供者:ziwei08
  1. ISE设计全流程,必看

  2. 本文介绍了如何编译HDL 必须的Xilinx 库和结构仿真,如何调用Xilinx CORE-Generator,如何使用Synplify.Pro 综合HDL 和内核,如何进行综合后的项目执行, 以及不同类型结构的仿真。
  3. 所属分类:嵌入式

    • 发布日期:2008-11-15
    • 文件大小:1048576
    • 提供者:study0558
  1. FPGA内全数字延时锁相环的设计

  2. 现场可编程门阵YSJ(FPGA)的发展已经有二十多年,从最初的1200门发展到了 目前数百万门至上千万门的单片FPGA芯片。现在,FPGA已广泛地应用于通信、 消费类电子和车用电子类等领域,但国内市场基本上是国外品牌的天下。 在高密度FPGA中,芯片上时钟分布质量变的越来越重要,时钟延迟和时钟 偏差已成为影响系统性能的重要因素。目前,为了消除FPGA芯片内的时钟延迟, 减小时钟偏差,主要有利用延时锁相环(DLL)和锁相环(PLL)两种方法,而其 各自又分为数字设计和模拟设计。虽然用模拟的方法实
  3. 所属分类:硬件开发

    • 发布日期:2018-01-10
    • 文件大小:2097152
    • 提供者:drjiachen
  1. FPGA基础入门-DDR2读写工程文件

  2. 与教程--FPGA基础入门【9】开发板外部存储器DDR2访问--相应的源代码。 根目录包含: 1. 相关文档,nexys4ddr_rm.pdf是开发板文档;1Gb_DDR2是DDR2芯片文档;ug586_7Series_MIS.pdf是与Xilinx MIG IP相关的文档 2. src/包含所有源代码 3. sim/包含所有仿真所需文件(库文件过大需要自己从Vivado编译) 4. ddr2/包含Vivado 工程文件
  3. 所属分类:其它

    • 发布日期:2019-08-14
    • 文件大小:16777216
    • 提供者:qimodiy
  1. 专用集成电路实验指导书

  2. 了解Xilinx ISE 6.2软件的功能。 掌握Xilinx ISE 6.2的VHDL输入方法。 掌握Xilinx ISE 6.2的原理图文件输入和元件库的调用方法。 掌握Xilinx ISE 6.2软件元件的生成方法和调用方法。 掌握Xilinx ISE 6.2编译、功能仿真和时序仿真。 掌握Xilinx ISE 6.2原理图设计、管脚分配、综合与实现、数据流下载方法。 了解所编电路器件资源的消耗情况。
  3. 所属分类:嵌入式

  1. 基于MAX+ PLUS 的十进制计数器的设计

  2. 摘要:MAX+PLUSⅡ软件是一种易学易用的设计开发环境,它在数字电路设计中的应用越来越广泛。基于此,首先介绍了MAX+PLUSⅡ软件常用的设计输入方法;其次设计了十进制计数电路,并用MAX+PLUSⅡ软件对电路进行了仿真;最后将该电路图下载到实验箱验证了其功能的正确性。0引言MAX+PLUSⅡ开发系统是易学易用的完全集成化的设计开发环境。目前已发行10.0版本。该软件与LATTICE公司的iSPEXPERT及XILINX的FOUNDATION相比具有使用简单,操作灵活,支持的器件多,设计输入方
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:358400
    • 提供者:weixin_38662213
  1. EDA/PLD中的CPLD/FPGA器件的开发过程

  2. 实现PLD器件功能最关键的技术是计算机辅助设计(CAD)。CAD技术和设计软件及开发环境对于 CPLD/FPGA的设计至关重要,尤其是FPGA器件更依赖于开发软件,CPLD/FPGA器件厂商都推出了自己的集成 开发环境(IDE),Xilinx公司最新的IDE为ISE 9.1,Altera公司的IDE为QUARTUS II。应用这些IDE软件 ,可以实施以下任务:初始的设计输人、综合、实现(包括翻译、映射、布局布线)、仿真验证及器件的 下载配置,来完成完整的设计流程,如图1所示。 图1    G
  3. 所属分类:其它

    • 发布日期:2020-11-13
    • 文件大小:56320
    • 提供者:weixin_38551431
  1. EDA/PLD中的20×18位符号定点乘法器的FPGA实现

  2. 摘要:在数字信号处理中经常需要进行乘法运算,乘法器的设计对整个器件的性能有很大的影响,在此介绍20×18比特定点阵列乘法器的设计。采用基4-Booth算法和4-2压缩的方案,并采用先进的集成电路工艺,使用SMIC 0.18 μm标准单元库,提高了乘法器的速度,节省了器件。利用Xilinx FPGA(xc2vp70-6ffl517)对乘法器进行了综合仿真,完成一次乘法运算的时间为15.922 ns,在减少乘法器器件的同时,提高了乘法器的速度,降低了器件的功耗。   随着计算机和信息技术的快速发展
  3. 所属分类:其它

    • 发布日期:2020-11-10
    • 文件大小:302080
    • 提供者:weixin_38689824
  1. ISE_LIB.rar

  2. Xilinx ISE 编译好的仿真库。与modelsim关系的步骤直接百度即可。拓展资料可以参考阅读我的博文,希望对各位有所帮助。
  3. 所属分类:电信

    • 发布日期:2020-12-01
    • 文件大小:164626432
    • 提供者:qq_22168673
« 1 2 34 »