您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. Xlinx ISE 9.X FPGA_CPLD设计指南

  2. Xilinx ISE 9.x FPGA/CPLD设计指南 目录 (这是本书的第1页到76页,只因只能上传小于20M的文件,其它的也已上传) 第1章 FPGA设计简介 1 1.1 FPGA结构简介 2 1.1.1 总体结构 2 1.1.2 可配置逻辑块CLB 3 1.1.3 输入输出模块(Input/Output Block) 6 1.1.4 块RAM(BlockRAM) 9 1.2 最新FPGA产品──Virtex-5 10 1.2.1 Virtex-5的特点 10 1.2.2 Virtex-
  3. 所属分类:硬件开发

    • 发布日期:2009-11-27
    • 文件大小:18mb
    • 提供者:jiemizhe000
  1. Xlinx ISE 9.X FPGA_CPLD设计指南

  2. Xilinx ISE 9.x FPGA/CPLD设计指南 目录 (这是本书的第77页到140页,只因只能上传小于20M的文件,其它的也已上传) 第1章 FPGA设计简介 1 1.1 FPGA结构简介 2 1.1.1 总体结构 2 1.1.2 可配置逻辑块CLB 3 1.1.3 输入输出模块(Input/Output Block) 6 1.1.4 块RAM(BlockRAM) 9 1.2 最新FPGA产品──Virtex-5 10 1.2.1 Virtex-5的特点 10 1.2.2 Virte
  3. 所属分类:硬件开发

    • 发布日期:2009-11-27
    • 文件大小:19mb
    • 提供者:jiemizhe000
  1. 数字式CMOS摄像头在智能车中的应用

  2. CMOS图像传感器可通过CMOS技术将像素阵列与外围支持电路(如图像传感器核心、单一时钟、所有的时序逻辑、可编程功能和A/D转换器)集成在同一块芯片上。与CCD(电容耦合器件)图像传感器相比,CMOS图像传感器将整个图像系统集成在一块芯片上,具有体积小、重量轻、功耗低、编程方便、易于控制等优点;同时,可通过I2C、SPI等接口配置其曝光时间、增益控制等功能,可控性强。因此,CMOS图像传感器的应用已经变得越来越广泛。
  3. 所属分类:硬件开发

    • 发布日期:2013-07-18
    • 文件大小:44kb
    • 提供者:u011443660
  1. 51单片机I2C

  2. 51系列单片机常用IO口,模拟I2C读写程序,读写时序可调,速度可配置。
  3. 所属分类:C

    • 发布日期:2014-12-04
    • 文件大小:2kb
    • 提供者:wuxbfl
  1. 基于FPGA的嵌入式图像处理系统设计(中文版PDF)

  2. 《基于fpga的嵌入式图像处理系统设计》详细介绍了fpga(field programmable gatearray,现场可编程门阵列)这种新型可编程电子器件的特点,对fpga的各种编程语言的发展历程进行了回顾,并针对嵌入式图像处理系统的特点和应用背景,详细介绍了如何利用fpga的硬件并行性特点研制开发高性能嵌入式图像处理系统。作者还结合自己的经验,介绍了研制开发基于fpga的嵌入式图像处理系统所需要的正确思路以及许多实用性技巧,并给出了许多图像处理算法在fpga上的具体实现方法以及多个基于f
  3. 所属分类:硬件开发

    • 发布日期:2015-02-09
    • 文件大小:53mb
    • 提供者:johnllon
  1. msp430x2xx中文版用户指南

  2. 官方用户指南中文版,非常详细,很有用,以下是目录 perface...................................................................................................................................... 21 1 简介 ..........................................................................
  3. 所属分类:硬件开发

    • 发布日期:2015-05-22
    • 文件大小:4mb
    • 提供者:zengxianyu18
  1. stm32f0 i2c时序配置

  2. stm32f0 i2c时序配置 自动生成 快捷开发,自动生成计算
  3. 所属分类:C

    • 发布日期:2018-03-05
    • 文件大小:308kb
    • 提供者:xlg561
  1. 本人花了300块钱购买的图像处理教程-带开发版。

  2. 本人花了300块钱购买的图像处理教程-带开发版。保证是一手资料,在别处你指定找不到。7. HDL-VIP CMOS 视频图像算法处理 .................................................108 7.1. Bingo 版 HDL-VIP 时序约定.......................................................108 7.1.1. VIP_Image_Processor 接口约定..............
  3. 所属分类:硬件开发

    • 发布日期:2018-10-18
    • 文件大小:10.38mb
    • 提供者:tanianqingdi
  1. 软件-基于WiFi的网络授时时钟设计V1.0.7z

  2. 主控芯片是STM32F103C8T6,WiFi模块用的是ESP-12F,用到了时钟芯片、按键、OLED显示屏。bsp_usart1.c是用来串口调试使用,可以打印在电脑串口调试助手上显示;bsp_SysTick.c是用来生成精准的延时函数,用于I2C通讯等对时序敏感的接口;bsp_esp8266.c里面是对WiFi模块的一些初始化配置和WiFi的功能函数;Common.c里面是一些辅助函数;test.c里面是实现WiFi配网应用和API接口调用及解析;oled.c里面显示屏的初始化配置和显示功
  3. 所属分类:C

    • 发布日期:2019-05-13
    • 文件大小:217kb
    • 提供者:ps574134526
  1. AM335Bootload流程分析.pdf

  2. AM335Bootload流程分析,描述了uboot的启动过程和主要函数的调用过程根据am335X的芯片技术手册,获取图三,此图为芯片上电时序要求。满足该要求方法有: 可以选用特定的PMC,乜可以使用分离电源芯片,但必须严格要求上电时序。而PMC在设计上 简单,可参考T的电源芯片设计。 Figure 26-2 Public ROM Code Boot Procedure From public startup Dead loop in public VDDS RTC Set up the boo
  3. 所属分类:嵌入式

    • 发布日期:2019-10-31
    • 文件大小:820kb
    • 提供者:qq_36310253
  1. FU6811-18-31芯片资料全.pdf

  2. FU68XX芯片数据手册 双核:电机专用引擎 ME 和 8051 内核。ME 硬件自动完成电机 FOC/BLDC 运算控制; 8051内核用于参数配置和日常事务处理  指令周期大多为 1T 或 2T  16Kx8bit Flash ROM、带 CRC 校验功能、支持程序自烧录和代码保护功能  256x8bit IRAM,4Kx8bit XRAM  ME:集成低通滤波器(LPF)、比例积分器(PI)、SVPWM/SPWM、FOC 模块  单周期 16*16 位乘法器,
  3. 所属分类:C

    • 发布日期:2019-10-04
    • 文件大小:25mb
    • 提供者:weixin_45563085
  1. HC32F460系列用户手册v1.1.pdf

  2. 国产CPU M4 数据手册资料 HC32F460系列用户手册v1.1DSC华大半导体 前言 非常感谢大家对华大半导体产品的支持和信赖。 使用本系列产品前,请系统阅读本手册和“数据手册”。 本手册的目的和对象读者 本手册主要介绍本系列的功能、操作事项和使用方法。对象读者为使用本系列实际开发产品的工程 师 ※本手册介绍外设功能的构成和操作说明,但不包括该系列的规格说明。关于芯片规格,详情参见 其对应的“数据手册”。 样本程序和开发环境 华大半导体提供外设功能运行用的样本程序和本系列所需的开发环境说明
  3. 所属分类:硬件开发

    • 发布日期:2019-09-14
    • 文件大小:17mb
    • 提供者:hzchinazgx
  1. AN4221_STM32自举程序中使用的I2C协议.PDF

  2. AN4221_STM32自举程序中使用的I2C协议AN4221 表格索引 表格索引 适用产品 表2. l2C自举程序指令 6 表3 自举程序协议以版本.. 表4 文档修订历史 .,48 DoclD024055 ReV 2 3/49 图片索引 AN422 图片索引 图1 使用12C的STM32自举程序. 5 图2. Get指令:主机端 8 图3 Get指令:器件端 图4 Get version:主机端 .,10 图5 Get version:器件端 图6 Get|D指令:主机端 12 图7 Ge
  3. 所属分类:其它

    • 发布日期:2019-09-14
    • 文件大小:706kb
    • 提供者:weixin_38744375
  1. I2C总线协议中文版.pdf

  2. 该文档介绍了I2C总线,是中文文档,非英文文档,对于看英文文档头大的读者是一个不错的选择广州周立功单片机发展有限公司Tel:(020)3873097638730977Fax:38730925htp:/v.zlgmcu.com 1.序 1.1版本1.0-1992 1992fC总线规范的这个版本有以下的修正 删除了用软件编程从机地址的內容。因为实现这个功能相当复杂,而且不被使用。 刖除了“低速模式”。实际上这个模式是整个PC总线规范的子集,不需要明确地详细说明 增加了快速樸式。它将位速率増加4倍到达
  3. 所属分类:其它

    • 发布日期:2019-09-04
    • 文件大小:852kb
    • 提供者:wzc18743083828
  1. 进口芯片替代芯片汇总-MS1112.pdf

  2. 进口芯片替代芯片汇总-MS1112.pdf3瑞盟科技 MS1112 极限参数 参数 符号 参数范围 供电电压 VDD 0 6 V 输入电流 ⅠIN 100mA,瞬间电流 mA 输入电流 LIN l0mA,持续电流 匚模拟输入(A到(ND VIN 0.3-VDD+0.3 SDA,SCL电压到地 V 0.5~6 最大结温 C 工作湿度 40~125 存储温度 Tst 60~150 C 烨接温度 T 300 电气参数 测试条件:-40C到85C,VDD-5V,除非另有说明 参 数 测试条件 最小值 典
  3. 所属分类:其它

  1. 进口芯片替代芯片汇总-MS523完美替换RC523_V1.0.pdf

  2. 进口芯片替代芯片汇总-MS523完美替换RC523_V1.0.pdf3瑞盟科技 MS523 快速参考数据 衣1.快速参考数据 符号 参数 条件 最小值典型值最大值单位 模拟电源 VDD(PVDDSVDDAVDDD-VDDTVDD:2]25336 DDD 数字电源 VSSA==VSS(PVSS)-VSSITVSS0V31 2.5 3.6 DDOTVDD lDD电源 2. 3.6 DD(PVDD PvDD电源 1.6 1.8 vsn)SwD电源Vss=、Vsm- VSS(PVSS)=VSSITVss
  3. 所属分类:其它

  1. 接口/总线/驱动中的基于FPGA的I2C SLAVE模式总线的设计方案

  2. 摘要:本文以标准的I2C 总线协议为基础,提出了一种基于FPGA的I2C SLAVE 模式总线的设计方案。方案主要介绍了SLAVE 模式的特点。给出了设计的原理框图和modelsim 下的行为仿真时序图。经过实际应用,证实了本方案操作简便,实用性强。   0 引言   由于在嵌入式系统开发中越来越多的应用到FPGA,而一些嵌入式CPU,比如STM32 为了降低成本,减小封装尺寸,没有外接专门的CPU 读写总线,而只提供了一些如SPI 和I2C 的接口。而且在应用中经常有数据要配置到FPGA
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:263kb
    • 提供者:weixin_38508821
  1. 基于FPGA的视频监控系统

  2. 提出了基于FPGA的视频监控系统整体实现方案。首先介绍了在FPGA中设计I2C总线配置模块对视频处理芯片进行合理的配置,然后简单介绍了视频信号的处理过程。经过处理后的视频信号通过乒乓机制存储到SDRAM缓存,最后按照VGA的时序送到显示器正常显示。本设计采用VerilogHDL语言编写程序,并用Modelsim软件进行仿真,采用ISE下载到Virtex-II XC2VP30 FFG896开发板实现了视频监控功能。
  3. 所属分类:其它

    • 发布日期:2020-10-18
    • 文件大小:274kb
    • 提供者:weixin_38708105
  1. Coo1Runner-Ⅱ器件I2C接口协议

  2. 这里将说明I2C的主要通信协议,更详细的说明和时序图请参考I2C规范文档。  I2C总线包括两个信号线,即SDA和SCL。所有通信都发生在这两个信号线上,连接到同一条总线上的设备数目受限于最大的总线电容。SDA和SCL都是双向的,通过上拉电阻连接到系统电源。总线空闲时,这两个总线保持高电平。在总线上的I2C设备的输出数据阶段,必须是漏极开路或是集电极开路以实现线与功能。  每个设备都有唯一的地址,可以工作在发送模式或接收状态,也可以被配置为主设备或从设务。方设备启动一次总线数据传输,并产生时钟信
  3. 所属分类:其它

    • 发布日期:2020-11-17
    • 文件大小:79kb
    • 提供者:weixin_38614825
  1. 嵌入式系统/ARM技术中的基于VHDL的I2C总线控制核设计

  2. 摘要:从状态机的角度,介绍一种I2C控制核的VHDL设计方法。将其嵌入到FPGA中,用于实现与TMS320C6000系列DSP的接口,并配合DSP的软件完成对视频采集与显示处理系统中数字视频编、解码器工作模式寄存器的配置及其状态查询。着重介绍I2C控制核的总体设计方案,详细描述其内部命令状态机和时序状态机的工作原理及相应的VHDL代码。此外,介绍I2C控制核与DSP相互通信中断处理机制的VHDL实现方法。最后,给出在Xilinx公司的ISE6.1+ModelSimXE5.7c软件平台中进行EDA
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:104kb
    • 提供者:weixin_38654380
« 12 »