您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. Verilog HDL硬件描述语言.rar

  2. www.bestlinux.cn西安万达嵌入式 目 录 译者序 前言 第1章 简介 1 1.1 什么是Verilog HDL? 1 1.2 历史 1 1.3 主要能力 1 第2章 HDL指南 4 2.1 模块 4 2.2 时延 5 2.3 数据流描述方式 5 2.4 行为描述方式 6 2.5 结构化描述形式 8 2.6 混合设计描述方式 9 2.7 设计模拟 10 第3章 Verilog语言要素 14 3.1 标识符 14 3.2 注释 14 3.3 格式 14 3.4 系统任务和函数 15
  3. 所属分类:C++

    • 发布日期:2009-05-06
    • 文件大小:4mb
    • 提供者:qiang215510171
  1. Verilog教程(PDF格式)

  2. 目 录 译者序 前言 第1章 简介 1 1.1 什么是Verilog HDL? 1 1.2 历史 1 1.3 主要能力 1 第2章 HDL指南 4 2.1 模块 4 2.2 时延 5 2.3 数据流描述方式 5 2.4 行为描述方式 6 2.5 结构化描述形式 8 2.6 混合设计描述方式 9 2.7 设计模拟 10 第3章 Verilog语言要素 14 3.1 标识符 14 3.2 注释 14 3.3 格式 14 3.4 系统任务和函数 1 5 3.5 编译指令 15 3.5.1 `defi
  3. 所属分类:C++

    • 发布日期:2009-05-11
    • 文件大小:3mb
    • 提供者:xiongyanping
  1. Verilog 教程

  2. 第1章 简介 1 1.1 什么是Verilog HDL? 1 1.2 历史 1 1.3 主要能力 1 第2章 HDL指南 4 2.1 模块 4 2.2 时延 5 2.3 数据流描述方式 5 2.4 行为描述方式 6 2.5 结构化描述形式 8 2.6 混合设计描述方式 9 2.7 设计模拟 10 第3章 Verilog语言要素 14 3.1 标识符 14 3.2 注释 14 3.3 格式 14 3.4 系统任务和函数 15 3.5 编译指令 15 3.5.1 `define和`undef 15
  3. 所属分类:C++

  1. 很好的verilog hdl 教程

  2. 第1章 简介 1 1.1 什么是Verilog HDL? 1 1.2 历史 1 1.3 主要能力 1 第2章 HDL指南 4 2.1 模块 4 2.2 时延 5 2.3 数据流描述方式 5 2.4 行为描述方式 6 2.5 结构化描述形式 8 2.6 混合设计描述方式 9 2.7 设计模拟 10 第3章 Verilog语言要素 14 3.1 标识符 14 3.2 注释 14 3.3 格式 14 3.4 系统任务和函数 15 3.5 编译指令 15 3.5.1 `define和`undef 15
  3. 所属分类:C++

    • 发布日期:2009-08-03
    • 文件大小:3mb
    • 提供者:brucehust
  1. verilog pdf

  2. 目 录 译者序 前言 第1章 简介 1 1.1 什么是Verilog HDL? 1 1.2 历史 1 1.3 主要能力 1 第2章 HDL指南 4 2.1 模块 4 2.2 时延 5 2.3 数据流描述方式 5 2.4 行为描述方式 6 2.5 结构化描述形式 8 2.6 混合设计描述方式 9 2.7 设计模拟 10 第3章 Verilog语言要素 14 3.1 标识符 14 3.2 注释 14 3.3 格式 14 3.4 系统任务和函数 1 5 3.5 编译指令 15 3.5.1 `defi
  3. 所属分类:C++

    • 发布日期:2009-08-20
    • 文件大小:4mb
    • 提供者:renesas2
  1. VerilogHDL教程

  2. 目 录 译者序 前言 第1章 简介 1 1.1 什么是Verilog HDL? 1 1.2 历史 1 1.3 主要能力 1 第2章 HDL指南 4 2.1 模块 4 2.2 时延 5 2.3 数据流描述方式 5 2.4 行为描述方式 6 2.5 结构化描述形式 8 2.6 混合设计描述方式 9 2.7 设计模拟 10 第3章 Verilog语言要素 14 3.1 标识符 14 3.2 注释 14 3.3 格式 14 3.4 系统任务和函数 1 5 3.5 编译指令 15 3.5.1 `defi
  3. 所属分类:C++

    • 发布日期:2009-08-30
    • 文件大小:3mb
    • 提供者:icomechang
  1. Verilog HDL硬件描述语言.rar

  2. 目 录 译者序 前言 第1章 简介 1 1.1 什么是Verilog HDL? 1 1.2 历史 1 1.3 主要能力 1 第2章 HDL指南 4 2.1 模块 4 2.2 时延 5 2.3 数据流描述方式 5 2.4 行为描述方式 6 2.5 结构化描述形式 8 2.6 混合设计描述方式 9 2.7 设计模拟 10 第3章 Verilog语言要素 14 3.1 标识符 14 3.2 注释 14 3.3 格式 14 3.4 系统任务和函数 1 5 3.5 编译指令 15 3.5.1 `defi
  3. 所属分类:C++

    • 发布日期:2009-09-15
    • 文件大小:3mb
    • 提供者:wsedwsed
  1. verilog hdl FPGA硬件描述语言

  2. 目 录 译者序 前言 第1章 简介 1 1.1 什么是Verilog HDL? 1 1.2 历史 1 1.3 主要能力 1 第2章 HDL指南 4 2.1 模块 4 2.2 时延 5 2.3 数据流描述方式 5 2.4 行为描述方式 6 2.5 结构化描述形式 8 2.6 混合设计描述方式 9 2.7 设计模拟 10 第3章 Verilog语言要素 14 3.1 标识符 14 3.2 注释 14 3.3 格式 14 3.4 系统任务和函数 15 3.5 编译指令 15 3.5.1 `defin
  3. 所属分类:C++

    • 发布日期:2010-04-14
    • 文件大小:86kb
    • 提供者:yangxujunboy
  1. VerilogHDL硬件描述语言

  2. 目 录 译者序 前言 第1章 简介 1 1.1 什么是Verilog HDL? 1 1.2 历史 1 1.3 主要能力 1 第2章 HDL指南 4 2.1 模块 4 2.2 时延 5 2.3 数据流描述方式 5 2.4 行为描述方式 6 2.5 结构化描述形式 8 2.6 混合设计描述方式 9 2.7 设计模拟 10 第3章 Verilog语言要素 14 3.1 标识符 14 3.2 注释 14 3.3 格式 14 3.4 系统任务和函数 15 3.5 编译指令 15 3.5.1 `defin
  3. 所属分类:C++

    • 发布日期:2010-04-14
    • 文件大小:4mb
    • 提供者:yangxujunboy
  1. Verilog HDL硬件描述语言教程

  2. 第1章 简介 1 1.1 什么是Verilog HDL? 1 1.2 历史 1 1.3 主要能力 1 第2章 HDL指南 4 2.1 模块 4 2.2 时延 5 2.3 数据流描述方式 5 2.4 行为描述方式 6 2.5 结构化描述形式 8 2.6 混合设计描述方式 9 2.7 设计模拟 10 第3章 Verilog语言要素 14 3.1 标识符 14 3.2 注释 14 3.3 格式 14 3.4 系统任务和函数 15 3.5 编译指令 15 3.5.1 `define和`undef 15
  3. 所属分类:C++

    • 发布日期:2010-05-08
    • 文件大小:3mb
    • 提供者:youyouyike
  1. mos晶体管模型建模

  2. Yannis Tsividis ,第3版,mos晶体管建模
  3. 所属分类:讲义

    • 发布日期:2014-08-28
    • 文件大小:25mb
    • 提供者:u010984849
  1. 电子元件建模

  2. 本文首先介绍了电子器件计算机模拟的分类、MOSFET的建模发展动态、对器 件模型的要求以及模型参数的提取方法。在第二章中建立了MOS晶体管在直流端 电压条件下的工作模型;第三章推导了MOSFET的大信号模型,这两类模型不同 于传统模拟软件例如PSP工CE中的等效电路模型,而是从模型方程出发,采用数 值模拟的方法,提高了模拟的精度。第四章和第五章分别建立了MOS晶体管低频、 中频、高频的小信号模型,虽然借鉴了PSP工CE模拟软件中用等效电路模型的方 法,但是本文分别讨论了准静态和非准静态时器件的
  3. 所属分类:C/C++

    • 发布日期:2018-05-02
    • 文件大小:2mb
    • 提供者:qq_39818358
  1. MOS器件建模及仿真

  2. 以硅基器件为代表的半导体器件在电子信息技术及产业中的应用使人类社会已进入了信息化、网络化时代. 在全球信息化和经济全球化的进程中, 以通信、计算机、网络、家电为代表的信息技术和信息产业获得了迅猛发展,而信息技术的迅速发展依赖于半导体技术的迅猛发展,所以说,半导体技术是信息技术的基石。
  3. 所属分类:专业指导

  1. LTspice_MOS Tool.rar

  2. VDmostool软件是一款LTspice中MOS建模软件。它可以从MOS数据手册创建板级mosfet模型,该模型只能在LTspice中使用。 这是因为它利用了称为VDMOS的新mosfet模型,并且仅在LTspice中可用。 该设备替代了子电路模型,子电路模型通常不起作用,即使可以工作,也会因模拟运行太慢而无法完全使用。 LTspice中的VDmos模型不是子电路,而是使用模型语句的新的内置设备模型。 进行了一些改进,从而使模拟运行更快。
  3. 所属分类:硬件开发

    • 发布日期:2020-03-28
    • 文件大小:1mb
    • 提供者:gaoyong_wang
  1. Delta Sigma调制器非理想因素建模.pdf

  2. 系统构建并研究了开关电容积分器delta sigma 调制器非理想因素行为级建模第4期 雷鑑铭,等 elta Sigma调制器丰理想因素建模 145 S(f=I Ho(f)12SN()+ Sold(f) (5) ⑦ MATLA配 Soldo)= Hn(f)IESN(f k gama(A) 140 k Noise PSd befor folded 145 Noisc PSD afrer folded Fig 4 Function gama(A)model in Simulink 印P江「非R「网
  3. 所属分类:其它

    • 发布日期:2019-05-25
    • 文件大小:201kb
    • 提供者:weixin_45123708
  1. MOS晶体管的讲解非常详细

  2. 详细讲解MOS管的用途以及识别各种MOS管。对MOS管更深刻的解析
  3. 所属分类:电子政务

    • 发布日期:2016-12-02
    • 文件大小:2mb
    • 提供者:u010020582
  1. MOS管短沟道效应及其行为建模

  2. 随着集成电路工艺的不断革新,集成电路器件的尺寸不断减小,当MOS管的尺寸小到一定程度时,会出现短沟道效应,此时MOS管特性与通常相比有很大不同。本文介绍了描述短沟道MOS管特性的一些公式,然后利用硬件描述语言VHDL2AMS对短沟道MOS管进行了行为建模,并利用混合信号仿真器SMASH5. 5对模型进行了仿真,将短沟道MOS管模型特性与一般模型特性作了比较。
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:238kb
    • 提供者:weixin_38550137
  1. MOS开关

  2. MOS开关有:cmos pmos nmos rcmos rpmos rnmos  这类门用来为单向开关建模。即数据从输入流向输出,并且可以通过设置合适的控制输入关闭数据流。pmos(p类型MOS管)、nmos(n类型MOS管),rnmos(r代表电阻)和rpmos开关有一个输出、一个输入和一个控制输入。实例的基本语法如下:gate_type[instance_name] (OutputA, InputB, ControlC);第一个端口为输出,第二个端口是输入,第三个端口是控制输入端。如果nmo
  3. 所属分类:其它

    • 发布日期:2020-12-09
    • 文件大小:31kb
    • 提供者:weixin_38685961
  1. Ge离子注入Ge纳米晶体/ SiO2纳米复合薄膜的介电工程:建模与测量

  2. 利用离子注入技术合成了Ge纳米晶(nc-Ge)嵌入的SiO2纳米复合薄膜。 可以通过改变锗离子注入过程中的注入能量和剂量来调整nc-Ge在SiO2基体中的分布曲线。 因此,可以设计nc-Ge / SiO2纳米复合薄膜的有效介电常数。 纳米复合薄膜的有效金属氧化物半导体导通(MOS)电容已使用子层模型和Maxwell-Garnett有效介质近似值进行了计算,并考虑了与nc-Ge纳米尺寸相对应的降低的介电常数。 另一方面,已经对基于nc-Ge / SiO 2薄膜的MOS结构进行了电容电压测量,以通过
  3. 所属分类:其它

  1. 功率门控单轨MOS电流模式逻辑的建模和尺寸确定

  2. 功率门控单轨MOS电流模式逻辑的建模和尺寸确定
  3. 所属分类:其它

    • 发布日期:2021-03-03
    • 文件大小:725kb
    • 提供者:weixin_38705699
« 12 3 »