您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 2、4、8分频电路的实现方法

  2. 分频系数较大的2N分频电路需要采用标准计数器来实现,此处的方法是直接将计数器的相应位赋给分频电路的输出信号即可实现分频功能。采用这个方法的好处是:一是不需要定义中间信号,设计简单,节约资源;二是可以避免毛刺现象的发生,从而避免了逻辑错误产生的可能性。 采用VHDL和Verilog两种语言实现的2分频、4分频和8分频。 Verilog实现方法,给出了测试文件和仿真波形。
  3. 所属分类:嵌入式

    • 发布日期:2009-06-10
    • 文件大小:30kb
    • 提供者:xiang_jia
  1. VHDL写的51核学习HDL语言基本语法和基本数字器件的描述以后可以写个简化51核,能对MCU的构架、处理流程有个清晰的概念。

  2. VHDL和Verilog写的51核,学习HDL语言基本语法和基本数字器件的描述以后可以写个简化51核,能对MCU的构架、处理流程有个清晰的概念。
  3. 所属分类:专业指导

    • 发布日期:2009-06-24
    • 文件大小:955kb
    • 提供者:fangmingoy
  1. Verilog HDL程序设计与实践--云创工作室编著

  2. 有点大,分为两部分(上和下),还有一个超星阅读器 第1章 EDA设计与Verilog HDL语言概述   1.1 EDA设计概述   1.1.1 EDA技术简介   1.1.2 EDA与传统电子系统设计方法   1.1.3 可编程逻辑器件对EDA技术的要求   1.2 Verilog HDL语言简介   1.2.1 硬件描述语言说明   1.2.2 Verilog HDL语言的历史   1.2.3 Verilog HDL语言的能力   1.2.4 Verilog HDL和VHDL语言的比较  
  3. 所属分类:嵌入式

    • 发布日期:2009-08-04
    • 文件大小:14mb
    • 提供者:kygreen
  1. 华为大规模逻辑设计指导书

  2. 华为内部资料,包括VHDL语言编写规范、VERILOG语言编写规范、可编程ASIC设计方法简介、同步电路设计技术及规则、VHDL数字电路设计指导等等
  3. 所属分类:专业指导

    • 发布日期:2009-08-22
    • 文件大小:1mb
    • 提供者:yuxiangzi328
  1. Verilog VHDL硬件描述语言教程

  2. Verilog HDL是一种硬件描述语言,用于从算法级、门级到开关级的多种抽象设计层次的 数字系统建模。被建模的数字系统对象的复杂性可以介于简单的门和完整的电子数字系统之 间。数字系统能够按层次描述,并可在相同描述中显式地进行时序建模。
  3. 所属分类:其它

    • 发布日期:2009-09-01
    • 文件大小:3mb
    • 提供者:xiaoping2009
  1. 华为公司有关用VHDL、Verilog HDL语言设计数字电路的指导书

  2. 本资料主要是华为公司内部制定的有关用VHDL、Verilog HDL语言设计数字电路的指导书,主要是技术要求,标准,及规范
  3. 所属分类:硬件开发

    • 发布日期:2009-09-13
    • 文件大小:3mb
    • 提供者:xj1112552
  1. 解决初学者疑惑:VHDL、Verilog,System+verilog比较

  2. 很多初学者不知道是用verilog还是VHDL,这里有很好的资料,供大家参考
  3. 所属分类:专业指导

    • 发布日期:2010-04-29
    • 文件大小:73kb
    • 提供者:zhaojunhuhao
  1. 解决初学者疑惑:VHDL、Verilog,System+verilog比较.pdf

  2. 解决初学者疑惑:VHDL、Verilog,System+verilog比较.pdf
  3. 所属分类:专业指导

    • 发布日期:2010-07-14
    • 文件大小:73kb
    • 提供者:hglikun
  1. VHDL & Verilog HDL 简明教程

  2. 我们了解一下什么是硬件描述语言以及数字系统设计中的一些基本概念。在 设计中,FPGA、CPLD 等可编程器件得到了越来越多的应用,其一是因为这些器件可以在其 中实现许多分立元器件实现的功能,这样就缩小了电路板的面积;其二,这些器件的可编程 使得设计可以随时变更,而不需要重新布线制板。当我们的设计验证通过之后,如果需要大 批量生产时候,我们可以把可编程器件中的设计交给半导体厂商进行流片,这样可以大大降 低生产成本,如果设计的芯片有较好的通用性,我们还可以去出售自己设计的芯片了。EDA (Elec
  3. 所属分类:嵌入式

    • 发布日期:2011-08-10
    • 文件大小:270kb
    • 提供者:yiweiguo
  1. Verilog与VHDL语言编程

  2. 该资源包括对FPAG的介绍及其编程语言的详解,还包含有编程实例,如键盘、指示灯、液晶等。
  3. 所属分类:嵌入式

    • 发布日期:2011-11-16
    • 文件大小:7mb
    • 提供者:jjlijj
  1. 解决初学者疑惑:VHDL、Verilog,System verilog比较

  2. 解决初学者疑惑:VHDL、Verilog,System verilog比较
  3. 所属分类:Web开发

    • 发布日期:2012-03-31
    • 文件大小:73kb
    • 提供者:dengyuance
  1. Verilog HDL 入门教程

  2. Verilog HDL 入门教程当前业界的硬件描述语言中主要有VHDL 和Verilog HDL。公司根据本身ASIC设计现有的特 点、现状,主推Verilog HDL 语言
  3. 所属分类:嵌入式

    • 发布日期:2013-04-06
    • 文件大小:269kb
    • 提供者:u010187078
  1. Verilog +HDL(清晰pdf)

  2. 全书共分9 章,各章内容简要介绍如下。 • 第1 章:介绍HDL 的设计方法, Verilog 与VHDL 、C 等语言的区别,以及 HDL 语言的设计与验证流程。 • 第2 章:介绍Verilog 的语言基础. • 第3 章:重点介绍Verilog 的3 种描述方法和不同的设计层次. • 第4 章:介绍RTL 建模的概念和一些常用电路的Verilog 设计方法,最后引申 出Verilog 语言的可综合子集。 第5 章:总结了常用的RTL 同步设计原则,逐一介绍了设计模块的划分、设 计组合逻辑
  3. 所属分类:C/C++

    • 发布日期:2013-07-01
    • 文件大小:14mb
    • 提供者:dongzhongyan
  1. vhdl和verilog相互转化的工具

  2. vhdl和verilog相互转化的工具,为一些“懒人”提供方便;不过建议二者都学学。
  3. 所属分类:其它

    • 发布日期:2008-12-27
    • 文件大小:3mb
    • 提供者:jjkwz
  1. vhdl+systemverilog+verilog.rar

  2. ultraedit编辑器的vhdl、verilog、systemverilog关键字高亮显示插件
  3. 所属分类:硬件开发

    • 发布日期:2019-09-17
    • 文件大小:6kb
    • 提供者:j_hang
  1. vspi.rar SPI同步总线接口的VHDL/Verilog代码实现,强力推荐

  2. 该程序是一个可完成订制化的SPI双向总线接口,时钟相位、极性,以及分频比全部可通过寄存器进行配置,已经在ISE下通过综合,占用资源少,强烈推荐 压缩包内包含VHDL和Verilog两个版本!
  3. 所属分类:硬件开发

    • 发布日期:2019-08-24
    • 文件大小:13kb
    • 提供者:drjiachen
  1. FPGA优缺点、Verilog HDL与VHDL的优缺点

  2. 本文关于FPGA优缺点、Verilog HDL与VHDL的优缺点的总结整理
  3. 所属分类:其它

    • 发布日期:2020-08-14
    • 文件大小:81kb
    • 提供者:weixin_38500047
  1. EDA/PLD中的使用LeonardoSpectrum综合Xilinx FPGA的VHDL程序

  2. 摘 要: 本文总结了使用LeonardoSpectrum综合Xilinx FPGA的VHDL程序应用,以及在VHDL中使用不同类型RAM的方法。关键词: LeonardoSpectrum;FPGA;VHDLLeonardoSpectrum 是Mentor Graphics公司设计的功能强大的EPLD/FPGA/ASIC综合工具,支持大部分EPLD/FPGA厂商的产品。LeonardoSpectrum支持VHDL、Verilog、EDIF的综合、优化和定时分析,可以运行在Windows 98/
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:60kb
    • 提供者:weixin_38652270
  1. 电源技术中的实际应用时Verilog在许多方面强于VHDL

  2. 在实际应用时Verilog在许多方面强于VHDL: Verilog代码短于VHDL,综合结果 规模小于VHDL。 Verilog易学、易用,学习周期短 Verilog贴近硬件,尤其在ASIC设计方面Verilog能描述最低层的结构,VHDL则不能。 VHDL更依赖于综合器的综合能力,而现阶段的综合器还没到达某个层次。 Verilog的库支持更好,它本身来至企业标准;VHDL的综合与仿真库往往需要其他语言基础之上。
  3. 所属分类:其它

    • 发布日期:2020-12-09
    • 文件大小:36kb
    • 提供者:weixin_38623000
  1. FSK调制解调的matlab、Verilog、VHDL代码

  2. 这是FSK二进制频移键控的仿真和FPGA实现的代码,用matlab做了连续、非连续fsk的仿真,用quartus进行verilog和VHDL实现,最后用modelsim进行仿真。
  3. 所属分类:电信

    • 发布日期:2021-03-19
    • 文件大小:37mb
    • 提供者:dovings
« 12 3 4 5 6 7 8 9 10 »