您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 使用CD4511设计带锁存、显示功能的八路抢答器电路.doc

  2. CD4511是一片CMOSBCD—锁存/7段译码/驱动器,用于驱动共阴极LED(数码管)显示器的BCD码-七段码译码器。具有BCD转换、消隐和锁存控制、七段译码及驱动功能的CMOS电路能提供较大的拉电流。可直接驱动共阴LED数码管。下面将介绍基于CD4511的八路抢答器电路的设计。   1、抢答器同时供8名选手或8个代表队比赛,分别用8个按钮S1~S8表示。   2、设置一个系统清除和抢答控制开关S,该开关由主持人控制。   3、抢答器具有锁存与显示功能。即选手按动按钮,锁存相应的编号,并在L
  3. 所属分类:其它

    • 发布日期:2019-07-23
    • 文件大小:393216
    • 提供者:weixin_39841856
  1. matlab开发-Schnorreuchneradaptivesearchradiuspheredecoder

  2. matlab开发-Schnorreuchneradaptivesearchradiuspheredecoder。用于m-qam调制mimo类型问题的深度优先堆栈顺序译码器
  3. 所属分类:其它

    • 发布日期:2019-08-28
    • 文件大小:9216
    • 提供者:weixin_38743602
  1. IOI国家集训队论文集1999-2019

  2. # 国家集训队论文列表(1999-2019) ___点击目录快速跳转:___ - _国家集训队论文列表(1999-2019)_ * [_1999_](#1999) * [_2000_](#2000) * [_2001_](#2001) * [_2002_](#2002) * [_2003_](#2003) * [_2004_](#2004) * [_2005_](#2005) * [_2006_](#2006) * [_2007_](#2007) * [_2008_](#2008) * [_2
  3. 所属分类:讲义

    • 发布日期:2019-09-20
    • 文件大小:110100480
    • 提供者:jiazhendong
  1. 2012-2015年交换技术历年真题.pdf

  2. 2012-2015年交换技术历年真题,务实真题,没有上午的综合真题①“最短路径”原则 首先选择正常路由;正常路由故障或不能用时,再选择第一迂回路由;第一迂回路由故 障或不能用时,再选第二迂回路由。 ②“负荷分担”原则 在同一等级存在的多个路由中,路由间采用负荷分担方式工作。各路由的信令链路组包 含的多条信令链路,也按负荷分担方式工作 试题一[答案】 【问题1 技术方面 电路交换 分组交换 ATM交换 信息传送最小单位 时隙 信元 信息传送最小单位长度 固定 可变 固定 (固定、可变) 复用方式
  3. 所属分类:其它

    • 发布日期:2019-10-14
    • 文件大小:14680064
    • 提供者:qq_27827469
  1. 408真题含答案09-18.pdf

  2. 计算机408考研09-18年打印真题含答案,共155页资源,自己搜集网上的内容,用Acrobat DC合并成一个文件假设某系统总线在一个总线周期中并行传输字节信息,一个总线周期占用个时钟周期,总线时钟频率 为 ,则总线带宽是 假设某计算机的存储系统出 和主存组成,某程序执行过程中访存 次,其中访问 缺失(未 命中)次,则命中率是 卜列迄项中,能引起外部中断的事件是 键盘输入 除数为 浮点运算下溢 访存缺页 单处理机系统中,可并行的是 Ⅰ进程与进程Ⅰ处理机与设备Ⅲ处理机与通道Ⅳ设备与改备 Ⅰ、Ⅱ和
  3. 所属分类:其它

    • 发布日期:2019-10-06
    • 文件大小:5242880
    • 提供者:weixin_38556197
  1. 个人收藏分享-超过200个VHDL代码例程并且附有参考资料(绝对值得分享给大家)

  2. VHDL语言100例 目录检索: 第1例 带控制端口的加法器 第2例 无控制端口的加法器 第3例 乘法器 第4例 比较器 第5例 二路选择器 第6例 寄存器 第7例 移位寄存器 第8例 综合单元库 第9例 七值逻辑与基本数据类型 第10例 函数 第11例 七值逻辑线或分辨函数 第12例 转换函数 第13例 左移函数 第14例 七值逻辑程序包 第15例 四输入多路器 第16例 目标选择器 第17例 奇偶校验器 第18例 映射单元库及其使用举 第19例 循环边界常数化测试 第20例 保护保留字 第
  3. 所属分类:专业指导

    • 发布日期:2019-08-25
    • 文件大小:26214400
    • 提供者:drjiachen
  1. CD4511与555设计八路抢答器66

  2. 八路智能抢答器主要由数字优先编码电路、锁存/译码/驱动电路于一体的CD4511集成电路、数码显示电路和报警电路组成。优先编码电路、CD4511集成电路将参赛队的输入信号在数码显示管上输出,用报警电路对时间进行严格控制,这样就构成了八路智能抢答器电路。
  3. 所属分类:专业指导

    • 发布日期:2013-02-05
    • 文件大小:772096
    • 提供者:hope0715
  1. XDU数据结构上机.zip

  2. 数据结构上机实验手册 1 实验0 数组、指针和结构体 3 题目一 数据集合的表示及运算 3 题目二 约瑟夫问题 3 题目三 复数运算 4 实验一 链表的实现及运算 4 题目一 单链表基本运算 4 题目二 单链表上的排序运算 6 题目三 约瑟夫问题 6 题目四 一元多项式相加、减运算器 6 实验二 栈和队列的实现与应用 7 题目一 数制转换 7 题目二 括号匹配问题 8 题目三 停车场管理 9 题目四 迷宫问题 9 实验三 字符串运算 11 题目一 字符串运算 11 题目二 文学研究助手 1
  3. 所属分类:算法与数据结构

    • 发布日期:2020-06-01
    • 文件大小:286720
    • 提供者:tUnrestrained
  1. 八路抢答器的电路图设计

  2. 本文主要介绍用数电知识设计八路抢答器。优先编码电路、锁存器、译码电路将参赛队的输入信号在显示器上输出,并与主持人开关相连接,即构成了抢答器的主体电路。经过布线、接线、调试等工作后数字抢答器成形。借助较少的外围元件完成抢答的整个过程,设计制作了八路抢答器,设计编程简单,容易理解掌握,且工作稳定可靠。总体电路简单,易于制作。可供8人或8个代表队抢答,并用7段数码管显示首先抢答者的组别号码,有人抢答后自动闭锁其他各路输入,禁止其他人抢答,使其他组的开关失去作用,而显示最先按下抢答键的组别号。只有当主持
  3. 所属分类:专业指导

    • 发布日期:2010-12-02
    • 文件大小:976896
    • 提供者:zhengxin0316
  1. 数字电子电路课程设计-74系列芯片数字抢答器

  2. 基于74系列芯片的优先编码电路、锁存器、译码电路将参赛队的输入信号在数码管上显示,抢答器电路和主持人复位键组成主体电路。通过定时电路将秒脉冲产生的信号在显示器上输出实现计时功能和计分电路,共同构成扩展电路。
  3. 所属分类:嵌入式

    • 发布日期:2010-11-28
    • 文件大小:344064
    • 提供者:xiaoyaoshow
  1. 含有抢答电路 定时电路 报警电路的多功能九路抢答器

  2. 数字抢答器由主体电路与扩展电路组成。优先编码电路、锁存器、译码电路将参赛队的输入信号在显示器上输出;用控制电路和主持人开关启动报警电路,以上两部分组成主体电路。
  3. 所属分类:专业指导

    • 发布日期:2010-06-28
    • 文件大小:86016
    • 提供者:xiaoyaoshow
  1. 数电课设 八路竞赛抢答器

  2. 概述 抢答器是一种应用非常广泛的设备,在各种竞赛、抢答场合中,它能迅速、客观地分辨出最先获得发言权的选手。早期的抢答器只由几个三极管、可控硅、发光管等组成,能通过发光管的指示辩认出选手号码。现在大多数抢答器均使用单片机(如MCS-51型)和数字集成电路,并增加了许多新功能,如选手号码显示、抢按前或抢按后的计时、选手得分显示等功能 本次课设设计的电路选用优先编码器 74LS148 、锁存器 74LS373 、74LS48译码和一个7段数码管组成抢答显示电路;定时显示主要由555定时器秒脉冲产生
  3. 所属分类:硬件开发

    • 发布日期:2010-06-22
    • 文件大小:186368
    • 提供者:izzienevermind
  1. 八路智能抢答器.ms14

  2. (1)抢答器按钮:改变输入的电平信号,低电平有效。 (2)优先编码电路:把输入的高低电平信号编码,74LS148优先编码器及8—3编码器,输出3位2进制数,以代表不同的低电平信号。 (3)锁存器:用的是D触发器,第四个除用来输出2进制数的最高位外,还用于控制信号的锁定,即触发或锁定触发器的工作状态。 (4)数码显示器:用带译码功能的数码管。使用简单、方便 。 (5)主持人控制开关:用来清零和开始工作,设置一个指示灯,当指示灯亮表示开始,灭了表示开关闭合主持人清零。 (6)控制电路:除了第四个D触
  3. 所属分类:其它

    • 发布日期:2020-07-02
    • 文件大小:325632
    • 提供者:m0_45068915
  1. 基于硬件仲裁和串行总线的多机通信

  2. 多个单片机通过串行总线度串行接口(I2C、SPI)存储芯片可以构成简捷、高效的多主机系统。多主机系统需要解决好共用串行总线的仲裁问题,本文给出利用优先编码器74HCl48和译码器74HCl38实现硬件仲裁的解决方法。与软件实现总线仲裁相比,该方法简单可靠,实时性高,可实现总线的预约功能,适用于由各种不同类型的CPU构成的多机系统,进一步提高多主机系统的性能。
  3. 所属分类:其它

    • 发布日期:2020-07-30
    • 文件大小:73728
    • 提供者:weixin_38636461
  1. 基于FPGA的智能呼叫系统的设计

  2. 研究了智能呼叫系统,能实现64人呼叫,在有人呼叫时,启动语言对话系统,实现呼叫者和值班管理员对话,显示第一或优先呼叫者编码,并有光声提示,同时还能存储多人呼叫信息。将系统分成若干部分,主要包括呼叫信号编码和译码电路、呼叫存储电路、语音放大电路、控制电路、模拟电子开关电路、模拟选择/分配电路等部分。数字部分功能用Altera公司的FPGA器件EPF10K10TC144-3实现。
  3. 所属分类:其它

    • 发布日期:2020-10-18
    • 文件大小:324608
    • 提供者:weixin_38725950
  1. 基于4511的八路抢答器.zip

  2. 以4511为核心,Protues8 做相对应的仿真,设计八路数显抢答器。 1.抢答器可以根据抢答情况,显示优先抢答者的号数,同时蜂鸣器发声,表示抢答成功。抢答器由抢答,编码,优先,锁存,数显及复位电路组成; 2.该抢答器电路可同时进行八路优先抢答。按键按下后,蜂鸣器发声,同时(数码管)显示优先抢答者的号数,抢答成功后,再按按键,显示不会改变,除非按复位键。复位后,显示清零,可继续抢答。S1~S8 为抢答键;S9 为复位键;CD4511 是一块含BCD—7 段锁存/译码/驱动电路于一体的集成电路。
  3. 所属分类:电信

    • 发布日期:2020-12-07
    • 文件大小:58368
    • 提供者:sdfgsdvv
  1. Verilog程序设计与仿真作业.docx

  2. 芯片及拓展功能Verilog仿真 芯片清单:CD4532、74X138、74HC4511、74HC151、74HC85、74HC283、74HC/HCT194、74LVC161 拓展功能: 1、 用二片CD4532构成16-4线优先编码器; 2、 用74X139和74X138构成5线-32线译码器; 3、 将两片74LS151连接成一个16选1的数据选择器 4、 用74HC85组成16位数值比较器; 5、 篮球24秒计时显示器。
  3. 所属分类:电信

    • 发布日期:2021-02-18
    • 文件大小:2097152
    • 提供者:qq_42313191
  1. 硬件仲裁和串行总线的多机通信

  2. 摘要多个单片机通过串行总线度串行接口(I2C、SPI)存储芯片可以构成简捷、高效的多主机系统。多主机系统需要解决好共用串行总线的仲裁问题,本文给出利用优先编码器74HCl48和译码器74HCl38实现硬件仲裁的解决方法。与软件实现总线仲裁相比,该方法简单可靠,实时性高,可实现总线的预约功能,适用于由各种不同类型的CPU构成的多机系统,进一步提高多主机系统的性能。关键词多主机系统串行总线I2CSPI硬件仲裁优先编码器引言   随着单片机技术的发展和单片机芯片价格的下降,利用多个相同类型或不同类型的
  3. 所属分类:其它

    • 发布日期:2021-02-03
    • 文件大小:470016
    • 提供者:weixin_38717359
  1. 基于AT89C51的智能抢答与表决计时器的设计与实现

  2. 设计一种基于AT89C51单片机实现的抢答、表决与计时器,分别设计优先编码电路、锁存器、译码电路并将参赛队的输入信号在显示器上输出;报警电路可通过控制电路和主持人开关启动;计时功能通过定时电路和译码电路将秒脉冲产生的信号实现。经过试验模拟仿真,表明本设计抢答器具有反映快、功能多、实用性强的特点。
  3. 所属分类:其它

    • 发布日期:2021-01-31
    • 文件大小:559104
    • 提供者:weixin_38509082
  1. 卷积码在60 GHz芯片间无线互连系统中的性能分析

  2. 针对60 GHz芯片间无线互连系统中信号幅度衰落及多径时延,导致信道产生突发性错误引起误码率增大的问题,从编码增益和译码能耗角度研究了该系统中卷积码的性能。根据60 GHz芯片间无线互连系统特点,分析了适用于此场景的CM7.2信道特性以及编码系统接收信噪比。结合信道编码理论,推导了卷积码的临界距离,得到了编码系统的能效衡量标准。在此理论研究的基础上,通过MATLAB对卷积码进行了蒙特卡洛数值仿真,得到了编码增益,进而分析了最大通信距离。通过QuartusⅡ对卷积码进行了电路能耗仿真,得到了编译码
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:1048576
    • 提供者:weixin_38716423
« 1 2 3 4 5»