您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基于FPGA的卷积码编译码器

  2. 摘要:基于卷积码的编译码原理,使用VHDL语言和FPGA芯片设计并实现了(2,1,3)卷积码编译码器。其中译码器设计采用“截尾”的Vite-rbi译码算法,在支路量度计算、路径量度和译码路径的更新与存储以及判决与
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:303104
    • 提供者:weixin_38748718
  1. 基础电子中的卷积码编码和维特比译码性能的对比分析

  2. 摘要:本文对比了在加性高斯白噪声(AWGN)信道下经BPSK调制后的数据不编码与添加卷积编码后接收到的信道输出的误码性能,并通过对比对卷积码性能进行分析。采用MATLAB自编函数对卷积码以及维特比译码进行仿真,且对其性能进行分析。由于卷积码有性能floor,编码增益随信噪比降低而体现不明显。   1.引言   卷积码的编码器是由一个有k位输入、n位输出,且具有m位移位寄存器构成的有限状态的有记忆系统,通常称它为时序网络。编码器的整体约束长度为v,是所有k个移位寄存器的长度之和。具有这样的编码
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:173056
    • 提供者:weixin_38654315
  1. 基于CPLD的卷积码编解码器的设计

  2. 本文阐述了卷积码编解码器的工作原理,利用CPLD器件,设计出了(2,1,6)卷积码编解码器。本文作者创新点是利用了EDA技术中的MAX+PLUS2作为开发工具,将设计的电路图综合成网表文件写入其中,制成ASIC芯片,突出优点是可反复编程,集成度非常高,数据速率快,自顶向下设计,查找和修改错误方便,同时先仿真,正确后再下载测试并应用,因而具有较大的灵活性;根据本文提出的设计思路,可方便的设计其它卷积码编解码器,有广阔的应用前景。
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:251904
    • 提供者:weixin_38620741
  1. 基于FPGA的卷积码Viterbi译码器性能研究

  2. 卷积码是一种前向纠错控制(ForwardErrorControl,FEC)编码方式,其特点是接收端根据接收码字自动检测和纠正信道传输引入的错误。由于FEC方式不需要反馈信道,译码实时性比较好,控
  3. 所属分类:其它

    • 发布日期:2020-10-18
    • 文件大小:192512
    • 提供者:weixin_38526421
  1. 吉比特里所码和卷积码级联译码器设计

  2. 针对60-GHz无线个域网,提出了一种吉比特里所码和卷积码级联译码器架构。在推荐级联架构中,里所码和卷积码分别作为外码和内码,通过交织器级联。采用基于Viterbi算法的8路并行卷积译码结构和基于RiBM算法的里所码译码结构,实现了超高速级联译码器。在TSMC 0.13 μm CMOS工艺下,该译码器以0.135 nJ/bit和5.19 mm2的能耗资源开销实现了高达2 Gb/s的吞吐率。
  3. 所属分类:其它

    • 发布日期:2020-10-17
    • 文件大小:489472
    • 提供者:weixin_38714653
  1. 一种对CCSDS删除卷积码的盲解码方法

  2. 介绍了CCSDS标准的删除卷积码的编译码原理,以理论推导出的等效校验矩阵为先验知识,通过构造线性方程组,识别出删除卷积码的删除图案和码头,进而提出了一种删除卷积码的盲解码方法。仿真结果表明,在信噪比大于5 dB的加性高斯白噪声信道中,能实现所有CCSDS标准删除卷积码的盲解码。
  3. 所属分类:其它

    • 发布日期:2020-10-24
    • 文件大小:524288
    • 提供者:weixin_38630571
  1. EDA/PLD中的一种高效咬尾卷积码译码器的设计与仿真

  2. 摘要:介绍了咬尾卷积码的最优和次最优译码算法的实现细节。给出了采用新的蝶形图计算方法和环形内存来节省硬件资源的实现方法,最后给出了次最优算法在FPGA上的实现结果。   0 引言   自1955年Elias发明卷积码以来,卷积码作为一种高效的信道编码已被用在许多现代通信系统中。卷积码分为零比特卷积码(Zero Tail CC,简称ZTCC)和咬尾卷积码(Tail Biting CC,简称TBCC)两种。ZTCC是指在编码的时候,码字后面要另外加上K(K为约束长度)个0将编码寄存器的最后状态打
  3. 所属分类:其它

    • 发布日期:2020-11-05
    • 文件大小:257024
    • 提供者:weixin_38619967
  1. 卷积码编译码matlab仿真.zip

  2. 卷积码编译码matlab仿真.zip
  3. 所属分类:其它

    • 发布日期:2020-11-08
    • 文件大小:6144
    • 提供者:weixin_42859280
  1. EDA/PLD中的卷积码+QPSK的中频调制解调系统的FPGA实现

  2. 摘要:提出了一个采用(2,1,7)卷积码+QPSK的中频调制解调方案,并在Xilinx公司的100万门FPGA芯片上实现了该系统。该系统在信噪比SNR为6dB左右时可实现速率超过1Mbit/s、误码率小于10 -5的数据传输。    关键词:卷积编码 Viterbi译码 QPSK FPGA在无线数据传输中,由于信道中的噪声干扰,在接收端会引入一定的误码率(Bit Error Rate,BER)。高质量的数据业务要求较低的BER。为了达到较低的BER,经常采用信道编码技术。卷积编码和Viterbi
  3. 所属分类:其它

    • 发布日期:2020-12-13
    • 文件大小:87040
    • 提供者:weixin_38682254
  1. 通信与网络中的基于VHDL语言的卷积码编解码器的设计

  2. 摘 要:卷积码是一种性能优良的差错控制编码。本文在阐述卷积 码编解码器基本工作原理的基础上,提出了在MAX+PlusⅡ开发平台上基于VHDL语言设计 (2,1,6)卷 积码编解码器的方法。仿真实验结果表明了该编解码器的正确性和合理性。关键词:卷积码;编解码器;VHDL;MAX+PlusⅡ 1引言   数字信息在有噪信道中传输时,会受到噪声干扰的影响,误码总是不可避免的。为了在已知信噪比的情况下达到一定的误码率指标,在合理设计基带信号,选择调制、解调方式,并采用频域均衡或时域均衡措施的基础上,
  3. 所属分类:其它

    • 发布日期:2020-12-13
    • 文件大小:215040
    • 提供者:weixin_38631738
  1. 312卷积码编码与213卷积码编码matlab代码

  2. 312卷积码编码与213卷积码编码,各自的matlab代码。卷积码编码程序使用状态机思路来编码,文件夹里除了两个.m文件,也包含了它们的状态图与网格图。
  3. 所属分类:编解码

    • 发布日期:2020-12-24
    • 文件大小:123904
    • 提供者:weixin_43175701
  1. 利用c语言实现卷积码编码器示例

  2. 实现(2, 1, 7)卷积码编码信息序列1001 1010 1111 1100生成序列g1 = 1011011;g2 = 1111001初始状态全0.以上参数可自行在main中修改。 代码如下:/***This is an simple example program of convolutional encoder.   *The information sequence, the register initial states and the generation sequence   *
  3. 所属分类:其它

    • 发布日期:2020-12-31
    • 文件大小:31744
    • 提供者:weixin_38598703
  1. 基于遗传算法的(n,n-1,m)卷积码盲识别

  2. 基于遗传算法的(n,n-1,m)卷积码盲识别
  3. 所属分类:其它

    • 发布日期:2021-03-24
    • 文件大小:800768
    • 提供者:weixin_38720762
  1. 基于量子遗传算法的删余卷积码搜索

  2. 基于量子遗传算法的删余卷积码搜索
  3. 所属分类:其它

    • 发布日期:2021-03-16
    • 文件大小:382976
    • 提供者:weixin_38722944
  1. 用模拟退火算法有效搜索删余卷积码

  2. 用模拟退火算法有效搜索删余卷积码
  3. 所属分类:其它

    • 发布日期:2021-03-09
    • 文件大小:864256
    • 提供者:weixin_38558186
  1. 一种改进的时不变 LDPC 卷积码构造方法

  2. 一种改进的时不变 LDPC 卷积码构造方法
  3. 所属分类:其它

    • 发布日期:2021-03-06
    • 文件大小:1048576
    • 提供者:weixin_38529397
  1. 新型(2k,k,1)卷积码的构造

  2. 新型(2k,k,1)卷积码的构造
  3. 所属分类:其它

    • 发布日期:2021-03-03
    • 文件大小:683008
    • 提供者:weixin_38605133
  1. GPU上用于LDPC卷积码的高吞吐量管道解码器

  2. 在这封信中,我们介绍了基于图形处理单元(GPU)的LDPC卷积码(LDPC-CC)流水线解码器具有优化的并行性。 所提出的解码器在计算统一设备体系结构(CUDA)内核执行阶段和数据传输阶段都采用了不同的解码并行度粒度。此外,设计用于解码器实现的参数选择标准是为了避免详尽搜索所有参数组合。 实验在NvidiaGTX460和GTX580平台上进行。 结果表明,与基于GPU的现有工作相比,拟议的解码器可实现约3倍的加速
  3. 所属分类:其它

    • 发布日期:2021-02-25
    • 文件大小:742400
    • 提供者:weixin_38515362
  1. 从稳态循环码导出的量子卷积码

  2. 在本文中,构造了三个系列的量子卷积码。 可以将第一个和第二个视为定理3、4、7和8的推广。 Chen,J. Li,F. Yang和Y. Huang,Int。 J.理论。 Phys。,doi:10.1007 / s10773-014-.2214-6(2014)],在某种意义上,我们放弃了约束q≡1(mod 4)。 此外,第二个和第三个达到量子广义的Singleton界。
  3. 所属分类:其它

    • 发布日期:2021-02-25
    • 文件大小:223232
    • 提供者:weixin_38536349
  1. LDPC卷积码的码字结构分析

  2. LDPC卷积码的码字结构分析
  3. 所属分类:其它

    • 发布日期:2021-02-24
    • 文件大小:251904
    • 提供者:weixin_38745434
« 1 2 ... 4 5 6 7 8 910 11 12 13 14 ... 50 »