您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 正弦信号发生器[2005年电子大赛二等奖]

  2. 本系统设计一个正弦信号发生器,使用凌阳公司的16位单片机SPCE061A作为中央控制器,结合DDS芯片AD9850,产生0~15MHz频率可调的正弦信号,正弦信号频率设定值可断电保存;使用宽频放大技术,在50Ω负载电阻上使1K~10MHz范围内的正弦信号输出电压幅度VP-P=6V±1V;产生载波频率可设定的FM和AM信号;调制信号为1KHz的正弦波,调制信号的产生采用DDS技术,由CPLD和Flash ROM加上DAC进行直接数字合成;二进制基带序列码由CPLD产生,在100KHz固定载波频率
  3. 所属分类:硬件开发

    • 发布日期:2009-09-02
    • 文件大小:353280
    • 提供者:lyhwzsz1988
  1. 序列信号发生器的设计

  2. 了解序列信号发生器的原理,掌握原理图和语言描述的层次设计方法
  3. 所属分类:专业指导

    • 发布日期:2009-11-17
    • 文件大小:349184
    • 提供者:tzd529585047
  1. 波形与序列信号发生器设计实验

  2. 多谐振荡器 序列信号发生器 数模转换电路 555的应用 74LS194移位寄存器 EEPROM2864
  3. 所属分类:专业指导

    • 发布日期:2009-12-20
    • 文件大小:1048576
    • 提供者:cylong789
  1. EDA实验报告_正弦信号发生器_序列检测器

  2. EDA最后一次实验报告内容_用 QuartusII 设计正弦信号发生器_序列检测器的VHDL设计.docEDA最后一次实验报告内容_用 QuartusII 设计正弦信号发生器_序列检测器的VHDL设计.docEDA最后一次实验报告内容_用 QuartusII 设计正弦信号发生器_序列检测器的VHDL设计.doc
  3. 所属分类:数据库

    • 发布日期:2011-04-21
    • 文件大小:718848
    • 提供者:ylimh_hmily
  1. 2011 年全国大学生电子设计竞-简易数字信号传输性能分析仪

  2. 2)设计三个低通滤波器,用来模拟传输信道的幅频特性: a)每个滤波器带外衰减不少于40dB/十倍频程; b)三个滤波器的截止频率分别为100kHz、200kHz、500kHz,截止频 率误差绝对值不大于10%; c)滤波器的通带增益AF 在0.2~4.0 范围内可调。 (3)设计一个伪随机信号发生器用来模拟信道噪声: a)伪随机信号V3 为4 5 12 f2 (x) =1+ x + x + x + x 的m序列; b)数据率为10Mbps,误差绝对值不大于1%; c)输出信号峰峰值为100mV
  3. 所属分类:专业指导

    • 发布日期:2011-09-02
    • 文件大小:192512
    • 提供者:shoujishiming
  1. 序列信号发生器与检测器设计

  2. 用状态机设计实现串序列检测器设计,可以用原理图输入法设计序列信号发生器.
  3. 所属分类:专业指导

    • 发布日期:2011-11-23
    • 文件大小:472064
    • 提供者:chewbee88
  1. 时序电路设计:序列信号发生器.ms10

  2. 时序电路设计:序列信号发生器.ms10
  3. 所属分类:嵌入式

    • 发布日期:2012-05-17
    • 文件大小:72704
    • 提供者:w478543890
  1. 序列信号发生器的multisim仿真

  2. 摸电序列信号发生器的multisim仿真
  3. 所属分类:专业指导

    • 发布日期:2012-07-08
    • 文件大小:94208
    • 提供者:gaoyuan5542
  1. 序列信号发生器的设计

  2. EDA技术及其应用《序列信号发生器的设计》,包括源文件。-EDA technology and its applications " sequence signal generator design, including source files
  3. 所属分类:其它

    • 发布日期:2012-10-31
    • 文件大小:620544
    • 提供者:iswzy
  1. 正弦信号发生器

  2. 本文介绍以DDS芯片AD9851为产生正弦波信号核心,以单片机为主控制器,实现了从低频100hz到高频10Mhz宽频带的频率任意设定(亦可设定步进为10hz或者100hz等可调)、高精度(频稳度优于10-5)的正弦信号发生器,输出电压幅度在50欧姆负载上输出幅度大于1V。并且实现了产生从1MHz~10MHz范围内调制度 可调的模拟幅度调制(AM)信号,和把自行产生的M序列数字二进制基带信号调制成在100kHz固定频率载波二进制键控的ASK和PSK。
  3. 所属分类:数据库

    • 发布日期:2013-09-01
    • 文件大小:465920
    • 提供者:u011762690
  1. 伪随机信号发生器 verilog

  2. 伪随机信号发生器,m序列,用verilog代码编写
  3. 所属分类:硬件开发

  1. 基于FPGA的序列信号发生器

  2. 该代码是用状态机组织的序列信号发生器,是学习状态机的很好的代码
  3. 所属分类:嵌入式

    • 发布日期:2015-06-23
    • 文件大小:146432
    • 提供者:qishi2014
  1. EDA论文 序列信号发生器的设计

  2. 序列信号 VHDL EDA 仿真 MAX+PLUSⅡ
  3. 所属分类:嵌入式

    • 发布日期:2009-03-02
    • 文件大小:63488
    • 提供者:chen_jing1_17
  1. 模55加法器_信号发生器_序列检测器.docx

  2. Verilog作业,模55加法器_信号发生器(fsm)_序列检测器(fsm),包括设计代码,测试代码,仿真波形
  3. 所属分类:电信

    • 发布日期:2020-06-24
    • 文件大小:252928
    • 提供者:weixin_44712154
  1. 基于FPGA的m序列信号发生器设计

  2. m序列是最长线性反馈移位寄存器序列的简称,它是由带线性反馈的移位寄存器产生的周期最长的一种伪随机序列。是由移位寄存器、反馈抽头及模2加法器组成。m序列一旦反馈多项式及移位寄存器初值给定,则就是可以预先确定并且可以重复实现的序列,该特点使得m序列在数据白噪化、去白噪化、数据传输加密、解密等通信、控制领域使用广泛。因此,深入学习研究m序列具有重要的实际意义。
  3. 所属分类:其它

    • 发布日期:2020-07-30
    • 文件大小:57344
    • 提供者:weixin_38715772
  1. DSP中的VXI总线任意数字信号发生器的设计与实现

  2. VXI总线是VMEbus eXtensions for Instrumentation 的缩写。VXI主机箱有13个插槽,其中,零槽控制器为系统的管理者。VXI模块根据其本身的性质、特点和所支持的通信规程可以分为寄存器基、消息基、存储器和扩展模块四种类型。每个模块的地址空间有A16、A16/A24和A16/A32三种类型。   VXI总线测试平台是仪器测量领域的前沿技术,可以灵活地组建自动测试系统,其模块化、灵活性强、即插即用、数字吞吐能力强的特点使VXI总线测试平台的应用越来越广泛。   在自
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:228352
    • 提供者:weixin_38742647
  1. VXI总线任意数字信号发生器的设计与实现

  2. 在自动控制、智能检测、数字系统故障诊断领域,经常需要非周期性地产生任意编码的数字序列,作为激励信号源。基于VXI总线的任意数字信号发生器,是一个B尺寸、单槽、A16/D16、寄存器基模块,它能够产生任意编码的数字信号,8路数字信号均可独立地任意编辑,输出信号最小脉宽为25ns.采用Altera公司的FLEX系列的FPGA,可实现寄存器基接口电路和部分功能电路。用LabWindows/CVI软件设计了虚拟仪器软面板,界面友好,操作方便。
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:267264
    • 提供者:weixin_38692707
  1. 模拟技术中的序列信号发生器

  2. 序列信号是指在同步脉冲作用下循环地产生一串周期性的二进制信号.能产生这种信号的逻辑器件就称为序列信号发生器.根据结构不同,它可分为反馈移位型和计数型两种.   1、移位型序列信号发生器   1.移位型序列信号发生器的组成   移位型序列信号发生器是由移位寄存器和组合电路两部分构成,组合电路的输出,作为移位寄存器的串行输入。由n位移位寄存器构成的序列信号发生器所产生的序列信号的最大长度为:P=2n   2.移位型序列信号发生器的设计(我们通过例题来说明)   例1.试设计一个000111
  3. 所属分类:其它

    • 发布日期:2020-11-05
    • 文件大小:76800
    • 提供者:weixin_38681646
  1. 基于FPGA的地震计标定信号发生器的设计与实现

  2. 为配合地震计电磁信息采集系统对地震计进行标定,设计一款基于FPGA的地震计标定信号发生器。以Altera EP2C8T144C8型 FPGA和16位串行DAC芯片DAC8560为核心,利用直接数字频率合成技术、m序列生成技术等产生地震计标定所需信号,设计电路对信号进行偏置、滤波、数字程控调幅、电压电流转换以输出特定的电压、电流信号。使用Verilog HDL语言实现系统软件。将标定信号发生器应用于实验室开发的地震电磁信息采集系统,结果表明,系统可产生地震计标定所需正弦波、方波、伪随机二进制信号,
  3. 所属分类:其它

    • 发布日期:2021-01-31
    • 文件大小:578560
    • 提供者:weixin_38746951
  1. 序列信号发生器

  2. 序列信号是指在同步脉冲作用下循环地产生一串周期性的二进制信号.能产生这种信号的逻辑器件就称为序列信号发生器.根据结构不同,它可分为反馈移位型和计数型两种.   1、移位型序列信号发生器   1.移位型序列信号发生器的组成   移位型序列信号发生器是由移位寄存器和组合电路两部分构成,组合电路的输出,作为移位寄存器的串行输入。由n位移位寄存器构成的序列信号发生器所产生的序列信号的长度为:P=2n   2.移位型序列信号发生器的设计(我们通过例题来说明)   例1.试设计一个00011101
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:98304
    • 提供者:weixin_38728183
« 12 3 4 5 6 7 »