您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. PIE:使用BERT的快速+非自回归语法错误校正。 论文《本地序列转导的并行迭代编辑模型》的代码和预训练模型:www.aclweb.organthologyD19-1435.pdf(EMNLP-IJCNLP 2019)-源码

  2. PIE:用于局部序列转导的并行迭代编辑模型 使用BERT的快速语法错误校正 伴随我们的论文《用于局部序列转导的并行迭代编辑模型》(EMNLP-IJCNLP 2019)附带的代码和预训练模型 我们介绍了PIE,一种基于BERT的体系结构,用于本地序列转导任务,如语法错误校正。 与将GEC建模为从“不正确”到“正确”语言的翻译任务的标准方法不同,我们将GEC视为本地序列编辑任务。 我们进一步将局部序列编辑问题减少到序列标记设置中,其中我们利用BERT来非自回归地对输入标记进行编辑。 我们专门为序列编
  3. 所属分类:其它

    • 发布日期:2021-02-03
    • 文件大小:2097152
    • 提供者:weixin_42098830
  1. 基于MOF的企业架构模型仓库

  2. 本文内容包括:解决方案概述上下文环境解决方案架构基于MOF的EA模型语言(EAML)模型转换结论引用注释参考资料来自RationalEdge:本文介绍了Unisys公司所完成的为美国联邦政府大规模组织构建核心企业架构(EA)的工作。这部分工作包括在EA仓库支持下,对核心EA模型语言定义,以及在特定工具相关的EA建模与标准核心EA语言之间建立转换。同时,本文概述了在此过程中对IBMRational工具的应用。 企业架构(EA)通常被定义为一组与企业组件描述相关的模型,这些模型之间的相互关系,以及这
  3. 所属分类:其它

    • 发布日期:2021-02-03
    • 文件大小:452608
    • 提供者:weixin_38593823
  1. 基于MOF的企业架构模型仓库

  2. 本文内容包括:解决方案概述上下文环境解决方案架构基于MOF的EA模型语言(EAML)模型转换结论引用注释参考资料来自RationalEdge:本文介绍了Unisys公司所完成的为美国联邦政府大规模组织构建核心企业架构(EA)的工作。这部分工作包括在EA仓库支持下,对核心EA模型语言定义,以及在特定工具相关的EA建模与标准核心EA语言之间建立转换。同时,本文概述了在此过程中对IBMRational工具的应用。 企业架构(EA)通常被定义为一组与企业组件描述相关的模型,这些模型之间的相互关系,以及这
  3. 所属分类:其它

    • 发布日期:2021-02-03
    • 文件大小:452608
    • 提供者:weixin_38529239
  1. 基于代码生成的车身网络电控系统设计

  2. 本文来自于网络,本文采用基于框架结构和高级语言描述的车身网络电控系统开发方法,进行系统开发设计。在车身电子方面,国内外进行了系列的研究。上海理工大学陈家琪等人利用工控机和相关数据采集卡以及CAN总线智能接口,构建了一个集中式的车身电子试验台。哈尔滨工业大学焦晓伟等人采用Stateflow图形化建模工具构建符合AUTOSAR标准的车身应用层软件模型,再利用Targetlink代码生成工具基于模型实现代码自动生成。而英国Warwick大学的Yue Guo等人,则比较了基于SysML和基于“Simul
  3. 所属分类:其它

    • 发布日期:2021-01-27
    • 文件大小:235520
    • 提供者:weixin_38732912
  1. BPMN2.0

  2. BPM(BusinessProcessManagement)——“通过建模、自动化、管理和优化流程,打破跨部门跨系统业务过程依赖,提高业务效率和效果”。Workflow——“全部或者部分由计算机支持或自动处理的业务过程”(工作流管理联盟WfMC组织对工作流概念的经典定义)BPM基本内容是管理既定工作的流程,通过服务编排,统一调控各个业务流程,以确保工作在正确的时间被正确的人执行,达到优化整体业务过程的目的。BPM概念的贯彻执行,需要有标准化的流程定义语言来支撑,使用统一的语言遵循一致的标准描述具
  3. 所属分类:其它

    • 发布日期:2021-01-27
    • 文件大小:466944
    • 提供者:weixin_38545961
  1. OPB总线仲裁器的RTL设计与FPGA实现

  2. 摘要:本文详细介绍了OPB总线仲裁器的信号和仲裁机理。在QuartusII8.0平台上,分别用固定优先级算法和LRU算法,用硬件描述语言(verilog HDL)对OPB总线仲裁器进行了RTL硬件建模。并用FPGA进行实现,并比较了仿真结果和综合结果,两种算法都通过了RTL和网表之间的形式验证。   0 引言   随着 SOC 设计技术的发展,为了使IP 核集成更快速、更方便,缩短进入市场的时间, 迫切需要一种标准的互联方案。CoreConnect 正是在这一背景下为SOC 设计的总线架构。
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:371712
    • 提供者:weixin_38605538
  1. COLX_531_translation_students-源码

  2. COLX 531神经机器翻译 机器翻译入门,重点是神经方法。 该课程提供了MT的简要历史,简要介绍了统计字级MT,然后研究了最新的神经机器翻译(NMT)方法,例如序列到序列模型,注意,回译和多语言建模。 完成本课程后,学生将能够: 意识到在NMT MT和最新进展的历史 确定培训和设计NMT模型的核心原则 确定评估MT模型的主要方法 觉察到主数据集,工具,在MT比赛 以批判,创新和新颖的方式将深度学习方法应用于MT问题 课堂会议 该课程在2020/21学年的第5区块中进行。 讲座:星期二和星
  3. 所属分类:其它

    • 发布日期:2021-03-29
    • 文件大小:90177536
    • 提供者:weixin_42128270
  1. cgraph:用于图形和数学分析的AC库-源码

  2. 图形 用于图形和数学分析的AC库 汇编 了解更多类型的编程语言,并了解更多思考,建模和处理实际问题的方法。 标准方式 该库可以由autotools使用进行配置,并可以通过Makefiles通过以下标准步骤来编译configure : ./autogen.sh ./configure --prefix= $( prefix ) --enable-gtk-doc make 并通过以下标准步骤由Makefiles清除: make clean make distclean
  3. 所属分类:其它

    • 发布日期:2021-03-20
    • 文件大小:227328
    • 提供者:weixin_42168902
« 1 2 ... 36 37 38 39 40 41»