您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基于FPGA的数字钟设计报告

  2. EDA技术在电子系统设计领域越来越普及,本设计主要利用VHDL语言在EDA平台上设计一个电子数字钟,它的计时周期为24小时,显示满刻度为23时59分59秒,另外还具有校时功能和闹钟功能。总的程序由几个各具不同功能的单元模块程序拼接而成,其中包括分频程序模块、时分秒计数和设置程序模块、比较器程序模块、三输入数据选择器程序模块、译码显示程序模块和拼接程序模块。并且使用QuartusII软件进行电路波形仿真,下载到EDA实验箱进行验证。该设计采用自顶向下、混合输入方式(原理图输入—顶层文件连接和VH
  3. 所属分类:硬件开发

    • 发布日期:2009-06-10
    • 文件大小:540672
    • 提供者:shiyun123
  1. 计算机电子技术课程设计报告

  2. 一、概述 电路选用优先编码器 74LS148 、锁存器 74LS373 、74LS48译码和一个7段数码管组成抢答显示电路;定时显示主要由555定时器秒脉冲产生电路、十进制同步加减计数器74LS192减法计数电路、和2个4段数码管即相关电路组成;由555定时器和三极管构成的报警电路。接通电源后,主持人将开关拨到"清零"状态,抢答器处于禁止状态,编号显示器灭灯,定时器显示设定时间;主持人将开关置;开始"状态,宣布"开始"抢答器工作。选手在定时时间内抢答时,抢答器 完成:优先判断、编号锁存、编号显
  3. 所属分类:专业指导

    • 发布日期:2009-06-17
    • 文件大小:392192
    • 提供者:jayzf0503
  1. 单片机 数字时钟 实现三按键的控制

  2. 完整版本设计论文介绍了用AT89C2051单片机控制的数字钟的硬件结构与软件设计,给出了汇编语言源程序。此数字钟是一个将“时”、“分”、“秒”显示于人的视觉器官的计时装置。它的计时周期为12小时,显示满刻度为12时59分59秒99毫秒,另外应有校时功能。电路由时钟脉冲发生器、时钟计数器、译码驱动电路和数字显示电路以及时间调整电路组成。用晶体振荡器产生时间标准信号,这里采用石英晶体振荡器。根据60秒为1分、60分为1小时、24小时为1天的计数周期,分别组成两个60进制(秒、分)、一个12进制(时
  3. 所属分类:硬件开发

    • 发布日期:2009-06-18
    • 文件大小:136192
    • 提供者:lllg99
  1. 课程设计:频率计设计范例

  2. 模拟电子技术,数电,课程设计 设计的方案选择与论证 方案论证 (1) 方案一 软硬件相结合的实现法,主要的部件有 AT89C51 单片机芯片、74HC164 驱动数码显示寄存器芯片、74LS48 位选芯片,放大电路,计数电路,LED 数码管和一些电容、电阻等组成。该方案可以测量多个通带的信号,通过同步门和功能切换部分电路对电路进行分时复用。用两个计数器实现时间计数和事件计数分开。在有必要的显示其他通道的测量结果的时候另一个通道的数据会被存在单片机里。并可以通过键盘进行相应的设置。 (2) 方案
  3. 所属分类:嵌入式

    • 发布日期:2009-06-29
    • 文件大小:388096
    • 提供者:touch5bo
  1. 篮球24秒计时器课程设计

  2. 本课程设计是脉冲数字电路的简单应用,设计了篮球竞赛24秒计时器。此计时器功能齐全,可以直接清零、启动、暂停和连续以及具有光电报警功能,同时应用了七段数码管来显示时间。此计时器有了启动、暂停和连续功能,可以方便地实现断点计时功能,当计时器递减到零时,会发出光电报警信号,在社会生活中也具有广泛的应用价值。   此计时器的设计主要由以下4个部分组成,即计时、控制、报警以及译码显示。此电路是一时钟产生,倒计时计数,译码显示为主要功能,在此结构的基础上,构造主体电路和辅助电路两个部分。
  3. 所属分类:专业指导

    • 发布日期:2009-07-06
    • 文件大小:406528
    • 提供者:mjs292079341
  1. 数控直流电流源设计报告

  2. 本文采用自顶而下层次化方法和在系统编程技术设计数控直流电流源系统。通过方案设计论证确定出系统结构组成和工作原理。该系统由控制器和外围电路组成,控制器由加减计数器、七段译码器和BCD码二进制码转换模块等组成,用键盘设定电流,用加减计数实现10mA、1mA电流步进,用数码管显示电流值,用BCD码二进制码转换电路输出与电流对应的二进制码,该部分设计在在系统编程芯片内;外围电路由D / A转换电路、电源电路、恒流源电路和输出电流显示等部分组成,用于把设定电流所对应的数字量再转换为与之相对
  3. 所属分类:嵌入式

    • 发布日期:2009-07-24
    • 文件大小:481280
    • 提供者:g514429816
  1. 数字式秒表设计 (课程设计)

  2. 本设计所实现的数字式秒表是电子设计技术中最基本的设计实验之一。该数字计数系统的逻辑结构较简单,是由微动开关、抖动消除电路、三状态控制电路、微分及整形清零电路、上电复位电路、0•1秒脉冲发生器、闸门计数控制电路、译码及显示电路组成的电子秒表,其中核心的部分为0•1秒脉冲发生器、计数、译码及显示电路部分,而其它部分是为使电子秒表在0.1~9•9秒范围内测定时间附加上的一些外围控制电路。 本设计报告由内容摘要、设计任务指标、系统方案论证、元件清单、单元电路设计、电路图及电路工作原理、组装调试、设计成
  3. 所属分类:专业指导

    • 发布日期:2009-08-29
    • 文件大小:248832
    • 提供者:c0co24
  1. 单片机简易(数字钟论文)

  2. 一 摘要 单片计算机即单片微型计算机。(Single-Chip Microcomputer ),是 集CPU ,RAM ,ROM , 定时,计数和多种接口于一体的微控制器。他体积小,成本低,功能强,广泛应用于智能产 品和工业自动化上。而51 单片机是各单片机中最为典型和最有代表性的一种。这次毕业设 计通过对它的学习,应用,从而达到学习、设计、开发软、硬的能力。 二 说明 系统由AT89C51、LED 数码管、按键、发光二极管等部分构成,能实现时间的调整、定 时时间的设定,输出等功能。系统的功能
  3. 所属分类:硬件开发

    • 发布日期:2009-12-31
    • 文件大小:206848
    • 提供者:oycxcom
  1. 限时发言时间提示器 课程设计

  2. 本设计要实现功能为发言时间设定在3分钟到30分钟可调;设定时间倒计数显示;设定时间小于10分钟,倒数到1分钟时给出提示信号,设定时间大于10分钟,倒数到5分钟给提示信号(黄灯亮),超时给出警告提示信号(红灯),超时大于1分钟时,给出蜂鸣器声音提示;应有设定输入及复位开关,用绿灯、黄灯、红灯表示工作状态。 电路原理模块分为时钟脉冲电路、倒计时电路、正计时电路、预置时间电路、显示电路、门电路比较控制电路、提示信号发生电路、超时报警电路、复位控制电路等部分。各部分用74LS192双时钟可逆十进制计数
  3. 所属分类:专业指导

    • 发布日期:2010-03-12
    • 文件大小:208896
    • 提供者:chdlizhiqiang
  1. 数字电子时钟设计报告

  2. 数字电子时钟设计报告 1 设计目的...........................................................4 2 设计任务...........................................................4 2.1设计指标..........................................................4 2.2设计要求..............................
  3. 所属分类:专业指导

    • 发布日期:2010-04-11
    • 文件大小:521216
    • 提供者:supercqh
  1. 单片机应用技术选编(7)

  2. 内容简介    《单片机应用技术选编》(7) 选编了1998年国内50种科技期刊中有关单片机开发应用的文 章共510篇,其中全文编入的有113篇,摘要编入的397篇。全书共分八章,即单片机综合 应用技术;智能仪表与测试技术;网络、通信与数据传输;可靠性与抗干扰技术;控制系统 与功率接口技术;电源技术;实用设计;文章摘要。    本书具有重要实用价值,书中介绍的新技术、新器件以及单片机应用系统的软、硬件资 料有助于减少产品研制过程中的重复性劳动,提高单片机应用技术水平,是从事单片机应用 开发技
  3. 所属分类:硬件开发

    • 发布日期:2010-05-19
    • 文件大小:13631488
    • 提供者:zgraeae
  1. 基于FPGA的数字频率计

  2. 简易数字频率计利用复杂可编程逻辑器件FPGA,VHDL编程将所有功能模块集成在一块芯片上。功能模块包括时基脉冲发生器、计数器、数据锁存和译码显示电路4部分。其中分频模块输出的闸门信号控制计数器的计数。计数模块由八个十进制计数器组成,测量范围0HZ~99MHZ,各计数器的输出的BCD码送译码变成十进进制数送LCD显示
  3. 所属分类:硬件开发

    • 发布日期:2010-07-30
    • 文件大小:327680
    • 提供者:ltjliao
  1. 数字电子钟的基本功能课程设计

  2. 数字钟实际上是一个对标准频率(1Hz)进行计数的计数电路。振荡器产生的时钟信号经过分频器形成秒脉冲信号,秒脉冲信号输入计数器进行计数,并把累计结果以“时”、“分”、“秒”的数字显示出来。秒计数器电路计满60后触发分计数器电路,分计数器电路计满60后触发时计数器电路,当计满24小时后又开始下一轮的循环计数。一般由振荡器、分频器、计数器、译码器、数码显示器等几部分组成。
  3. 所属分类:嵌入式

    • 发布日期:2011-06-07
    • 文件大小:374784
    • 提供者:gavin1900s
  1. 多功能数字钟电路设计

  2. 本课题是数字电路中计数、分频、译码、显示及时钟脉冲振荡器等组合逻辑电路与时序逻辑电路的综合应用。通过本次设计,要求掌握多功能数字钟的设计方法、装调技术及数字钟的扩展应用。
  3. 所属分类:专业指导

    • 发布日期:2008-12-23
    • 文件大小:716800
    • 提供者:pengqi11
  1. 简易抢答器的设计与制作

  2. 具有定时功能的八路数显抢答器的设计 摘要: 本文介绍了一种用74系列常用集成电路设计的数码显示八路抢答器的电路组成、设计思路及功能。该抢答器除具有基本的抢答功能外,还具有定时、计时和报警功能。主持人通过时间预设开关预设供抢答的时间,系统将完成自动倒计时。若在规定的时间内有人抢答,则计时将自动停止;若在规定的时间内无人抢答,则系统中的蜂鸣器将发响,提示主持人本轮抢答无效,实现报警功能。 关键词: 八路, 抢答器, 设计,定时,计时,报警 Abstract: In this paper, the
  3. 所属分类:硬件开发

    • 发布日期:2008-12-30
    • 文件大小:8192
    • 提供者:shixinran123
  1. 设计一个产品自动装箱计数生产线

  2. 以计数器74LS160芯片为主,结合LED和光电二极管组成的信号产生电路、NE555 组合整形电路等设计的产品自动装箱生产线电路。通过信号产生电路将光信号转换为电信号,再经过放大电路对输出波形电压进行放大,接着经过整形电路变为脉冲信号送给计数部分。技术指标与要求如下: (1)自动装箱传送带每送来一件产品,能够通过光电元件产生一个脉冲信号且该脉冲信号能够输入到十二进制计数器当中。 (2)十二进制计数器,每输入 12个脉冲,完成一箱产品的包装,同时能够输出一个脉冲信号,到十进制的计数器当中。 (3
  3. 所属分类:硬件开发

    • 发布日期:2019-04-23
    • 文件大小:2097152
    • 提供者:q16480
  1. HELLO六位数字钟套件焊接教程.pdf

  2. 数字电子钟由多谐振荡器、计数器、显示译码器、显示器和校时电路组成。多谐振荡器产生秒脉冲信号,秒脉冲送入计数器计数,计数结果通过“时”、“分”、“秒”显示译码器译,谐振荡器没有稳态,只有两个暂稳态。在工作时,电路的状态在这两个暂稳态之间自动地交替变换,由此产生矩形波脉冲信号,常用作脉冲信号源及时序电路中的时钟信号。
  3. 所属分类:桌面系统

    • 发布日期:2019-05-11
    • 文件大小:1048576
    • 提供者:m965044437
  1. 计算机等级考试四级嵌入式系统开发工程师复习要点汇总.pdf

  2. 计算机等级考试四级嵌入式系统开发工程师复习要点汇总O随光 评enku.sui.me (1)调度:给定一组实时任务和系统资源,确定每个任务何时何地执行的整 个过程。 (2)抢占式调度:通常是优先级驱动的调度,如uCOS。优点是实时性好 反应快,调度算法相对简单,可以保证高优先级任务的时间约束;缺点是上下文 切换多 (3)非抢占式调度:通常是按时间片分配的调度,不允许任务在执行期间被 中断,仟务一旦占用处理器就必须执行完毕或自愿放弃,如 Wince。优点是上 下文切换少;缺点是处理器有效资源利用率低
  3. 所属分类:嵌入式

    • 发布日期:2019-08-17
    • 文件大小:392192
    • 提供者:qq_33211808
  1. 数字频率计报告.pdf

  2. 在电子技术中,频率是最基本的参数之一,并且与许多电参量的测量方案、测量结果都有十分密切的关系,因此频率的测量就显得更为重要。本文所设计数字频率计是用数字显示被测信号频率的仪器,它主要由四个部分组成:时基电路,计数电路,控制电路和显示电路。本数字频率计使用测频法,由时基电路提供时基信号,在高电平测量数据,低电平处理数据,通过控制电路,实现对计数器的译码锁存与清零作用,从而达到测频目的。数字电子技术基础课程设计 数器所得到的计数值,并且通过译码器译码完成后通过数码管显示出来。锁存完成之后再 向计数器
  3. 所属分类:硬件开发

    • 发布日期:2019-07-13
    • 文件大小:1048576
    • 提供者:qq_41616211
  1. 实验智力竞赛抢答-四人抢答器.zip

  2. 学习数字电路中D触发器、RS触发器、分频电路、多谐振荡器、CP时钟脉冲源、时钟发生器及计数、译码显示等单元电路的综合运用,设计智力竞赛抢答装置原理图、PCB、仿真以及时延报告
  3. 所属分类:嵌入式

    • 发布日期:2020-09-08
    • 文件大小:7340032
    • 提供者:wangli123dove
« 1 2 3 45 6 7 »