您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基于VHDL语言数字频率计的设计.pdf

  2. 本报告介绍了一种以大规模可编程逻辑芯片为设计载体,由顶到底分层设计,多功能数字频率计的设计方法。该频率计采用 VHDL语言程序与原理图相结合的方法,极大地减少了硬件资源占用。该数字频率计测量范围为 0 到 9999HZ,基准频率为 1HZ,结果用 4 只 7 段数码管显示十进制结果。中间用到了设置控制电路、计数电路、锁存电路和译码电路等模块。仿真结果表明,该数字频率计性能优异,设计语言灵活,硬件更简单,速度更快 。
  3. 所属分类:嵌入式

    • 发布日期:2020-05-17
    • 文件大小:1048576
    • 提供者:dozo_shen
  1. 2011年南邮复试微机原理

  2. 考研2011年南邮复试微机原理810真题!dol/-ys 五、程序设计题(35分) 1.编写完整的汇编语言程序,测试字符串 STRING中是否存在数字,若有数字,则在屏 幕上显示字符“Y,否则显示字符N’。 2.台PC机利用主串囗采月查询方式,进行外环自发自收。一帧字符包含8个数据位, 偶校验,1位停止位,通信速率为9600波特(分频系数为000CH) (1)用对端口直接编程的方法编写8250初始化子程序 (2)编写用查询方式自发自收字符“A’的程序段。 3.假设PC机总线外扩了一片8254(口
  3. 所属分类:其它

    • 发布日期:2019-02-22
    • 文件大小:2097152
    • 提供者:weixin_41605487
  1. 基于eda技术的数字钟设计方案

  2. 为使数字钟从电路设计、性能分析到设计出pcb版(即印制电路版)图的整个过程能够在计算机上自动处理完成,从而缩短设计周期、提高设计效率、战小设计风险。本系统基于eda技术的设计方法,提出一种采用p-mos大规模集成电路lm8560作为计数译码的石英数字钟的设计方案,在prote199se软件平台下创建原理图和绘制印制电路版,实现了基本计时显示和设置、调整时间和闹钟等功能,最后组装出一个完整的数字钟。
  3. 所属分类:其它

    • 发布日期:2020-07-31
    • 文件大小:92160
    • 提供者:weixin_38553648
  1. 合肥工业大学FPGA课程设计-出租车自动计费器设计

  2. 设计一个出租车自动计费器,具有行车里程计费、等候时间计费及起价三部分,用三位数码管显示总金额,最大值为99.9元。 (a)行车里程单价2.5元/公里,等候时间单价2.5元/5分钟,起价8元(3公里起价)。 (b)行车里程的计费电路将汽车行驶的里程数转换成与之成正比的脉冲数,然后由计数译码电路转换成收费金额,实验中以一个脉冲模拟汽车前进十米,则每100个脉冲表示1公里,然后用乘法器将里程数乘以每公里单价的比例系数,从而计算出具体费用。 (c)用数码管显示行驶公里数,三个数码管显示行驶里程。
  3. 所属分类:讲义

    • 发布日期:2020-09-09
    • 文件大小:378880
    • 提供者:qq_43496747
  1. 电子测量中的用数字集成电路设计的里程表

  2. 0 引言   随着数字技术的不断发展,数字集成电路在各个领域的应用越来越广泛。本文介绍一种用数字集成电路、霍尔集成电路设计的里程表。该里程表具有电路结构简单、计量精度高、工作稳定可靠、改变设计量程方便、成本低等特点。我们曾将该里程表安装于某电动车上测试,取得了满意的效果。   1 工作原理   里程表的工作原理框图如图1所示。霍尔集成电路完成从非电量到电量的转换,将车轮转动信号转换为电信号。此信号幅值较小,经过比较器使其变成幅值较大的脉冲信号。该脉冲信号由施密特触发器整形后送给计数器计数。
  3. 所属分类:其它

    • 发布日期:2020-11-10
    • 文件大小:250880
    • 提供者:weixin_38645862
  1. 用数字集成电路设计的里程表

  2. 0 引言   随着数字技术的不断发展,数字集成电路在各个领域的应用越来越广泛。本文介绍一种用数字集成电路、霍尔集成电路设计的里程表。该里程表具有电路结构简单、计量精度高、工作稳定可靠、改变设计量程方便、成本低等特点。我们曾将该里程表安装于某电动车上测试,取得了满意的效果。   1 工作原理   里程表的工作原理框图如图1所示。霍尔集成电路完成从非电量到电量的转换,将车轮转动信号转换为电信号。此信号幅值较小,经过比较器使其变成幅值较大的脉冲信号。该脉冲信号由施密特触发器整形后送给计数器计数。
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:345088
    • 提供者:weixin_38548434
  1. 数字时钟的设计与制作实验

  2. 设计一个秒、分为60进制计数,时为24进制(或12进制)计数功能并通过译码器及七段发光二极管显示器显示的数字钟电路
  3. 所属分类:电信

    • 发布日期:2021-01-11
    • 文件大小:278528
    • 提供者:qq_45296217
« 1 2 3 4 5 6 7»