您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. LED照明中的智能LED照明系统设计流程探讨

  2. 随着LED 技术、物联网技术及无线通信技术的发展,LED 照明颗粒以其无污染、寿命长、指向性好及便于运输等优点逐步发展到商业化阶段。由于我国LED 产业发展的不均衡以及部分相关工程人员LED 专业知识的欠缺,致使盲目使用LED 照明颗粒以及LED 照明系统设计的不合理现象的出现。从LED 照明颗粒原理及特点入手,结合工程实践经验讨论了LED 照明系统设计流程及注意事项,给出了解决相应问题的建议。   随着我国对于半导体照明技术的逐步重视,2003 年6 月国家半导体照明产业工程正式启动,200
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:191488
    • 提供者:weixin_38690545
  1. EDA/PLD中的通过EDA设计工具了解FPGA的设计流程

  2. 对于初学者而言,FPGA的设计流程是否显的"又臭又长"呢?呵呵,如果真的有这样的感觉,没有关系,下面我就通过对软件的使用来了解FPGA的设计流程。     1)使用synplify pro对硬件描述语言编译并生成netlist     综合前要注意对器件的选择,方法是在project->implementation option中对要下载的器件和网表的生成情况进行选择。综合后的网表有两种: RTL级网表和门级网表(gate netlist),通过对网表的分析可以对设计的实现方式有初步的
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:108544
    • 提供者:weixin_38571453
  1. FPGA原理_设计工具_设计流程

  2. FPGA原理_设计工具_设计流程
  3. 所属分类:OS

    • 发布日期:2020-11-10
    • 文件大小:2097152
    • 提供者:lichenyin2015
  1. 元器件应用中的austriamicro推出CMOS工艺DFM参考设计流程..

  2. austriamicro公司Full Service Foundry部门近日宣布,推出0.35微米高压CMOS工艺的可制造性设计(DFM)参考设计流程。该参考设计流程利用了特殊的模拟高压DFM工具,如电路设计及画板的性能检测、良率优化、寄生仿真(parasitic simulation)及安全操作区检查,同时还将提供完整的设计支持,包括向制造商客户提供可供选择的模拟高压DFM指导方针和DFM设计评价。      这种高压CMOS工艺(H35)采用模拟/混合信号技术,是最新一代的先进HV MOS装
  3. 所属分类:其它

    • 发布日期:2020-12-02
    • 文件大小:50176
    • 提供者:weixin_38744962
  1. austriamicro推出CMOS工艺DFM参考设计流程

  2. austriamicro公司Full Service Foundry部门近日宣布,推出0.35微米高压CMOS工艺的可制造性设计(DFM)参考设计流程。该参考设计流程利用了特殊的模拟高压DFM工具,如电路设计及画板的性能检测、良率优化、寄生仿真(parasitic simulation)及安全操作区检查,同时还将提供完整的设计支持,包括向制造商客户提供可供选择的模拟高压DFM指导方针和DFM设计评价。      这种高压CMOS工艺(H35)采用模拟/混合信号技术,是最新一代的先进HV MOS装
  3. 所属分类:其它

    • 发布日期:2020-12-01
    • 文件大小:50176
    • 提供者:weixin_38534352
  1. 嵌入式系统/ARM技术中的Actel针对使用ARM7系列处理器的FPGA开发提供设计流程

  2. Actel的Libero IDE还可支持业界领先的静态时序分析和I/O功能   Actel公司宣布其Libero集成设计环境 (IDE) 增添重要的崭新功能。全新Libero 6.3软件提供安全的设计流程 — 从综合直至实施 — 以便将Actel的CoreMP7 (业界首个软ARM7系列处理器) 集成到Actel的单芯片非挥发性现场可编程门阵列 (FPGA) 中。随着这个软件的推出,Actel以其业界领先的SmartTime静态时序分析环境为基础,提供强化的最小延迟支持,并以独特的方式实现高
  3. 所属分类:其它

    • 发布日期:2020-11-27
    • 文件大小:100352
    • 提供者:weixin_38678510
  1. 单片机与DSP中的Actel 提供安全的设计流程

  2. Actel公司宣布其Libero集成设计环境 (IDE) 增添重要的崭新功能。全新Libero 6.3软件提供安全的设计流程 — 从综合直至实施 — 以便将Actel的CoreMP7 (业界首个软ARM7系列处理器) 集成到Actel的单芯片非挥发性现场可编程门阵列 (FPGA) 中。随着这个软件的推出,Actel以其业界领先的SmartTime静态时序分析环境为基础,提供强化的最小延迟支持,并以独特的方式实现高速FPGA的精确时间保持特性。这款强化的软件还可自动实现I/O电压分配任务,并支持A
  3. 所属分类:其它

    • 发布日期:2020-12-09
    • 文件大小:69632
    • 提供者:weixin_38659248
  1. 可制造性设计对90纳米以下设计流程的影响

  2. 随着工艺技术朝着90纳米以下转移,为了确保硅片的一次成功和可接受的量产良品率,对模型,工具和设计流程都提出了与以往明显不同的要求。为了充分考虑在制造过程中影响良品率的因素,如化学金属处理(CMP)、次波长光刻效应以及工艺变化敏感度,必须建立新的器件和互连模型,并进一步细化现有的器件和互连模型,以便对现有的设计方法进行扩充,创建更为精确的参数提取方法。 因为制造工艺效应对硅片电学性能的影响越来越大,所以在IC开发的早期阶段,设计者就需要对可制造性设计(DFM)技术的应用给予更多的关注。半导体厂
  3. 所属分类:其它

    • 发布日期:2020-12-09
    • 文件大小:132096
    • 提供者:weixin_38620741
  1. EDA/PLD中的FPGA设计流程

  2. Altera的Quartus:registered: II 是业内领先的FPGA设计软件,具有最全面的开发环境,实现无与伦比的性能表现,而且效率高,易于使用。详细的FPGA设计流程信息可以参考以下的网页: Quartus II 在线演示 Quartus II 使用手册简介 (PDF) Quartus II 手册 EDA合作伙伴设计流程支持 Quartus II 软件在设计流程方法、系统设计、时序逼近方法、系统内验证技术以及第三方EDA支持等方面都具有其独特的优势。下面是Quartus
  3. 所属分类:其它

    • 发布日期:2020-12-09
    • 文件大小:89088
    • 提供者:weixin_38520192
  1. PCB技术中的在IC物理设计中应用层次化设计流程Hopper提高产能

  2. 摘要:在传统的设计流程中,后端设计人员必须等到前端RTL设计工作完成后才能开始工作,这样不仅会影响整体工作进度,还会影响产品质量。例如,芯片的多个逻辑模块可能已经设计完成了,但其它人的工作还要等上好几个月。在典型的平面化设计方法中,由于物理设计小组无法访问完整的网表,因此无法开展具有重要意义的实验工作。本文介绍的分层设计方法允许物理和逻辑设计协同展开。 现在的芯片设计中所出现的问题更多地与流程有关,与所用的工具关系不大。由于高级技术人员的缺乏,加上物理设计(如SoC)复杂性的提高,建立能成功
  3. 所属分类:其它

    • 发布日期:2020-12-09
    • 文件大小:136192
    • 提供者:weixin_38721398
  1. 深亚微米IC物理设计流程中的串扰控制

  2. Crosstalk Noise Control in Deep Submicron Physical Design Flow 王胤翔  周凤亭  陆生礼  摘 要:信号完整性的设计收敛已经成为当前深亚微米集成电路物理设计流程中的关键问题.对信号完整性收敛产生不利影响的有三个因素:串扰、直流电压降和电迁移.其中影响最大的是串扰,串扰噪声会产生大量的时序违规、逻辑错误.主要关注基于串扰控制的物理设计方法,包括新的流程、各个设计阶段对串扰的分析及修正的方法,以达到快速的时序收敛.并且根据真实的设计实
  3. 所属分类:其它

    • 发布日期:2020-12-09
    • 文件大小:52224
    • 提供者:weixin_38516956
  1. 职业生涯设计流程PPT

  2. 职业生涯设计流程PPT以挖掘自身潜藏的能力为核心,致力于为你提供最实用的职业生涯设计流程PPT,赶快来下...该文档为职业生涯设计流程PPT,是一份很不错的参考资料,具有较高参考价值,感兴趣的可以下载看看
  3. 所属分类:其它

    • 发布日期:2020-12-17
    • 文件大小:5120
    • 提供者:weixin_38733382
  1. 以一种混合的设计流程克服层次化设计的局限(二)

  2. 顶层设计整合 与传统层次化设计流程相似,混合层次化流程要求每个模块和伪模块均分别时序收敛。然后设计者将模块和伪模块整合到顶层设计中(图3为混合设计的三个模块)。这种整合包括网表的生成、伪模块布置整合、顶层约束调整,以及模块布局和时序模型整合。 在网表生成过程中,设计者将已优化伪模块的网表与胶合逻辑模块网表组合起来。同样,设计者应为伪模块中实现(instance)的名称添加前缀,以符合顶层逻辑层次。 在伪模块布局整合中,设计者需要根据顶层平面布局中伪模块的位置来调整伪模块中已优化单元的
  3. 所属分类:其它

    • 发布日期:2020-12-13
    • 文件大小:76800
    • 提供者:weixin_38701725
  1. 以一种混合的设计流程克服层次化设计的局限(一)

  2. 在平面设计流程中,布局和布线资源总是可见的和可用的。然后设计者可以进行布线优化并避免拥塞从而达到高质量设计优化。但很长的工具运行时间和大存储空间需求,使得大型的优化密集的设计对平面设计的需求减少了。 另一方面,传统的层次化设计优化流程极大地减少了工具的运行时间和对存储空间的需求。这些设计流程允许设计者将一项设计分成许多块并分别并行优化这些模块。但传统的层次化设计流程会导致穿过这些模块的关键路径和布置在这些模块周围的关键网络的时序达不到最理想的程度。 因此,开发出来一种混合层次化设计流程以
  3. 所属分类:其它

    • 发布日期:2020-12-13
    • 文件大小:81920
    • 提供者:weixin_38562392
  1. 调研问卷设计流程

  2. 相信在营销管理的你一定需要一款调研问卷设计流程学习参考,而调研问卷设计流程能够给予你在营销管理工作...该文档为调研问卷设计流程,是一份很不错的参考资料,具有较高参考价值,感兴趣的可以下载看看
  3. 所属分类:其它

    • 发布日期:2020-12-12
    • 文件大小:4096
    • 提供者:weixin_38537050
  1. 调查问卷设计流程

  2. 相信在营销管理的你一定需要一款调查问卷设计流程学习参考,而调查问卷设计流程能够给予你在营销管理工作...该文档为调查问卷设计流程,是一份很不错的参考资料,具有较高参考价值,感兴趣的可以下载看看
  3. 所属分类:其它

    • 发布日期:2020-12-12
    • 文件大小:5120
    • 提供者:weixin_38607552
  1. 销售人员薪酬设计流程

  2. 你还在寻找销售人员薪酬设计流程?你还为销售人员薪酬设计流程发愁?在这里,为大家整理收录了...该文档为销售人员薪酬设计流程,是一份很不错的参考资料,具有较高参考价值,感兴趣的可以下载看看
  3. 所属分类:其它

    • 发布日期:2020-12-12
    • 文件大小:5120
    • 提供者:weixin_38683195
  1. 职业生涯设计流程DOC

  2. 俗话说流程决定绩效,而这一款整理发布的职业生涯设计流程DOC定能给你最好的流程参考,欢迎大...该文档为职业生涯设计流程DOC,是一份很不错的参考资料,具有较高参考价值,感兴趣的可以下载看看
  3. 所属分类:其它

    • 发布日期:2020-12-19
    • 文件大小:6144
    • 提供者:weixin_38697171
  1. 某委托规划设计流程

  2. 某委托规划设计流程以持续提高组织业绩为目的,只为给你最适合、最想要某委托规划设计流程参考,不要犹豫...该文档为某委托规划设计流程,是一份很不错的参考资料,具有较高参考价值,感兴趣的可以下载看看
  3. 所属分类:其它

    • 发布日期:2020-12-30
    • 文件大小:5120
    • 提供者:weixin_38656400
  1. 产品设计流程

  2. 产品设计流程以规范化构造端到端的卓越业务流程为中心,致力于打造最强、最好的产品设计流程,欢迎大家下...该文档为产品设计流程,是一份很不错的参考资料,具有较高参考价值,感兴趣的可以下载看看
  3. 所属分类:其它

    • 发布日期:2020-12-30
    • 文件大小:37888
    • 提供者:weixin_38740848
« 1 2 3 4 5 6 7 89 10 11 12 13 ... 50 »