您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. MAX+PLUS软件的使用及设计流程

  2. MAX+PLUS软件的使用及设计流程 实验一 MAX+PLUSⅡ软件的使用及设计流程 1 实验二 七段译码器的设计 6 实验三 数码管扫描显示电路 8 实验四 八位加法器的设计 10 实验五 抢答器的设计 12 实验六 六十进制计数器设计 14 实验七 秒表的设计 16 实验八 序列检测器的设计 18 实验九 数字频率计的设计 20 实验十 数字钟的设计 22 实验十一 电子琴设计 25 附录一:EDA开发套件使用说明 27
  3. 所属分类:专业指导

    • 发布日期:2009-04-29
    • 文件大小:8388608
    • 提供者:neo_matrixv
  1. 74系列芯片资料 74564 TTL 八位三态反相输出D触发器

  2. 4系列芯片功能大全 7400 TTL 2输入端四与非门 7401 TTL 集电极开路2输入端四与非门 7402 TTL 2输入端四或非门 7403 TTL 集电极开路2输入端四与非门 7404 TTL 六反相器 7405 TTL 集电极开路六反相器 7406 TTL 集电极开路六反相高压驱动器 7407 TTL 集电极开路六正相高压驱动器 7408 TTL 2输入端四与门 7409 TTL 集电极开路2输入端四与门 7410 TTL 3输入端3与非门 74107 TTL 带清除主从双J-K触发
  3. 所属分类:嵌入式

    • 发布日期:2009-05-02
    • 文件大小:122880
    • 提供者:codychang
  1. BCD静态显示 单片机学习程序,包括protues的仿真图

  2. BCD静态显示,使用4511BCD译码器完成静态显示功能 单片机学习程序,包括protues的仿真图
  3. 所属分类:硬件开发

    • 发布日期:2009-05-02
    • 文件大小:38912
    • 提供者:mayongjun900
  1. 统一编译码理论与应用

  2. 自 香农开创信息论以来, 经过数代学者的持之以恒的辛勤探索, 纠错编码领域取得了长 足的进步与发展。尤其是在世纪交替的近十年间。 T u r b o 码, L D P C 码,R A码和W o v e n 码等 一大批性能优异的编译码方法如雨后春笋般的涌现, 标志着这一领域的研究成果已 经进入了 登堂入室的境地。T u r b o 码已经成功应用到第三代移动通讯的标准中,而L D P C码则是下一 代移动通讯和深空通信纠错技术的研究热点。 最近出现的统一编译码理论一因子图与和积算 法对这些形形
  3. 所属分类:C

    • 发布日期:2009-05-03
    • 文件大小:4194304
    • 提供者:kinglisa2009
  1. VHDL 源程序集详细讲解 100例

  2. VHDL 源程序集 100例 第1例 带控制端口的加法器 第2例 无控制端口的加法器 第3例 乘法器 第4例 比较器 第5例 二路选择器 第6例 寄存器 第7例 移位寄存器 第8例 综合单元库 第9例 七值逻辑与基本数据类型 第10例 函数 第11例 七值逻辑线或分辨函数 第12例 转换函数 第13例 左移函数 第14例 七值逻辑程序包 第15例 四输入多路器 第16例 目标选择器 第17例 奇偶校验器 第18例 映射单元库及其使用举 第19例 循环边界常数化测试 第20例 保护保留字 第21
  3. 所属分类:其它

    • 发布日期:2009-05-03
    • 文件大小:233032
    • 提供者:tanhaijun2007
  1. Turbo码的Simulink建模及性能测试

  2. Turbo码是一种性能优异的纠错编码方式,已引起广大学者的高度重视。由于Turbo码具有接近Shannon理论极限的性能,尤其是低信噪比下的优异性能使Turbo码在许多通信系统中都有非常大的应用潜力。本课题针对Turbo码编译码器结构复杂、仿真困难的问题,在Turbo码编码、译码基本理论和结构的基础上,基础了一种完全基于Simulink模块的Turbo码仿真模型
  3. 所属分类:嵌入式

    • 发布日期:2009-05-05
    • 文件大小:2097152
    • 提供者:wsgod
  1. Proteus元件中英文名对照

  2. 元件名称 中文名 说明 7407 驱动门 1N914 二极管 74Ls00 与非门 74LS04 非门 74LS08 与门 74LS390 TTL 双十进制计数器 7SEG 4针BCD-LED 输出从0-9 对应于4根线的BCD码 7SEG 3-8译码器电路BCD-7SEG转换电路 ALTERNATOR 交流发电机 AMMETER-MILLI mA安培计 AND 与门 BATTERY 电池/电池组 BUS 总线 CAP 电容 CAPACITOR 电容器
  3. 所属分类:专业指导

    • 发布日期:2009-05-05
    • 文件大小:22528
    • 提供者:creeky
  1. 热释电红外传感器在无线遥控报警系统中的应用

  2. 。当人体进入监视区时, 红外传感器首先将接收到的红外辐射能转换成电能信 号, 再经内部电路放大处理,输出控制信号启动发射系统工作,经编码脉冲调制后,由发射模块向空间辐射 无线电遥控编码信号; 接收机收到信号后, 便进行解调、 放大 、 整形,从解码器输出编码脉冲, 然后触发语 音录放系统, 播放事先录制好的警示语, 提醒值班人员。该系统主要采用了 R DP - 1 8热释电红外探测模块, 具有从信号接收至控制输出的全部功能。整体装置为模块化结构,具有频率稳定、工作可靠、免调试等特 点, 遥控距
  3. 所属分类:专业指导

    • 发布日期:2009-05-11
    • 文件大小:164864
    • 提供者:hui62507772
  1. 计算机硬件描述语言(eda)实验报告

  2. 计算机硬件描述语言(eda)实验报告,包括状态机,计数器,3-8译码器,lp-rom的应用等……
  3. 所属分类:专业指导

    • 发布日期:2009-05-11
    • 文件大小:2097152
    • 提供者:yanglong196
  1. 软考软件设计师知识总结

  2. 软件设计师知识总结内有全部学习资料重点 计算机系统组成运算器:算术/逻辑运算单元ALU、累加器ACC、寄存器组、多路转换器、数据总线组成。 控制器:计数器PC、时序产生器、微操作信号发生器,指令寄存器、指令译码器。 CPU的功能:程序控制、操作控制、时间控制、数据处理(最根本的)。 汇编和编译 网络知识......
  3. 所属分类:软考等考

    • 发布日期:2009-05-16
    • 文件大小:66560
    • 提供者:y06480509
  1. 卷积码编码和维特比译码性能的对比分析

  2. 摘要:本文对比了在加性高斯白噪声(AWGN)信道下经BPSK调制后的数据不编码与添加卷积编码后接收到的信道输出的误码性能,并通过对比对卷积码性能进行分析。采用MATLAB自编函数对卷积码以及维特比译码进行仿真,且对其性能进行分析。由于卷积码有性能floor,编码增益随信噪比降低而体现不明显。   1.引言   卷积码的编码器是由一个有k位输入、n位输出,且具有m位移位寄存器构成的有限状态的有记忆系统,通常称它为时序网络。编码器的整体约束长度为v,是所有k个移位寄存器的长度之和。具有这样的编码
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:169984
    • 提供者:weixin_38518885
  1. 浅谈ALPHA变频器对于数控机床的重要性

  2. 一.引言   数控机床是数字控制机床(Computer numerical control machine tools)的简称,是一种装有程序控制系统的自动化机床。该控制系统能够逻辑地处理具有控制编码或其他符号指令规定的程序,并将其译码,从而使机床动作数控折弯机并加工零件。   数控机床的操作和监控全部在这个数控单元中完成,它是数控机床的大脑。与普通机床相比,数控机床有如下特点:   ●加工精度高,具有稳定的加工质量;   ●可进行多坐标的联动,能加工形状复杂的零件;   ●加工零件改变时,一般
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:88064
    • 提供者:weixin_38709100
  1. CPLD在射频卡读写器中的应用

  2. 摘要:提出了一种射频卡读写器数字处理模块的设计方案,特点是利用单片CPLD器件实现了读写器编码、译码和差错处理功能,系统体积小,性能稳定。该方案采用了原理图和VHDL相结合的灵活设计,给出了一种快速CRC-CCITT并行实现的方法。   关键词:CPLD RFID 射频卡读写器 并行CRC1 系统工作原理和CPLD特性   射频卡读写系统又称射频识别系统(Radio Frequency Identification),它是利用无线方式进行非接触式双向数据通信,进而达到识别目标并交换信息的目
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:312320
    • 提供者:weixin_38602189
  1. SigmaTel推出专为入门级MP3播放器而设的D-Major音效控制器

  2. SigmaTel, Inc推出专为入门级的MP3播放器而设计、并有收音功能的STMP3502 MP3音效译码器。新款的D-Major STMP35xx系列象征SigmaTel主动出击,踏入中国及远东等价格敏感市场重要的一步。MP3播放器市场不断增长,其中大部分销量,不论是现在或未来,都来自低档的零售产品。   STMP3502提供广泛的功能,包括支持MP3及WMA译码、收音功能、USB 2.0 Full Speed接口、LCD/LED接口,以及录音功能。此外,一如STMP35xx系列的其它
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:49152
    • 提供者:weixin_38625708
  1. 基于单片机的DTMF信号的译码算法研究

  2. 1、引言   双音多频(DTMF)是由贝尔实验室开发的信令方式,通过承载语音的模拟电话线传送电话拨号信息。每个数字利用两个不同频率突发模式的正弦波编码,选择双音方式是由于它能够可靠地将拨号信息从语音中区分出来。一般情况下,声音信号很难造成对DTMF接收器的错误触发。DTMF是"TouchTone" (早期AT&T的商标)的基础, 替代机械式拨号转盘的按键。   DTMF信号首先用于电话的拨号系统,在频率编码遥控系统及数据编码传输中的应用也很普遍。目前的DTMF译码器中,大多采用通用集成器件(
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:265216
    • 提供者:weixin_38628612
  1. 极化码的多比特译码算法研究

  2. 针对极化码的连续消除列表(successive cancellation list,SCL)译码算法的高时延问题,提出了基于对数似然比的多比特SCL(multi-bit SCL,MSCL)译码算法,可以在一个判决时刻同时译出多个码字比特,在不损失译码性能的前提下,将译码时延由3N-2个时钟降为4N/M-2个时钟,相比于现有的多比特SCL译码算法,MSCL译码算法具有更低的路径度量值计算复杂度。为了降低循环冗余校验(cyclical redundancy check, CRC)辅助的SCL(CRC
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:1038336
    • 提供者:weixin_38526751
  1. 915MHz RFID读写器校验的FPGA设计与实现

  2. CRC法在数据通信中得到了广泛的应用。915MHz RFID系统使用的是CCITT的标准,即CRC-16:x16+x12+x5+1。CRC-16的应用较多,本节主要介绍16位CRC校验的VHDL源程序。   16位CRC校验的VHDL程序如下。   从以上的程序可以看出,利用数字逻辑的基本原理可以将复杂的乘法以及除法运算全部转化为加法运算,即按位异或运算。本设计得到准确的16位CRC校验码,并将校验码加到原始数据中,两次运算合并为加法运算,提高了芯片的数据吞吐率。本设计没有采用时
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:254976
    • 提供者:weixin_38562026
  1. 一种Turbo码随机交织器的迭代估计方法

  2. 信道编码参数分析是对编码参数的逆向分析和估计,是智能通信、信号截获等领域的关键技术之一。Turbo码在通信系统中应用广泛,其交织参数估计问题十分重要。针对Turbo码的随机交织器,提出一种基于Turbo译码器软输出之间相关性判决的迭代估计算法。该算法利用接收解调的软判决序列,克服了现有方法仅针对特定交织结构以及因使用硬判决而导致容错能力低的缺点。仿真结果表明,在低信噪比条件下,该算法具有更好的性能和相对低的复杂度。
  3. 所属分类:其它

    • 发布日期:2021-01-14
    • 文件大小:988160
    • 提供者:weixin_38720390
  1. 分组马尔可夫叠加传输的神经网络译码

  2. 研究了分组马尔可夫叠加传输的神经网络(NN)译码方案。利用NN,实现了不同网络结构、数据表征形式的基本码译码器。在此基础上,将所实现的基本码译码器嵌入迭代译码机制中,提出了基于NN的分组马尔可夫叠加传输的滑窗译码算法,并分析了其对应的性能下界。所提出的译码算法提供了一种将NN运用到长码译码的解决思路,即用NN替代译码中的部分模块。仿真结果表明,利用NN实现的基本码译码器可以达到最大似然译码性能。基于NN的分组马尔可夫叠加传输的滑窗译码算法性能在中高信噪比区域与对应精灵辅助下界贴合,获得了额外的编
  3. 所属分类:其它

    • 发布日期:2021-01-13
    • 文件大小:884736
    • 提供者:weixin_38677227
  1. 基于FPGA的曼彻斯特编解码器的设计

  2. 文中利用可编程门阵列(FPGA)技术的可重构性与灵活性,设计实现曼彻斯特编解码器。通过FPGA分别实现曼彻斯特编解码器的信号产生,编码部分,解码部分3个模块。采用硬件描述语言VHDL完成了编解码器模块设计,使用Quartus II软件和Modelsim软件进行对编译码器进行相应功能仿真及时序仿真。结果表明,所设计的曼彻斯特编译码器的数据传输具有强抗干扰能力,高传输速率,该过程也具有较高的可靠性。
  3. 所属分类:其它

    • 发布日期:2021-01-13
    • 文件大小:1048576
    • 提供者:weixin_38691055
« 1 2 ... 40 41 42 43 44 4546 47 48 49 50 »