您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 电子时钟的设计与实现

  2. 题目:数字抢答器毕业论文 信息工程学院 电子信息工程 学号:0205101304 学生姓名:谭远谋 指导老师:曹立杰 起讫时间:2006.3---2006.6 一、摘 要:数字抢答器由主体电路与扩展电路组成。优先编码电路、锁存器、译码电路将参赛队的输入信号在显示器上输出;用控制电路和主持人开关启动报警电路,以上两部分组成主体电路。通过定时电路和译码电路将秒脉冲产生的信号在显示器上输出实现计时功能,构成扩展电路。经过布线、焊接、调试等工作后数字抢答器成形。 关键字: 抢答电路 定时电路 报警电路
  3. 所属分类:专业指导

    • 发布日期:2009-03-29
    • 文件大小:106496
    • 提供者:x0509
  1. 如何完成设计一块1024x32的SRAM.rar

  2. 随着半导体加工工艺的发展,晶体管的特征线宽越来越小,现已降到数十纳 米数量级。这一变化趋势在提高芯片集成度的同时提高了晶体管的工作速度,但 也加剧了晶体管阂值电压的波动,给SRAM的设计带来新的挑战。 论文以提高速度、降低功耗、减小面积和抑制工艺波动为主要目标,通过研 究65nmSRAM的结构,最终设计完成了一块1024x32的SRAM,其版图面积为 0.0376m耐,带Rc的后仿真的平均工作电流为4.3mA,cLK到Q的时间为 0.548ns。论文的主要研究内容如下: 一、分析研究了SRAM
  3. 所属分类:其它

    • 发布日期:2019-07-23
    • 文件大小:4194304
    • 提供者:weixin_39840387
  1. 基于VHDL语言数字频率计的设计.pdf

  2. 本报告介绍了一种以大规模可编程逻辑芯片为设计载体,由顶到底分层设计,多功能数字频率计的设计方法。该频率计采用 VHDL语言程序与原理图相结合的方法,极大地减少了硬件资源占用。该数字频率计测量范围为 0 到 9999HZ,基准频率为 1HZ,结果用 4 只 7 段数码管显示十进制结果。中间用到了设置控制电路、计数电路、锁存电路和译码电路等模块。仿真结果表明,该数字频率计性能优异,设计语言灵活,硬件更简单,速度更快 。
  3. 所属分类:嵌入式

    • 发布日期:2020-05-17
    • 文件大小:1048576
    • 提供者:dozo_shen
  1. 数字电路钟电路(数字电路的设计)原理图 PCB板 Altium Designer

  2. 数字时钟电路(数字电路设计)文件内包含数字时钟电路原理图、PCB板、3D封装。 数字电路设计,采用逻辑门电路,CD4511译码器,CD4518计数器等其他外围电路构成。
  3. 所属分类:其它

    • 发布日期:2020-02-03
    • 文件大小:7340032
    • 提供者:Hpeng20010101
  1. 直流数字电压表的设计仿真与制作.pdf

  2. 直流数字电压表的设计仿真与制作,利用集成3位半或4位半的A/D转换器及显示译码驱动电路设计实现直流数字电压表的基本功能( 也可以利用FPGA或单片机系统设计实现)。
  3. 所属分类:硬件开发

    • 发布日期:2020-01-03
    • 文件大小:1048576
    • 提供者:qq_40259429
  1. 基于压力传感器的测量与显示电路

  2. 设计一个简易汽车踏板压力测量仪。利用压力传感器将压力信号转化成电信号,再经过整形放大,利用V/F转换电路经计数译码电路对其进行显示。 二、技术指标 测量压力小于20千克; 测量误差小于2%; 显示精度为0.5。 三、设计要求 1.在选择器件时,应考虑成本,要求采用LED显示。 2.根据技术指标,通过分析计算确定电路和元器件参数。 3.画出电路原理图(元器件标准化,电路图规范化)。 4.完成电路电源的设计。
  3. 所属分类:专业指导

    • 发布日期:2010-12-22
    • 文件大小:911360
    • 提供者:wzx881015glj
  1. 八路抢答器的电路图设计

  2. 本文主要介绍用数电知识设计八路抢答器。优先编码电路、锁存器、译码电路将参赛队的输入信号在显示器上输出,并与主持人开关相连接,即构成了抢答器的主体电路。经过布线、接线、调试等工作后数字抢答器成形。借助较少的外围元件完成抢答的整个过程,设计制作了八路抢答器,设计编程简单,容易理解掌握,且工作稳定可靠。总体电路简单,易于制作。可供8人或8个代表队抢答,并用7段数码管显示首先抢答者的组别号码,有人抢答后自动闭锁其他各路输入,禁止其他人抢答,使其他组的开关失去作用,而显示最先按下抢答键的组别号。只有当主持
  3. 所属分类:专业指导

    • 发布日期:2010-12-02
    • 文件大小:976896
    • 提供者:zhengxin0316
  1. 数字电子电路课程设计-74系列芯片数字抢答器

  2. 基于74系列芯片的优先编码电路、锁存器、译码电路将参赛队的输入信号在数码管上显示,抢答器电路和主持人复位键组成主体电路。通过定时电路将秒脉冲产生的信号在显示器上输出实现计时功能和计分电路,共同构成扩展电路。
  3. 所属分类:嵌入式

    • 发布日期:2010-11-28
    • 文件大小:344064
    • 提供者:xiaoyaoshow
  1. ADC809的运用及电路

  2. ADC809的运用及电路很全面 ADC0809引脚图与接口电路 A/D转换器芯片ADC0809简介 8路模拟信号的分时采集,片内有8路模拟选通开关,以及相应的通道抵制锁存用译码电路,其转换时间为100μs左右。 图9.8 《ADC0809引脚图》 1. ADC0809的内部结构 ADC0809的内部逻辑结构图如图9-7所示。 图9.7 《ADC0809内部逻辑结构》 图中多路开关可选通8个模拟通道,允许8路模拟量分时输入,共用一个A/D转换器进行转换,这是一种经济
  3. 所属分类:硬件开发

    • 发布日期:2010-08-06
    • 文件大小:87040
    • 提供者:zhuangqianzheng
  1. 基于Multisim的八路抢答器设计

  2. 根据逻辑功能的不同特点,可以将数字电路分为两大类,一类称为组合逻辑电路,另一类称为时序逻辑电路。目前数字电路广泛应用于各项技术中。基于数字电路的多路抢答器系统采用时序逻辑电路,系统包括数字抢答与译码电路,秒脉冲与定时电路和报警电路共3个模块。秒脉冲和定时电路产生显示和报警所需要的1Hz和4kHz方波信号,显示部分用74LS192计数器和74LS48译码器,将信号输出到8位LED显示。抢答电路能通过按键开关产生抢答信号使报警电路报警,抢答信号由74LS279触发器锁存,以达到不能多人抢答的功能。系
  3. 所属分类:硬件开发

    • 发布日期:2020-06-25
    • 文件大小:616448
    • 提供者:weixin_43479834
  1. 基于Multisim的八路抢答器设计

  2. 根据逻辑功能的不同特点,可以将数字电路分为两大类,一类称为组合逻辑电路,另一类称为时序逻辑电路。目前数字电路广泛应用于各项技术中。基于数字电路的多路抢答器系统采用时序逻辑电路,系统包括数字抢答与译码电路,秒脉冲与定时电路和报警电路共3个模块。秒脉冲和定时电路产生显示和报警所需要的1Hz和4kHz方波信号,显示部分用74LS192计数器和74LS48译码器,将信号输出到8位LED显示。抢答电路能通过按键开关产生抢答信号使报警电路报警,抢答信号由74LS74双D触发器锁存,以达到不能多人抢答的功能。
  3. 所属分类:硬件开发

    • 发布日期:2020-06-25
    • 文件大小:679936
    • 提供者:weixin_43479834
  1. 数码管设计全集.rar

  2. MAX7219简介.pdf 多功能串行LED驱动器MAX7219英文手册.pdf MAX7219电路设计注意.pdf ps7219中文资料.pdf 多功能LED译码显示驱动器 PS7219中文资料-用Acrobat4看.pdf 串行显示驱动器PS7219及单片机的SPI接口设计.pdf HD7279中文资料.pdf 表贴7279封装尺寸.pdf 7279驱动键盘和显示的应用.rar 7279的使用问题.pdf 7281应用原理图.rar BC7281系列芯片性能对照表.pdf 表贴7281封装尺
  3. 所属分类:嵌入式

    • 发布日期:2011-07-04
    • 文件大小:6291456
    • 提供者:z1234567897777
  1. 基于eda技术的数字钟设计方案

  2. 为使数字钟从电路设计、性能分析到设计出pcb版(即印制电路版)图的整个过程能够在计算机上自动处理完成,从而缩短设计周期、提高设计效率、战小设计风险。本系统基于eda技术的设计方法,提出一种采用p-mos大规模集成电路lm8560作为计数译码的石英数字钟的设计方案,在prote199se软件平台下创建原理图和绘制印制电路版,实现了基本计时显示和设置、调整时间和闹钟等功能,最后组装出一个完整的数字钟。
  3. 所属分类:其它

    • 发布日期:2020-07-31
    • 文件大小:92160
    • 提供者:weixin_38553648
  1. 基于CPLD译码的DSP二次Bootloader方法介绍

  2. 以实际项目开发为背景,介绍了一种基于CPLD译码的TITMS320VC55x系列DSP大程序的二次引导方法。阐述了DSP与CPLD以及Flash存储器之间的硬件接口电路设计及二次Bootloader方法的实现,给出了CPLD译码的VHDL代码。实验证明,利用CPLD的快速译码实现的DSP二次Bootloader方法,接口简单、编程方便、有较强的通用性和可靠性。
  3. 所属分类:其它

    • 发布日期:2020-07-30
    • 文件大小:90112
    • 提供者:weixin_38650508
  1. 七种判奇电路实现方法的分析比较

  2. 以三输入判奇电路设计为例,通过对其输出函数表达式的形式变换,分别采用多种门电路及译码器、数据选择器等74 系列器件进行电路设计,给出了7 种电路实现形式,并分析了各种电路实现的优缺点。
  3. 所属分类:其它

    • 发布日期:2020-07-26
    • 文件大小:69632
    • 提供者:weixin_38690275
  1. 用单片机AT89S52实现DTMF信号译码

  2. 基于单片机的DTMF信号的译码算法,再辅之以简单的整形电路就可以,既可省去成套译码电路,又能达到简化电路降低成本的目的。本文所要介绍的,就是这种构想的初衷,结果通过计算机仿真计算数据论证认为完全能够达到设计要求。
  3. 所属分类:其它

    • 发布日期:2020-08-07
    • 文件大小:157696
    • 提供者:weixin_38705558
  1. 基于SRAM编程技术的PLD核心可重构电路结构设计

  2. 本文针对CPLD的核心可编程结构:P-Term和可编程互连线,采用2.5V、0.25μmCMOS工艺设计了功能相近的基于SRAM编程技术的可重构电路结构。新的电路结构可以通过可编程方式有效控制功耗和速度的折衷,并且相对于传统的CPLD互联结构减少了50%的编程数据。在动态可重构系统中,采用上述新结构的PLD相对于FPGA可以更有效地实现可重构的复杂状态机和译码电路等应用。
  3. 所属分类:其它

    • 发布日期:2020-08-05
    • 文件大小:157696
    • 提供者:weixin_38610573
  1. 全模拟电路实现的电子秤设计电路图(包含AD完整工程)

  2. 本次课程要求利用传感器设计制作一款高精度传感器,要求传感器有大小两个量程,量程之间可自动或手动切换,小量程的量程为0-200g,误差范围控制在1%以内;大量程的量程为0-2000g,误差范围控制在1%以内。全过程只采用用模拟量实现测量,不使用单片机等控制芯片设计电路。 本系统主要电路部分均采用模拟电路完成,前端信号采集采用悬臂梁式电阻应变片式压力传感器完成。传感器采集的信号送入信号放大电路,信号放大电路采用仪用放大器 INA128 芯片完成,INA128 需要精准的零电压作为参考电压,因此采用
  3. 所属分类:嵌入式

    • 发布日期:2020-08-01
    • 文件大小:4194304
    • 提供者:wtandyn
  1. 基于单片机的智能仪器监控平台设计

  2. 目前传统分析仪表正在更新换代,向数字化,智能化方向迈进。本文设计了一种基于Intel 80C196kc单片机的便携式智能仪器监控平台,并且系统的先容了该嵌进式监控平台的软硬件设计及其功能。该平台采用模块化设计,包括译码电路、LCD液晶显示、键盘、A/D采样电路、I2C总线储存器、时钟芯片等。监控平台的软件系统采用C程序设计。
  3. 所属分类:其它

    • 发布日期:2020-08-12
    • 文件大小:228352
    • 提供者:weixin_38751905
  1. 基于MMS的即时报警系统设计

  2. 基于MMS的即时报警系统,以AVR单片机为核心控制电路,采用了包括GPRS技术、语音处理电路、图片抓拍电路、人体热红外感应电路和DTMF译码电路等电路。系统通过人体热红外感应来触发微控制器启动图像处理模块抓拍图片,并通过手机模块以MMS形式发送到用户手机上。
  3. 所属分类:其它

    • 发布日期:2020-08-08
    • 文件大小:282624
    • 提供者:weixin_38608055
« 1 2 3 4 5 67 8 9 10 11 ... 36 »