您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基于VHDL的编码器和译码器的设计

  2. 编码器与译码器是计算机电路中基本的器件,本课程设计采用EDA技术设计编码和译码器。编码器由八-三优先编码器作为实例代表,而译码器则包含三-八译码器和二-四译码器两个实例模块组成。课程设计采用硬件描述语言VHDL把电路按模块化方式进行设计,然后进行编程、时序仿真和分析等。课程设计结构简单,使用方便,具有一定的应用价值。
  3. 所属分类:嵌入式

    • 发布日期:2009-05-10
    • 文件大小:586752
    • 提供者:qqatt070901
  1. 多功能数字钟----数字电路实验报告

  2. 多功能数字钟 【摘 要】数字钟是采用数字电路实现对时,分,秒。数字显示的计时装置,广泛用于个人家庭,车站, 码头办公室等公共场所,成为人们日常生活中不可少的必需品,由于数字集成电路的发展和石英晶体振荡器的广泛应用,使得数字钟的精度,运运超过老式钟表, 钟表的数字化给人们生产生活带来了极大的方便而且大大地扩展了钟表原先的报时功能。因此,研究数字钟及扩大其应用,有着非常现实的意义。 数字钟计时的标准信号应该是频率相当稳定的1HZ秒脉冲,所以要设置标准时间源。 数字钟计时周期是24小时,因此必须设置
  3. 所属分类:专业指导

    • 发布日期:2009-05-18
    • 文件大小:698368
    • 提供者:jayzf0503
  1. 多功能数字钟----数字电路实验报告

  2. 1、用中规模集成电路设计一个数字钟的计数,译码,显示电路。 2、设计六十进制的秒计数器和分计数电路。 3、时计数器采用二十四进制,从00开始计数到23后再回到00。 4、设计校时装置,能对时分秒分别校正。 5、设计整点报时电路。
  3. 所属分类:专业指导

    • 发布日期:2009-06-09
    • 文件大小:698368
    • 提供者:goodmanfreesky
  1. 基于单片机的电子钟设计报告

  2. 设计的任务及基本要求 数字电子钟是一块独立构成的时钟集成电路专用芯片,它集成了计数器,比较器,振荡器,译码器和驱动等电路,能直接驱动显示时、分、秒,具有定时,整点报时等功能,被广泛应用于自动化控制,智能化仪表等领域。 数字电子钟的原理方框图如图1所示,干电路系统由秒信号发生器,“时、分、秒”计数器,译码器,显示器,校时电路,整点报时电路组成。 要求:1、显示时、分、秒。 2、具有校时功能,可以对小时和分单独校时,对分校对时停止向小时进位。校时时钟源可以手动输入或借用电路中的时钟。 3、为了保证
  3. 所属分类:硬件开发

    • 发布日期:2009-06-09
    • 文件大小:129024
    • 提供者:luoyong1018
  1. 基于SYSTEMVIEW的HDB3编译码设计

  2. 设计实现非归零码的HDB3编译码 主要技术指标: 设计实现非归零码的HDB3编译码。要求系统包含:双单、单双极性变换电路模块的设计、编译码器功能模块设计、位同步提取模块设计。
  3. 所属分类:专业指导

    • 发布日期:2009-06-11
    • 文件大小:546816
    • 提供者:Twilight_r
  1. 基于ATmega16L 单片机的六路抢答器设计

  2. 数字抢答器由主体电路与扩展电路组成。优先编码电路、锁存器、译码电路将参赛队的输入信号在显示器上输出;用控制电路和主持人开关启动报警电路,以上两部分组成主体电路。通过定时电路和译码电路将秒脉冲产生的信号在显示器上输出实现计时功能,构成扩展电路。经过布线、焊接、调试等工作后数字抢答器成形。
  3. 所属分类:硬件开发

    • 发布日期:2009-06-12
    • 文件大小:35840
    • 提供者:cs87871510
  1. 单片机数字电压表课程设计

  2. 通过A/D转换器将输入的模拟信号转换成数字信号,然后进行处理。为了达到这一目的,本设计选用了具有自动调零,自动极性转换等功能,可测量正或负的电压值,使用调试简单,能与微处理机或其他数字系统兼容的三位半A/D转换器MC14433芯片。
  3. 所属分类:硬件开发

    • 发布日期:2009-06-14
    • 文件大小:439296
    • 提供者:luyichenn
  1. 数字电路课程设计(带仿真)

  2. 数字抢答器由主体电路与扩展电路组成。优先编码电路、锁存器、译码电路将参赛队的输入信号在显示器上输出;用控制电路和主持人开关启动报警电路,以上两部分组成主体电路。通过定时电路和译码电路将秒脉冲产生的信号在显示器上输出实现计时功能,构成扩展电路。经过布线、焊接、调试等工作后数字抢答器成形。
  3. 所属分类:嵌入式

    • 发布日期:2009-06-15
    • 文件大小:466944
    • 提供者:haisarbai
  1. 计算机电子技术课程设计报告

  2. 一、概述 电路选用优先编码器 74LS148 、锁存器 74LS373 、74LS48译码和一个7段数码管组成抢答显示电路;定时显示主要由555定时器秒脉冲产生电路、十进制同步加减计数器74LS192减法计数电路、和2个4段数码管即相关电路组成;由555定时器和三极管构成的报警电路。接通电源后,主持人将开关拨到"清零"状态,抢答器处于禁止状态,编号显示器灭灯,定时器显示设定时间;主持人将开关置;开始"状态,宣布"开始"抢答器工作。选手在定时时间内抢答时,抢答器 完成:优先判断、编号锁存、编号显
  3. 所属分类:专业指导

    • 发布日期:2009-06-17
    • 文件大小:392192
    • 提供者:jayzf0503
  1. EDA实验 时序逻辑电路设计

  2. 用VHDL设计一个具有异步复位及同步置位的可逆计数器,并加上七段显示译码器模块完成显示功能,结合UP-SOPC1000实验系统,通过QuartusII软件对其进行仿真和硬件测试。
  3. 所属分类:嵌入式

    • 发布日期:2009-06-22
    • 文件大小:793600
    • 提供者:ljjieyi
  1. eda交通灯程序与原理框图

  2. (1)分频器 (2)控制器设计 (3)计数器设计 (4)分位译码电路设计--1 (5)分位译码电路设计—2 (6)数码管驱动设计
  3. 所属分类:交通

    • 发布日期:2009-06-29
    • 文件大小:59392
    • 提供者:xiongman
  1. 数字电子钟(课程设计)

  2. 数字电子钟是一块独立构成的时钟集成电路专用芯片,它集成了计数器,比较器,振荡器,译码器和驱动等电路,能直接驱动显示时、分、秒,具有定时,整点报时等功能,。。。。
  3. 所属分类:嵌入式

    • 发布日期:2009-06-30
    • 文件大小:129024
    • 提供者:ruanhuibao
  1. EDA课程设计实验报告

  2. 干电路系统由秒信号发生器、“时、分、秒”计数器、译码器及显示器、整点报时电路组成。秒信号产生器是整个系统的时基信号,它直接决定计时系统的精度,由分频器来实现。将标准秒信号送入“秒计数器”,“秒计数器”采用60进制计数器,每累计60秒发出一个“分脉冲”信号,该信号将作为“分计数器”的时钟脉冲。“分计数器”也采用60进制计数器,每累计60分钟,发出一个“时脉冲”信号,该信号将被送到“时计数器”。“时计数器”采用24进制计时器,可实现对一天24小时的累计。
  3. 所属分类:专业指导

    • 发布日期:2009-08-21
    • 文件大小:107520
    • 提供者:lifengmei99
  1. 《EDA课程设计》完整论文

  2. 电子日历电路由计时电路,扫描电路,日历显示电路。计时电路分为日计时器(三十进制),月计时器(十二进制),年计时器(一百进制)。扫描电路要扫描日计时的个位和十位,月计时的个位和十位,年计时的个位和十位。时间显示电路要同时完成时日月年个位十位共六位数字的显示
  3. 所属分类:专业指导

    • 发布日期:2009-09-20
    • 文件大小:433152
    • 提供者:harvey10576
  1. 数字式秒表设计+(课程设计)

  2. 基本RS触发器、脉冲发生器及计数、译码、显示等单元电路设计数字秒表
  3. 所属分类:专业指导

    • 发布日期:2009-10-11
    • 文件大小:248832
    • 提供者:wlyjack
  1. EDA中的密码锁榆人电路的设计

  2. 如图是电子密码锁的输入电路框图,由键盘扫描电路、弹跳消除电路、键盘译码电路、按键数据缓存器,加上外接的一个3×4矩阵式键盘组成。   如图 密码锁的输入电路框图    :
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:71680
    • 提供者:weixin_38694674
  1. EDA独立式键盘输入电路的设计

  2. 如图是独立式键盘电路图。独立式键盘输入电路的VHDL程序设计主要包括键盘去抖电路、输入信息译码电路和输入存储缓冲器等电路的VHDL程序设计,其中重点为输入信息译码电路的设计。如图所示独立式键盘电路接口信息译码电路是一个16-4译码电路,译码电路只对单键输入进行译码,该系统中用到了14个独立键,如表是该译码器的译码表。表中,“键盘接口信息”中的“1”表示键按下,译码电路对接口信息进行分析,按照译码表译出码值。   如图1  独立式键盘电路图   如表  键盘接口信息译码电路译码表  
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:514048
    • 提供者:weixin_38657139
  1. 无线呼叫系统的设计

  2. 摘要:利用无线电收发模块、语音模块、数字编/译码双功能集成电路及高亮度LED 数码管等器件,设计无线呼叫系统。当生产一线人员遇到紧急情况需用求救时,可启动无线呼叫系统工作。接收机收到呼叫信号后,经接收装置一系列电路放大处理,输出控制信号,驱动数码显示器工作,显示呼叫区域,同时用语音报警器提醒值班人员。该系统采用模块电路设计,具有抗震动、免调试、数字显示、语音提示、工作可靠之特点,作用距离1000m,可用于矿山工程、电力控制设备、安防系统、工业数据采集等领域。   0 引言   组成无线传输系
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:268288
    • 提供者:weixin_38501206
  1. 基于Multisim的数字钟实验电路的设计与仿真

  2. 在电子技术实验教学中,构建学生的电路设计理念,提高学生的电路设计能力,是教学的根本目的和内容。数字钟电路的设计和仿真,涉及模拟电子技术、数字电子技术等多方面知识,能够体现实验者的理论功底和设计水平,是电子设计和仿真教学的典型。文中采用了555 定时器电路、计数电路、译码电路、显示电路和时钟校正电路,来实现该电路。   1 系统设计方案   数字钟由振荡器、分频器、计时电路、译码显示电路等组成[1-3].振荡器是数字钟的,提供一定频率的方波信号;分频器的作用是进行频率变换,产生频率为1 Hz
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:207872
    • 提供者:weixin_38679233
  1. 基于89C51单片机的编码译码显示实验电路设计

  2. 摘 要:当前手工拨盘方式编码译码显示实验电路存在输入信号不稳定、控制性较差等缺点, 为了克服上述缺点, 电路设计采用89C51 单片机为器件作为编码信号发生器和自动控制系统。通过Pro teus 平台仿真和实验调试, 电路能产生高质量输入信号和实现自动控制, 较好地解决了手工拨盘方式编码译码显示实验电路存在的缺陷。   0  引 言   在日常数字逻辑电路实验中编码译码显示实验电路是编码、译码、显示三个电路的综合运用, 在数字逻辑实验电路中具有重要的地位, 在实验的过程中, 时常会出现显示结
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:404480
    • 提供者:weixin_38676851
« 1 2 ... 4 5 6 7 8 910 11 12 13 14 ... 36 »