您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 华为_大规模逻辑设计指导书

  2. 华为内部资料,包括VHDL,VERILOG语言编写规范,同步电路设计技术及规则,和一些代码设计基础
  3. 所属分类:硬件开发

    • 发布日期:2010-08-27
    • 文件大小:3145728
    • 提供者:ccadaren
  1. 华为_大规模逻辑设计指导书

  2. 第一章 VHDL语言编写规范 第二章VERILOG语言编写规范 第三章 可编程ASIC设计方法简介 第四章同步电路设计技术及规则 第五章 VHDL数字电路设计指导 第六章 代码可重用性设计
  3. 所属分类:专业指导

    • 发布日期:2010-10-31
    • 文件大小:3145728
    • 提供者:ppabcdqq
  1. 数字逻辑与逻辑设计课件

  2. 数字逻辑与逻辑设计可件(信息工程学院)!
  3. 所属分类:专业指导

    • 发布日期:2010-11-22
    • 文件大小:13631488
    • 提供者:zcc_zcp
  1. 数字逻辑与逻辑设计课件2

  2. 数字逻辑与逻辑设计第二章(信息工程学院)课件!
  3. 所属分类:专业指导

    • 发布日期:2010-11-22
    • 文件大小:1048576
    • 提供者:zcc_zcp
  1. 图书馆数据库设计 需求分析 E-R 图 逻辑设计

  2. sql 图书馆数据库设计 需求分析 数据库实施 运行维护 E-R图设计 逻辑设计
  3. 所属分类:其它

    • 发布日期:2010-12-14
    • 文件大小:313344
    • 提供者:dnsservers
  1. 数据库技术设计--CFT商机管理系统

  2. 本文主要介绍了数据库的命名规则,数据库环境说明,设计方面包括逻辑设计,物理设计,概念设计,安全性设计,以表的形式给出了数据库的命名规则,详细给出了关于CFT的各种信息E-R图,并给出数据库概念数据模型,物理设计方面,详细提供了各种实体的基本表,安全性设计采用用户帐号密码的加密方法和角色与权限的方法,最后对数据库进行了优化,并提供了备份MySQL数据库的命令。
  3. 所属分类:MySQL

    • 发布日期:2011-05-03
    • 文件大小:256000
    • 提供者:wanglili8773
  1. 华为_大规模逻辑设计指导书

  2. VHDL语言编写规范 VERILOG语言编写规范 可编程ASIC设计方法简介 同步电路设计技术及规则 VHDL数字电路设计指导 代码可重用性设计
  3. 所属分类:教育

    • 发布日期:2011-05-11
    • 文件大小:3145728
    • 提供者:gaobo917
  1. 数字电路与逻辑设计邹虹版课后习题答案

  2. 数字电路与逻辑设计邹虹版课后习题答案 数字电路与逻辑设计邹虹版课后习题答案 数字电路与逻辑设计邹虹版课后习题答案
  3. 所属分类:嵌入式

    • 发布日期:2011-06-25
    • 文件大小:3145728
    • 提供者:haiqi3315
  1. 可编程逻辑设计问答

  2. 可编程逻辑器件应用设计技巧百问 例如:1. 么是.scf? 答:SCF文件是 MAXPLUSII 的仿真文件, 可以在 MP2 中新建.
  3. 所属分类:其它

    • 发布日期:2011-09-07
    • 文件大小:276480
    • 提供者:laker_910
  1. 数字电路逻辑设计课程设计

  2. 数字电路逻辑设计课程设计,包含了各种电路
  3. 所属分类:硬件开发

    • 发布日期:2011-10-05
    • 文件大小:284672
    • 提供者:q389281541
  1. 数字逻辑设计 夏宇闻

  2. 夏宇闻的数字逻辑设计 是硬件编程语言的一本好书
  3. 所属分类:硬件开发

    • 发布日期:2011-11-11
    • 文件大小:3145728
    • 提供者:wpc3000
  1. 华为_大规模逻辑设计指导书

  2. 华为的大规模逻辑设计指导书,硬件设计必备。
  3. 所属分类:嵌入式

    • 发布日期:2012-02-05
    • 文件大小:3145728
    • 提供者:brent1992a
  1. 数字逻辑是数字电路逻辑设计的简称

  2. 数字逻辑是数字电路逻辑设计的简称,其内容是应用数字电路进行数字系统逻辑设计。电子数字计算机是由具有各种逻辑功能的逻辑部件组成的,这些逻辑部件按其结构可分为组合逻辑电路和时序逻辑电路。组合逻辑电路是由与门、或门和非门等门电路组合形成的逻辑电路;时序逻辑电路是由触发器和门电路组成的具有记忆能力的逻辑电路。有了组合逻辑电路和时序逻辑电路,再进行合理的设计和安排,就可以表示和实现布尔代数的基本运算。
  3. 所属分类:专业指导

    • 发布日期:2012-03-22
    • 文件大小:1048576
    • 提供者:wzl644
  1. Verilog_HDL设计实例

  2. 介绍verilog设计中的经典实例,从简单的组合逻辑设计到时序逻辑设计,到函数任务的使用均有较经典的验证实例,从而更好掌握硬件描述语言及相关的硬件逻辑设计方法
  3. 所属分类:其它

    • 发布日期:2012-04-09
    • 文件大小:102400
    • 提供者:czjing1
  1. 可编程逻辑设计 实验代码

  2. 其中包含两个实验,一个是 四位运算器的设计与实现,另一个是30秒数字时钟计数器的设计与实现
  3. 所属分类:专业指导

    • 发布日期:2012-04-10
    • 文件大小:625664
    • 提供者:nzyt1
  1. 数字逻辑设计

  2. 数字逻辑的课程设计,主要是设计逻辑联络的检测与验证
  3. 所属分类:网络管理

    • 发布日期:2012-07-01
    • 文件大小:1048576
    • 提供者:king1934036489
  1. FPGA逻辑设计注意

  2. FPGA逻辑设计注意,有关fpga很详细的资料
  3. 所属分类:硬件开发

    • 发布日期:2013-03-15
    • 文件大小:25600
    • 提供者:feed111
  1. 数字逻辑设计试题中文+答案

  2. 数字逻辑设计试题中文+答案
  3. 所属分类:其它

    • 发布日期:2013-05-20
    • 文件大小:295936
    • 提供者:u010247893
  1. 数字电路与逻辑设计虚拟实验平台

  2. 数字电路与逻辑虚拟实验台是一个与当前远程教育、网络教学这一全新的教学模式相适应的实验教学工具。该系统是一套具有很强的通用性和交互性的软件,它能够在开放的网络环境下,按照用户的要求构造数字逻辑虚拟实验台,允许用户在该实验台上进行设计、开发和演示结果等主动实验功能。 该系统首先接受教师端或服务器端对实验的配置,并在遵循试验台布置美观、各元器件分布均匀的原则,采用合理的算法灵活配置整个实验台。当用户在实验台上插好芯片并布好线后,接通仿真开关即可对设计好的电路进行仿真。在仿真过程中用户可通过开关的拨动
  3. 所属分类:嵌入式

    • 发布日期:2008-09-20
    • 文件大小:1048576
    • 提供者:dengwei15
  1. Verilog HDL中的组合逻辑设计方法

  2. Verilog HDL中的组合逻辑设计方法.
  3. 所属分类:专业指导

    • 发布日期:2013-11-14
    • 文件大小:1048576
    • 提供者:pgf660
« 1 2 ... 5 6 7 8 9 1011 12 13 14 15 ... 50 »