您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 数字电路逻辑设计第3版课程

  2. 数字电路逻辑设计第3版课程 内有所有教程 不错的 数字电路逻辑设计第3版课程 数字电路逻辑设计第3版课程 数字电路逻辑设计第3版课程 数字电路逻辑设计第3版课程 数字电路逻辑设计第3版课程 数字电路逻辑设计第3版课程 数字电路逻辑设计第3版课程 数字电路逻辑设计第3版课程 数字电路逻辑设计第3版课程 数字电路逻辑设计第3版课程 数字电路逻辑设计第3版课程
  3. 所属分类:专业指导

    • 发布日期:2009-05-10
    • 文件大小:30408704
    • 提供者:mary_xixi
  1. 数字电路与逻辑设计电子教案

  2. Word文档 数字电路和逻辑设计经典教程 常用数字电路和逻辑设计实例
  3. 所属分类:专业指导

    • 发布日期:2009-07-24
    • 文件大小:12582912
    • 提供者:duke_zhang1980
  1. 华为大规模逻辑设计指导书

  2. 华为内部资料,包括VHDL语言编写规范、VERILOG语言编写规范、可编程ASIC设计方法简介、同步电路设计技术及规则、VHDL数字电路设计指导等等
  3. 所属分类:专业指导

    • 发布日期:2009-08-22
    • 文件大小:1048576
    • 提供者:yuxiangzi328
  1. MDIO接口逻辑设计及其FPGA验证

  2. 详细描述了MDIO接口模块IP核的设计,介绍了该IP核的系统结构以及各个子模块的详细设计方法,对此IP核进行了仿真验证,最后进行了FPGA测试,功能和性能达到了要求,最终通过了IP审核流程并已成功应用于以太网接口芯片中。
  3. 所属分类:硬件开发

    • 发布日期:2009-09-17
    • 文件大小:2097152
    • 提供者:arlie
  1. 华为数字设计-大规模逻辑设计指导书

  2. 华为数字设计-大规模逻辑设计指导书。感觉比较有用,希望能给大家有所帮助。
  3. 所属分类:专业指导

    • 发布日期:2009-10-13
    • 文件大小:2097152
    • 提供者:PolarisChow
  1. 华为大规模逻辑设计指导书

  2. 华为内部资料 包含VHDL语言等多种语言设计指导 谢谢查阅
  3. 所属分类:专业指导

    • 发布日期:2009-10-22
    • 文件大小:3145728
    • 提供者:wj1225
  1. 数据库(逻辑设计、物理设计) 课件

  2. 我认为讲得很不错。本章重点: 1. 数据库设计的主要思想; 2. 数据库设计的步骤及其分解各项的设计方法。 。
  3. 所属分类:专业指导

    • 发布日期:2009-11-06
    • 文件大小:713728
    • 提供者:fei20029
  1. 数字电路——组合逻辑电路设计

  2. 学习数字电路的必学部分,经典课件,组合逻辑设计!
  3. 所属分类:专业指导

    • 发布日期:2009-11-08
    • 文件大小:1048576
    • 提供者:yuan0715
  1. 华为_大规模逻辑设计指导书.pdf

  2. 华为内部资料。很好的学习资料。设计人员必备
  3. 所属分类:专业指导

    • 发布日期:2009-11-16
    • 文件大小:3145728
    • 提供者:zhendongliang
  1. 华为_大规模逻辑设计指导书.pdf

  2. 大规模逻辑设计指导书 大规模逻辑设计指导书 大规模逻辑设计指导书
  3. 所属分类:专业指导

    • 发布日期:2009-12-20
    • 文件大小:3145728
    • 提供者:w412692660
  1. 数字电路与逻辑设计课后答案 周宏版

  2. 数逻辑_习题1-5 ,周宏版本重邮考研的可以下载
  3. 所属分类:专业指导

    • 发布日期:2010-03-04
    • 文件大小:1048576
    • 提供者:molijuzilijia
  1. 华为_大规模逻辑设计指导书.pdf

  2. 华为内部资料,FPGA设计,ASIC设计,说得很详细,很好的一份资料。
  3. 所属分类:硬件开发

    • 发布日期:2010-03-27
    • 文件大小:3145728
    • 提供者:xiaoming22008
  1. FPGA的MDIO接口逻辑设计.pdf

  2. 本文介绍了一种基于FPGA 的用自定义串口命令的方式实现MDIO 接口逻辑设计的方法,并对系统结构进行了模块化 分解以适应自顶向下的设计方法
  3. 所属分类:硬件开发

    • 发布日期:2010-04-15
    • 文件大小:250880
    • 提供者:luiwei99
  1. 华为_大规模逻辑设计指导书

  2. 华为_大规模逻辑设计指导书 同时介绍了 VerilogHDL 和VHDL 是一份不错的参考资料 代码规范类型 适用于初学者
  3. 所属分类:专业指导

    • 发布日期:2010-05-01
    • 文件大小:3145728
    • 提供者:pengxiaoen
  1. 华为_静态时序分析与逻辑设计

  2. 华为_静态时序分析与逻辑设计,详细的介绍了静态时序分析与逻辑设计方面的知识!
  3. 所属分类:专业指导

    • 发布日期:2010-05-13
    • 文件大小:563200
    • 提供者:zxw3246
  1. 华为_大规模逻辑设计指导书

  2. 华为大规模逻辑设计指导书,对设计很有帮助
  3. 所属分类:专业指导

    • 发布日期:2010-05-14
    • 文件大小:3145728
    • 提供者:yushibao
  1. 赛灵思面向VIRTEX-5 LXT平台推出逻辑设计解决方案

  2. 赛灵思公司宣布面向Virtex:trade_mark:-5 LXT FPGA平台推出完整的逻辑设计解决方案,包含升级版集成软件环境(ISE:trade_mark:)设计工具。Virtex:trade_mark:-5 LXT FPGA平台是业内款提供硬代码PCI Express:registered:端点和三重模式以太网媒体访问控制器(MAC)模快的FPGA。ISE 8.2i提供独特的集成时序收敛环境和生产力增强功能,使用户充分领略到Virtex-5 LXT家族在连接性、性能和功率方面的优势。升级
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:61440
    • 提供者:weixin_38606202
  1. 赛灵思面向VIRTEX-5 LXT平台推出完整的逻辑设计解决方案

  2. 赛灵思公司(Xilinx, Inc.)宣布面向VIRTEX-5 LXT FPGA平台推出完整的逻辑设计解决方案,包含升级版集成软件环境(ISE)设计工具。Virtex-5 LXT FPGA平台是业内款提供硬代码PCI Express端点和三重模式以太网媒体访问控制器(MAC)模快的FPGA。ISE 8.2i提供独特的集成时序收敛环境和生产力增强功能,使用户充分领略到Virtex-5 LXT家族在连接性、性能和功率方面的优势。升级后的工具包括 ISE Foundation的8.2i版本服务包、Ch
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:60416
    • 提供者:weixin_38662327
  1. 在逻辑设计中选择状态机的类型

  2. 在逻辑设计中,经常用到二进制(S1=001、S2=010、S3=011及S4=100等)、枚举(S1=100,S2=110、S3=101及S4=111等)和One-Hot(S1=00000001、S2=00000010及S3=00000100等)等类型状态机。二进制和枚举包含了许多组合反馈逻辑,以实现当前状态到下一个状态的膨‘转。由于资源利用率高,因此比较适合CPLD的逻辑设计;而One ̄Hot计数器由于始终只有一位变化,组合反馈资源少,具有的速度和较强的抗干扰性能。因此在叩GA设计中,基本上选
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:54272
    • 提供者:weixin_38608726
  1. 评估逻辑设计的工作速度

  2. 当采用查找表结构FPGA进行设计时,设计者关心的另一个问题是所设计电路的工作速度和性能估计。尽管综合工具可以对设计进行优化处理,并尽可能地提高设计的性能,但综合工具的优化算法与设计者的参数设置有关。笔者以为速度是设计出来的,而后面的工具只能够起到辅助的作用。以下是一些可有效改善逻辑设计性能的策峄。   如下图所示。   图 Fmax的计算   例如,假定器件的时钟频率要求达到50 MHz,那么周期应为20 ns。假设:   tCO十fSU=InS   允许的各级组合逻辑延时和线延时
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:52224
    • 提供者:weixin_38501610
« 1 2 ... 4 5 6 7 8 910 11 12 13 14 ... 50 »