您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 使用PLD内部锁相环解决系统设计难题

  2. 从整个应用系统的角度,理解和分析PLD内部锁相环;在此基础上,深入剖析锁相环的相移结构,同时用这个技术解决系统设计难题。
  3. 所属分类:其它

    • 发布日期:2020-08-19
    • 文件大小:179200
    • 提供者:weixin_38710198
  1. 基于锁相环的频率合成电路设计

  2. 从20世纪70年代起,随着集成电路的发展,开始出现集成的锁相环器件、通用和专用集成单片锁相环,使锁相环逐渐变成一个低成本、使用简便的多功能器件。如今,PLL技术主要应用在调制解调、频率合成、彩电色幅载波提取、雷达、FM立体声解码等各个领域。随着数字技术的发展,还出现了各种数字PLL器件,它们在数字通信中的载波同步、位同步、相干解调等方面起着重要的作用。
  3. 所属分类:其它

    • 发布日期:2020-08-26
    • 文件大小:232448
    • 提供者:weixin_38746293
  1. 基于锁相环的高速示波器等效采样系统设计

  2. 采用小数分频锁相环芯片ADF4351作为采样时钟发生器,利用FPGA进行等精度测频,运用差频法顺序等效采样原理,设计了最高等效采样率为160 GS/s的高速示波器等效采样系统。同时通过时钟分配器和数字延迟线产生交替采样时钟,利用4片最高采样率为250 MS/s的8 bit ADC进行时间交替采样,使系统的最高实时采样率达到1 GS/s。由于采用低抖动的时钟源,系统在DC到500 MHz的设计带宽内保持了良好的噪声性能,信噪比优于基于DDS技术的等效采样系统。
  3. 所属分类:其它

    • 发布日期:2020-10-16
    • 文件大小:456704
    • 提供者:weixin_38689477
  1. 电源技术中的电源隔离和锁相环对于DSP中EMI的抑制

  2. 在高速的数字设计方案中,EMI是开发者必然需要面对的问题。以DSP为例,其非常容易受到电磁信号的干扰。因此开发者在进行设计时需要提前规划并发现噪声与干扰源,采取最佳的措施将干扰带来的损失降到最低。本文就将为大家介绍在DSP系统中如何有效避免噪声和EMI产生,对其中的电源隔离和锁相环进行介绍。     电源隔离和锁相环     如何实现最佳供电是控制噪声和辐射的最大挑战。动态负载开关环境很复杂,包括的因素有:进入和退出低功率模式;由总线竞用和电容器充电所引起的很大的瞬态电流;由于退耦和布线不合
  3. 所属分类:其它

    • 发布日期:2020-10-16
    • 文件大小:89088
    • 提供者:weixin_38654589
  1. 基于流水线技术的全数字锁相环设计

  2. 为了提高全数字锁相环的系统运行速度、降低系统功耗,同时提高锁相系统的动态性能与稳态性能,提出一种基于流水线技术的全数字锁相环。采用电子设计自动化技术完成了该系统的设计,并对所设计的电路进行了计算机仿真与分析。仿真结果证明,该锁相环中数字滤波器的参数能够根据相位误差的大小进行动态调节,既可加快锁相速度,又能增强系统的稳定性。利用流水线技术优化的整体电路能够减小系统延迟,降低系统总功耗。该锁相环可作为功能模块嵌入到片上系统,具有十分广泛的用途。
  3. 所属分类:其它

    • 发布日期:2020-10-15
    • 文件大小:1031168
    • 提供者:weixin_38582793
  1. 一种基于可变相位累加器的全数字锁相环

  2. 提出了一种具有可变相位累加器电路结构的新型全数字锁相环。采用EDA技术完成了对该系统的设计,利用ModelSim软件对所设计的电路进行了系统仿真实验,并进行了硬件实验验证。实验结果表明,含有可变相位累加器构成的全数字锁相环可拓展系统环路的锁相范围,提高锁相频率,降低系统总功耗,并且不会增加FPGA芯片内部的逻辑资源。由于该锁相环内部信号的传递是并行传输,故可大大提高系统的锁相速度。该锁相环能够作为功能模块嵌入进电子系统芯片中,可广泛应用于通信、电子测量和自动控制等领域。
  3. 所属分类:其它

    • 发布日期:2020-10-15
    • 文件大小:342016
    • 提供者:weixin_38637983
  1. 嵌入式系统/ARM技术中的一种带宽自适应全数字锁相环的设计与实现

  2. 锁相环是一种能使输出信号在频率和相位上与输入信号同步的电路,即系统进入锁定状态(或同步状态)后,震荡器的输出信号与系统输入信号之间相差为零,或者保持为常数。传统的锁相环各个部件都是由模拟电路实现的,一般包括鉴相器(PD)、环路滤波器(LF)、压控振荡器(VCO)三个环路基本部件。   传统的数字锁相环设计在结构上希望通过采用具有低通特性的环路滤波,从而获得稳定的振荡控制数据。但是,在基于数字逻辑电路设计的数字锁相环系统中,利用逻辑算法实现低通滤波是比较困难的。有些电路通过对鉴相模块产生的相位误差
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:302080
    • 提供者:weixin_38618746
  1. 模拟技术中的解析一种新型PID控制的全数字锁相环

  2. 锁相环是一种能够跟踪输入信号相位的闭环自动控制系统,广泛应用于信号处理、时钟同步、倍频、频率综合等领域。它根据输入信号和反馈信号的相位差来调整压控振荡器的输出频率,最终达到输入信号频率和输出信号频率相等,输入信号和输出信号保持恒定的相位差。   锁相环 (phase-locked loop)为无线电发射中使频率较为稳定的一种方法,主要有VCO(压控振荡器)和PLL IC ,压控振荡器给出一个信号,一部分作为输出,另一部分通过分频与PLL IC所产生的本振信号作相位比较,为了保持频率不变,就要求相
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:220160
    • 提供者:weixin_38569651
  1. 基于TMS320C240控制器实现大功率并联UPS的锁相控制技术

  2. 随着信息处理技术的不断发展,尤其是计算机的广泛应用和Internet的迅猛发展,现代信息设备对不间断电源(UPS)供电系统的可靠性要求越来越高,不间断电源(UPS)的可靠性越来越备受关注,不间断电源(UPS)并联供电系统逐步成为首位;如何保证UPS并联系统在电网恶劣的条件稳定、可靠运行是UPS厂家需要考虑的问题。本文介绍一种基于TI公司的TMS320C240 DSP控制器构成的大功率并联型UPS同步控制方案。与电网的同步、并联系统中各台UPS间的同步,成为并联UPS系统控制的关键。UPS并联系统
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:146432
    • 提供者:weixin_38655878
  1. 锁相技术在流量测控系统中的实现

  2. 在工业生产中,瞬时流量是涉及流体介质的工艺流程中需要控制和调节的重要参数,用以实现生产工艺的自动化,保持均衡稳定的生产和产品质量。同时对改进生产工艺及科学实验均有重要意义。目前,工业上常用的有速度式、容积式、动量式、电磁式和超声波式等流量计,但对高粘性流体、脏污流体尚无有效的测量方法。例如,在人造板和胶合板的生产过程中,胶和熔石蜡流量是控制产品质量的重要参数。由于熔石蜡的高粘性以及胶容易在一般流量计中凝结而影响测量准确度的特殊性,常规的流量计不适合胶和熔石蜡流量的测量。因此,研究新型的减重式质量
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:336896
    • 提供者:weixin_38502915
  1. 基于ADF4106的锁相环频率合成器

  2. 本文所讨论的锁相环频率合成技术是基于锁相环路的同步原理,由一个高准确度、高稳定度的参考晶体振荡器,综合出大量离散频率的一种技术。锁相环频率合成器是一种相位锁定装置,是一种频率稳定度较高的离散间隔型频率信号发生器。
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:332800
    • 提供者:weixin_38551431
  1. 模拟技术中的基于锁相环的低频函数发生器

  2. 摘要: 介绍了锁相环的原理以及Freescale 公司的锁相环频率合成器件MC145151- 2 的主要特点,给出了MC145151- 2 和ICL8038 低频锁相环函数发生器的工作原理、设计思想、电路结构、模块设计方法及其电路原理图。   1 引言   电子系统中经常需要采用频率和幅度可调的正弦波信号作为基准或载波信号。而正弦波信号主要是由模拟电路和DDS (Direct Digital Synthesis)两种方式产生。基于DDS 技术的产品虽然功能齐全、性能指标高, 但是成本也高。本
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:398336
    • 提供者:weixin_38592847
  1. AD9516锁相环技术交流.pdf

  2. AD9516 主要由内部VCO,电荷泵,检相器,分频器,控制逻辑电路。外部需要一个 环路滤波器。是一个典型的多输出的模拟锁相环。文档详细介绍各部分配置功能和仿真说明。
  3. 所属分类:硬件开发

    • 发布日期:2020-10-20
    • 文件大小:1048576
    • 提供者:rfk1000
  1. 锁相环中YTO自校准技术的应用

  2. 以YTO作为主振的现代微波信号发生器,基本都采用了复杂的锁相环实现整机频率合成。根据锁相环特性,如果主振输出信号频率与理论输出频率相差太大,超出了环路的捕获带宽,则不能通过捕获而进入同步跟踪状态,系统将会失锁。因此,在整个输出频段中对YTO主振电路实施校准,使其达到一定的预置准确度而保证环路迅速进入锁定状态,是十分必要的。
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:185344
    • 提供者:weixin_38548421
  1. 嵌入式系统/ARM技术中的一种新型带宽自适应全数字锁相环的设计方案

  2. 摘要:本文针对传统锁相环所存在的锁相范围窄、环路带宽和控制参数固定、以及提高锁相速度与减小稳态误差相互制约等问题,提出了一种新型带宽自适应全数字锁相环的设计方案。该设计方案中的系统采用比例积分控制与自适应控制相结合的复合控制方式,其中自适应控制器可根据锁相过程的鉴频鉴相信息,自动调整数字滤波器的控制参数,实现对环路的实时控制。   本方案采用理论分析与硬件电路设计相结合的方法进行了系统设计,并用FPGA予以实现。系统仿真与硬件电路测试结果证实了设计方案的正确性。该锁相环的自由振荡频率可随输入信
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:238592
    • 提供者:weixin_38568548
  1. 电源技术中的一种全数字UPS逆变器锁相控制技术的研究

  2. 摘要:为有效保证不间断电源逆变器交直流切换过程不对负载产生过大的冲击,UPS逆变输出电压必须与电网电压的频率及相位保持一致。快速可靠的软件锁相跟踪技术可以准确地为逆变器数字化控制提供与电网电压同频同相的标准正弦电压。本文主要研究基于TMS320LF2407数字化控制平台的全数字不间断电源中的锁相控制技术。   1.引言   UPS,不间断电源,是指在市电正常或故障情况下均可为负载提供可靠、稳定的电源形式。多用于在一些关键性的负载如计算机机房、医院等场合,为负载提供了最多的电源故障保护。然而传
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:180224
    • 提供者:weixin_38559569
  1. 锁相放大器技术简介

  2. 锁相放大器实际上是一个模拟的傅立叶变换器,锁相放大器的输出是一个直流电压,正比于是输入信号中某一特定频率(参数输入频率)的信号幅值。而输入信号中的其他频率成分将不能对输出电压构成任何贡献。两个正弦信号,频率都为1Hz,有90度相位差,用乘法器相乘得到的结果是一个有直流偏量的正弦信号。
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:78848
    • 提供者:weixin_38692122
  1. 模拟技术中的改进型CMOS电荷泵锁相环电路的应用设计

  2. 导读:本文首先介绍了锁相环系统的工作原理,其次重点分析了传统电荷泵电路存在的一些不理想因素,并在此基础上,提出了一种改进型的电荷泵电路,减小了锁相环的相位误差。此外,通过设计倍频控制模块,扩大了锁相环的锁频范围。   本文设计了一种宽频率范围的CMOS锁相环(PLL)电路,通过提高电荷泵电路的电流镜镜像精度和增加开关噪声抵消电路,有效地改善了传统电路中由于电流失配、电荷共享、时钟馈通等导致的相位偏差问题。   设计了一种倍频控制单元,通过编程锁频倍数和压控振荡器延迟单元的跨导,有效扩展了锁相
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:322560
    • 提供者:weixin_38673909
  1. 基于数字锁相环的晶振频率同步模块设计

  2. 为满足现代通信技术、雷达技术、电子测量以及光电应用领域对高稳定度高准确度时钟的要求,设计了一种基于数字锁相环的晶振同步系统。系统以基于FPGA数字延迟线的高分辨率鉴频鉴相器以及在MicroBlaze核中实现的卡尔曼数字环路滤波器为核心,通过16 bit DAC微调本地晶振振荡频率,使其同步于GPS秒脉冲,从而获得了高准确度高、稳定度的本地时钟。
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:237568
    • 提供者:weixin_38698943
  1. 模拟技术中的改进型的CMOS电荷泵锁相环电路

  2. 导读:本文设计了一种高性能CMOS电荷泵锁相环电路,通过对传统电荷泵电路的改进,提高了充放电电流的匹配性,有效抑制了锁相环输出的相位偏差,提高了环路的稳定性。   锁相环(phase-locked loop,PLL)是一个闭环负反馈系统,能够准确地产生一系列与参考频率同相位的频率信号,是现代通信及电子领域中必不可少的系统之一,通常被用于频率合成、同步信号产生、时钟恢复以及时钟产生等。电荷泵锁相环(charge pump phase-locked loop,CPPLL)因其自身所具有的开环增益大
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:323584
    • 提供者:weixin_38599231
« 1 2 3 4 5 6 7 89 10 11 12 13 ... 50 »