点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - 锁相技术
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
基于ADF4106的锁相环频率器研究与设计
摘要:本文由锁相环频率合成器的基本工作原理入手,介绍基于锁相环芯片ADF4106的工作特性,并结合环路滤波器、压控振荡器和射频通路设计出一种输出频率为2GHz的频率合成器,并经过印制板加工及测试,验证实验结果满足设计指标。 引言 频率合成器[1-2]的功能就是给收发机中的变频电路提供频率可编程的本地载波信号,是无线收发机的核心模块之一,其性能对通信系统的通信质量具有重大影响。目前频率合成器主要有直接模拟频率合成技术(DS)、锁相环频率合成技术(PLL)、直接数字频率合成技术(DDS)
所属分类:
其它
发布日期:2020-10-19
文件大小:174080
提供者:
weixin_38616435
宽频带数字锁相环的设计及基于FPGA的实现
数字锁相环(DPLL)技术在数字通信、无线电电子学等众多领域得到了极为广泛的应用。与传统的模拟电路实现的PLL相比,DPLL具有精度高、不受温度和电压影响、环路带宽和中心频率编程可调、易于构建高阶锁相环等优点。随着集成电路技术的发展,不仅能够制成频率较高的单片集成锁相环路,而且可以把整个系统集成到一个芯片上去。
所属分类:
其它
发布日期:2020-10-19
文件大小:473088
提供者:
weixin_38563552
基于软件锁相环的3D眼镜红外抗干扰技术
介绍了一种基于软件锁相环的红外线抗干扰技术的原理和实现方法。该方法基于锁相环的基本原理,利用3D电视同步信号与3D眼镜同步信号之间的对应关系,通过准确计算两种同步信号之间的同步误差并在3D眼镜同步信号中动态补偿误差值,达到准确锁相和抗红外线干扰的目的。该方法取代了传统软件锁相环中复杂的积分环节,实现方法简单有效。在快门3D眼镜产品上应用的结果表明,该软件锁相环具有很好的信号捕获和跟踪性能。
所属分类:
其它
发布日期:2020-10-17
文件大小:316416
提供者:
weixin_38632763
基于虚拟仪器的锁相放大器远程实验系统
设计了基于虚拟仪器的锁相放大器远程实验的软件系统,用LabVIEW软件编写了客户机与实验机程序,实现了串口与单片机系统的通信、声卡采集信号、TCP/IP网络通信等功能。用Linux中的IPtables防火墙技术实现实验机与服务器间的端口映射,使得互联网上的所有用户可以通过服务器访问实验机,进行远程实验。
所属分类:
其它
发布日期:2020-10-25
文件大小:467968
提供者:
weixin_38576779
基于锁相环技术的高灵敏车辆探测
虽然使用单片机探测车辆也曾有过一些改进方案,但都很难从根本上提高探测灵敏度。为此,提出一种利用锁相环技术提高感测装置灵敏度及抗干扰能力的设计方案。实验证明,该设计方案能够达到实际应用要求。
所属分类:
其它
发布日期:2020-10-24
文件大小:178176
提供者:
weixin_38564503
基于FPGA 的高阶全数字锁相环的设计与实现
提出了一种实现高阶全数字锁相环的新方法。该锁相环以数字比例积分控制取代了传统的一些数字环路滤波控制方法,具有电路结构简单、控制灵活、跟踪精度高、环路性能好和易于集成的特点。文中介绍了该高阶全数字锁相环的系统结构和工作原理,对其性能进行了理论分析和计算机仿真。应用EDA 技术设计了该系统,并用FPGA实现了其硬件电路。仿真和硬件测试结果证实了该设计的正确性。
所属分类:
其它
发布日期:2020-10-24
文件大小:76800
提供者:
weixin_38677190
模拟技术中的基于V600ME14-LF的锁相环设计
锁相环路是一个能够跟踪输入信号相位的闭环控制系统, 它在很多领域都有广泛的应用; 比如调制解调、频率合成、精密仪器测量、FM立体声解码等。锁相环的应用如此广泛是由其独特的优良特性决定的。它具有载波跟踪特性, 作为一个窄带滤波器, 它可提取淹没在噪声中的信号, 并用高稳定的参考振荡器锁定, 也可提供一系列高稳定的频率源, 以进行高精度的频率和相位测量等; 本设计正是给出了锁相环在频率源中的应用和设计方法。 1 锁相环路设计方案 图1所示是根据锁相环的基本原理以及具体需要设计的方案框图,
所属分类:
其它
发布日期:2020-11-03
文件大小:181248
提供者:
weixin_38556541
基于锁相放大的近红外光谱信号提取电路研究
摘要:锁相放大技术是提取淹没在噪声中的微弱信号的重要手段之一,广泛应用于近红外光谱测量领域。文章中介绍了一种模拟与数字相结合的锁相放大检测电路,对电路的设计思路,设计要点配以相关电路图进行了详细阐述,并应用在以PbS做传感器的滤光片型近红外光谱仪中。应用结果表明该电路与原有模拟锁相放大电路相比,具有较高的精度和稳定性,并且算法简单,运算量小,可以成功应用于近红外光谱信号的提取,信噪比可达到73dB。 1. 引言 近红外光谱分析是利用近红外谱区(波长范围约为 0.8—2.5 微米)包含
所属分类:
其它
发布日期:2020-11-09
文件大小:232448
提供者:
weixin_38671819
电源技术中的一个改进型CMOS电荷泵锁相环的设计
摘要:本文针对传统电荷泵电路的非理想效应,对CMOS锁相环中的电荷泵电路进行了改进,设计了一种采用电流控制技术的新型pump-up电荷泵。采用标准chartered 0.35um/3.3V 模型,通过Cadence Spectre 仿真,仿真结果显示,该锁相环有效地抑制了电荷共享和电流失配非理想特性的影响,消除了锁相环输出抖动,可稳定输出13.56MHz时钟信号,稳定时间小于11.2 us,功耗小于18mW。 1 引言 锁相环是模拟及数模混合电路中的一个重要模块,在各种锁相环结构中,
所属分类:
其它
发布日期:2020-11-09
文件大小:199680
提供者:
weixin_38735541
EDA/PLD中的基于CPLD的光伏逆变器锁相及保护电路设计
0 引言 在光伏并网系统的逆变器电路中,对电网电压的锁相是一项关键技术。由于电力系统在工作时会产生较大的电磁干扰,因此,其简单的锁相方法很容易受到干扰而失锁,从而导致系统无法正常运行。在这种情况下,设计采用对电网电压进行过零检测后再将信号送人CPLD,然后由CPLD实现对电网电压进行数字锁相的方法,可以有效地防止相位因干扰而发生抖动或者失锁的现象,保证系统的正常运行。另外,本系统还使用CPLD对DSP产生的PWM波控制信号和系统运行时的各项参数进行监控,一旦发现异常,立即使系统停机,并通知
所属分类:
其它
发布日期:2020-11-09
文件大小:185344
提供者:
weixin_38680671
EDA/PLD中的采用VHDL设计的全数字锁相环电路设计
摘要:叙述了全数字锁相环的工作原理,提出了应用VHDL 技术设计全数字锁相环的方法,并用复杂可编程逻辑器件CPLD 予以实现,给出了系统主要模块的设计过程和仿真结果。 0 引言 全数字锁相环(DPLL) 由于避免了模拟锁相环存在的温度漂移和易受电压变化影响等缺点。从而具备可靠性高、工作稳定、调节方便等优点。在调制解调、频率合成、FM立体声解码、图像处理等各个方面得到广泛的应用。随着电子设计自动化(EDA) 技术的发展,采用大规模可编程逻辑器件(如CPLD 或FPGA) 和VHDL
所属分类:
其它
发布日期:2020-11-09
文件大小:297984
提供者:
weixin_38601390
模拟技术中的锁相放大器电路原理
1.结构电路图 2.原理 锁相放大器实际上是一个模拟的傅立叶变换器,锁相放大器的输出是一个直流电压,正比于是输入信号中某一特定频率(参数输入频率)的信号幅值。而输入信号中的其他频率成分将不能对输出电压构成任何贡献。两个正弦信号,频率都为1Hz,有90度相位差,用乘法器相乘得到的结果是一个有直流偏量的正弦信号。 如果是一个1Hz和一个1.1Hz的信号相乘,用乘法器相乘得到的结果是: 其结果是一个交流调制波,基频是1Hz,幅频是0.1Hz。 从上
所属分类:
其它
发布日期:2020-11-08
文件大小:75776
提供者:
weixin_38679178
模拟技术中的基于一种实现快速锁定的锁相环的研究
摘要:本文对电荷泵型锁相环(CPPLL)结构里传统的固定电荷泵电流模式进行了改进,有效减少了锁相环系统的锁定时间。本文提出的PLL设计,在0.6μm标准CMOS工艺、3.3V工作电压下,使用应用广泛的高速鉴频鉴相器(TSPC)结构、差分电荷泵电路实现。经过Spectre仿真,改进后的锁相环锁定时间减少为改进前时的1/2。 1 引言 锁相环(PLL)是模拟电路中的一个重要模块,本文研究的是广泛使用的电荷泵型锁相环(CPPLL)。锁相环电路通过比较参考输入和输出反馈信号的频率/相位,并将
所属分类:
其它
发布日期:2020-11-08
文件大小:227328
提供者:
weixin_38589774
RFID技术中的基于ADF4111的数字锁相式可调频率源实现
频率合成技术是指能由一个高稳定度和准确度的标准参考频率,经过一系列的处理,产生大量离散的具有同一稳定度和准确度的信号频率输出,并且输出信号的频率可由数字信号控制改变,它主要的应用是为上/下变频的中频或射频信号提供本振。频率合成的基本方法有三种:直接频率合成、锁相式频率合成以及直接数字频率合成。锁相式频率综合器是现今应用最为广泛的一种频率综合器,它具有输出频率范围大,杂散抑制特性好的特点。 在短波数字接收系统中,从天线端接收到的短波信号与本振信号混频得到70 MHz中频,之后对中频信号进行带
所属分类:
其它
发布日期:2020-11-07
文件大小:269312
提供者:
weixin_38711369
模拟技术中的无锁相环电压全周期过零检测电路原理
为了达到与电源电压同步的目的,除了可以使用锁相同步电路外,还可以实时检测电源电压的过零点和频率,根据过零点和频率就可以跟踪输入的电源电压的相位,实现同步输入。以三相交流低压电网的A相电压为例,当电源电压经电压互感器处理后,由负到正经过的正过零点(或由正到负经过的负过零点)时,向CPU传送电压过零点检测的信号,即分别为电压正半周期和负半周期产生的2个正方波以及正过零点与负过零点时产生的2个正脉冲指令信号,提供给CPU计算,以达到跟踪电网电压频率的同步目的。对于静止型无功功率补偿器,就可以发出同步补
所属分类:
其它
发布日期:2020-11-25
文件大小:57344
提供者:
weixin_38509082
EDA/PLD中的基于全数字锁相环的设计
本文在说明全数字锁相环的基础上,提出了一种利用FPGA设计一阶全数字锁相环的方法,并给出了关键部件的RTL可综合代码,并结合本设计的一些仿真波形详细描述了数字锁相环的工作过程,最后对一些有关的问题进行了讨论。关键词:全数字锁相环;DPLL;FSK;FPGA 引言 锁相环(PLL)技术在众多领域得到了广泛的应用。如信号处理,调制解调,时钟同步,倍频,频率综合等都应用到了锁相环技术。传统的锁相环由模拟电路实现,而全数字锁相环(DPLL)与传统的模拟电路实现的PLL相比,具有精度高且不受温度和电压影
所属分类:
其它
发布日期:2020-11-24
文件大小:78848
提供者:
weixin_38717171
RFID技术中的基于ADF4360_4锁相频率合成器的混频器本振源电路
0 引言 锁相(Phase Lock)技术是一种相位负反馈频率控制技术,该技术在锁定时无剩余频差,并具有良好的窄带载波跟踪性能和带宽调制跟踪性能,而且对相位噪声和杂散也具有很好的抑制作用。因此,通过锁相频率合成技术实现的频率源已在通信、电视等领域得了广泛应用。本文介绍的ADl公司的ADF4360系列芯片就是用于无线通信射频系统(GSM,DECT,PCS,WCDMA。DCS)基站和WLAN混频电路的一款性价比很高,且应用范围较广的锁相芯片。 1 ADF4360_4的性能特点 ADF4
所属分类:
其它
发布日期:2020-12-03
文件大小:178176
提供者:
weixin_38682790
RFID技术中的基于锁相环的频率合成器的设计
随着现代电子技术的发展,具有高稳定性和准确度的频率源已经成为通信、雷达、仪器仪表、高速计算机及导航系统的主要组成部分。高性能的频率源可通过频率合成技术获得。随着大规模集成电路的发展,锁相式频率合成技术占有越来越重要的地位。由一个或几个高稳定度、高准确度的参考频率源通过数字锁相频率合成技术可获得高品质的离散频率源。 1 锁相环频率合成器的原理 1.1 锁相环原理 锁相环(PLL)是构成频率合成器的核心部件。主要由相位比较器(PD)、压控振荡器(VCO)、环路滤波器(LP)和参考频
所属分类:
其它
发布日期:2020-11-30
文件大小:73728
提供者:
weixin_38696339
RFID技术中的双调制锁相频率合成器的设计与实现
1 引 言 在便携式及车载型电台中,多采用直接调频技术,应用以电压调控的变容二级管,使振荡器的频率产生偏移,由于锁相环环路误差传递函数的高通特性,被搭载的调制信号不能出现阻带内的低频或直流分量,数字调制即表现为长"0"或长"1"的状态,否则会使频偏降低或消失。这对数传电台不利,为此可对基带数据进行扰码,减小长"0"或长"1"的状态,但又会带来误码的传递,为了解决这个问题本文提出采用双调制锁相频率合成器的方法。 2 双调制电路工作原理 双调制锁相频率合成器构成如图1所示,fo一般
所属分类:
其它
发布日期:2020-11-30
文件大小:106496
提供者:
weixin_38499950
NS锁相环路/压控振荡器二合一芯片
美国国家半导体公司 (National Semiconductor Corporation) (宣布推出业界最低相位噪音的锁相环路/压控振荡器二合一芯片。这款型号为 LMX2531 的芯片可在 765MHz 至 2790MHz 之间的频率范围内操作,噪音更低至 -160dBc/Hz 以下,最适用于移动电话网络设备以及市场上多种不同的产品,其中包括汽车电子系统、卫星接收系统以及测试和测量仪表。 美国国家半导体拥有射频系统设计的技术经验及先进的工艺技术,该公司的芯片设计团队更充分利用这两方面的
所属分类:
其它
发布日期:2020-11-28
文件大小:45056
提供者:
weixin_38502762
«
1
2
...
4
5
6
7
8
9
10
11
12
13
14
...
50
»