您好,欢迎光临本网站![请登录][注册会员]  

开发技术下载,硬件开发下载列表 第1402页

« 1 2 ... .97 .98 .99 .00 .01 1402.03 .04 .05 .06 .07 ... 18366 »

[硬件开发] ADP7104英文版.pdf

说明:ADI家的一款LDO电源芯片,可以用在ADC前端电路上,3.3V-20V输入,电流5mA,输出可调,刚传了个中文版的,这次传一下英文版的。
<shijizai> 上传 | 大小:1mb

[硬件开发] 音乐代码转换.zip

说明:音乐代码转换,用KEIL软件即可运行,将代码拷入单片机芯片,在单片机上实现音乐演奏。代码完整,可供学习,适合单片机初级学习者。
<weixin_44589098> 上传 | 大小:211kb

[硬件开发] 一种高增益宽带视频放大器设计_张玉钱.caj

说明:前端时间挑视频放大器来着,因为不太懂所以下了篇论文看,讲的是设计宽带视频放大器,里面有些概念设计之类的,硕士论文,快到60页呢,看完以后大概能了解些,caj格式的,下载了估计得用caj浏览器才能看
<shijizai> 上传 | 大小:5mb

[硬件开发] 基于PLC的精准变量水肥一体化设备研制_刘莫尘.pdf

说明:这段时间帮学妹整论文下了几个相关的文献,传上来分享给大家。关于PLC的水肥一体化系统实现,像是期刊类的,文档有6页,把大概的系统布局,硬件,软件,这些写了一下。本专业的孩子或许可以借鉴。(PS:为了上传个资源每次都辛辛苦苦的凑描述字数,太难了/(ㄒoㄒ)/~~)
<shijizai> 上传 | 大小:505kb

[硬件开发] 单片机液晶屏显示矩阵按键键值

说明:在单片机上插入液晶屏,按下矩阵按键,在液晶屏上显示按下的矩阵键值。文件中包括源码和Keil工程文件,以及可直接下载入单片机中的hex文件。
<weixin_44589098> 上传 | 大小:17kb

[硬件开发] 标准正弦波信号及生成器.rar

说明:波形发生器实用程序(APxWfmGenerator.exe)允许您生成wav文件为范围广泛的测试信号,与采样率,深度和通道数量。 您可以自由这个实用程序复制到其他电脑或媒体,在那里你可以为外部源生成音频文件你可能需要测试。 注意,这个实用程序的版本号不对应APx500软件版本和APx500不是必需的。
<qq_42902640> 上传 | 大小:90mb

[硬件开发] mod car v1.4()bizhang xunguang.rar

说明:基于凌阳spce061A单片机,实现了控制小车自动躲避障碍物,及寻光倒车入库的功能。 1、通过红外传感器发现障碍物,并作出路径规划,躲避障碍物,然后继续前行。 2、通过光敏传感器寻找光源,然后控制小车实现倒车入库功能。 程序在凌阳小车上已经调试验证通过。
<ceny123> 上传 | 大小:100kb

[硬件开发] 详细逆变电路原理图及其工作原理讲解

说明:工作原理: 开关T1、T4闭合,T2、T3断开:u0=Ud; 开关T1、T4断开,T2、T3闭合:u0=-Ud ; 当以频率fS交替切换开关T1、T4和T2、T3时,则在电阻R上获得如图4.2.4(b)所示的交变电压波形,其周期Ts=1/fS,这样,就将直流电压E变成了交流电压uo。uo含有各次谐波,如果想得到正弦波电压,则可通过滤波器滤波获得。
<qq_41729482> 上传 | 大小:1003kb

[硬件开发] therm_decoder_1.rar

说明:温度计码解码器(thermometer decoder),温度计码由连续的1组成,解码器将温度计码解码成二进制码,并且具有气泡判断功能。压缩包内包含Verilog代码、modelsim仿真文件testbench、quartus II工程文件
<Brian_1992> 上传 | 大小:164kb

[硬件开发] 纯数字电路版(0到180°)移相器电路原理仿真图

说明:移相器将变压器移相技术与数字测量技术进行了有机的结合,移相调 移相器 移相器 节精度高,读数准确直观,输出电压、电流可调,输出波形好,运行可靠,操作方便,能满足较高精度的单相及三相交流功率、相位等仪表的测试校验,也能用于电度表的检定装置之中。
<qq_41729482> 上传 | 大小:19kb

[硬件开发] 基于FPGA的流水灯设计

说明:本设计基于超高速硬件描述语言VHDL在Altera公司的实验箱主控板上编程实现,主要由状态机完成对彩灯的控制,并有分频模块分别控制彩灯的循环及数码管的扫描计时,完成彩灯的自动循环、手动控制、清零、及定时功能。
<qq_42047759> 上传 | 大小:4mb

[硬件开发] 基于FPGA的万年历设计

说明:基于FPGA的可显示数字时钟,设计思路为自底向上,包括三个子模块:时钟模块,进制转换模块,led显示模块。所用到的FPGA晶振频率为50Mhz,首先利用它得到1hz的时钟然后然后得到时钟模块,把时钟模块输出的时、分、秒输入到进制转换模块后得到十进制的值再输入到led显示模块,该工程已经在FPGA开发板上亲测可用。
<qq_42047759> 上传 | 大小:8mb
« 1 2 ... .97 .98 .99 .00 .01 1402.03 .04 .05 .06 .07 ... 18366 »