点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - 流水线
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
基于改进DA算法和流水线技术的FIR数字滤波器设计
提出了一种改进的分布式算法和一种具有流水线结构的加法树乘法器,设计了一种在FPGA上实现的FIR数字滤波器。介绍了改进的DA算法,对采用FPGA实现直接型结构移位相加乘法器FIR滤波器和改进DA算法的高速FIR滤波器的性能进行了比较。用VHDL在Quartus II平台上进行了仿真,给出了实现高效滤波功能的设计结果及不同算法的资源占用比较。
所属分类:
其它
发布日期:2020-07-05
文件大小:545792
提供者:
weixin_38725426
Vivado下用Verilog编写的带冒险的5级MIPS流水线设计(txt为微云链接)
Vivado下用Verilog的带冒险的5级MIPS流水线设计,包含文件
所属分类:
互联网
发布日期:2020-07-16
文件大小:58
提供者:
qq_41934573
【Logisim】MIPS CPU设计、理想指令流水线设计
1、了解单周期MIPS CPU架构,为程序设计控制器。 2、了解MIPS指令流水线基本概念,和理想指令流水线的设计。 华中科技大学《计算机硬件系统设计》
所属分类:
硬件开发
发布日期:2020-07-16
文件大小:401408
提供者:
weixin_43184248
Verilog实现MIPS的5级流水线cpu设计(Modelsim仿真).rar
里面是制作5级流水线CPU的源代码文件,用的是Verilog编程,Modelsim仿真。程序实现了数据冒险和控制冒险的解决。配套博文:https://blog.csdn.net/WXY19990803/article/details/104008650
所属分类:
其它
发布日期:2020-07-16
文件大小:13312
提供者:
WXY19990803
高速深流水线浮点加法单元的设计
在X87执行环境下,采用基于Two-Path算法的并行深度流水线优化算法,设计了一种能够实现符合IEEE-754标准的单精度、双精度和扩展双精度及整型数据且舍入模式可控的高速浮点加法器。采用并行深度流水设计,经验证,功能满足设计要求,使用TSMC 65 nm工艺库进行综合,其工作频率可达900 MHz。
所属分类:
其它
发布日期:2020-07-20
文件大小:95232
提供者:
weixin_38684633
高性能可重构流水线ADC的设计与仿真
提出了一种14 bit、100 MS/s可重构流水线ADC的设计方案,在采样/保持电路、栅压自举开关、折叠式共源共栅运算放大器、可重构控制器等关键电路上均有明显改进,降低了非理想因素对系统的影响,保证了所设计的流水线ADC的指标实现,并对关键模块电路和ADC系统进行了仿真验证。
所属分类:
其它
发布日期:2020-07-20
文件大小:79872
提供者:
weixin_38637805
基于状态机和流水线技术的3DES加密算法及其FPGA设计
绍了3DES加密算法的原理并详尽描述了该算法的FPGA设计实现。采用了状态机和流水线技术,使得在面积和速度上达到最佳优化;添加了输入和输出接口的设计以增强该算法应用的灵活性。各模块均用硬件描述语言实现,最终下载到FPGA芯片Stratix EP1S25F780C5中。
所属分类:
其它
发布日期:2020-07-29
文件大小:96256
提供者:
weixin_38551070
DSP中的流水线与并行处理.pdf
DSP流水线与并行处理。使用流水线与并行处理减小关键路径,提高采样率。 以FIR滤波器设计为例。讲述了流水线与并行处理的具体设计以及功耗降低
所属分类:
硬件开发
发布日期:2020-07-27
文件大小:284672
提供者:
ziqing0701
ARM流水线关键技术分析与代码优化
本文根据ARM系列处理器采用的三级和五级流水线的工作原理,对各种冲突情况下的流水线运行情况进行了详细分析,最后通过实例分析提出在编程阶段提高流水线性能的方法。
所属分类:
其它
发布日期:2020-07-25
文件大小:92160
提供者:
weixin_38520046
可重构平台下AES算法的流水线性能优化
本文在可重构平台上针对128位密钥长度AES算法的流水线性能优化技术进行了研究,通过对基本运算优化、循环展开、轮内流水线、轮间流水线、混合多级流水线结构优化等方法的讨论和实现,对比不同优化方法的优缺点及适用环境。
所属分类:
其它
发布日期:2020-07-24
文件大小:71680
提供者:
weixin_38666823
基于FPGA的高速流水线浮点乘法器设计与实现
设计了一种支持IEEE754浮点标准的32位高速流水线结构浮点乘法器。该乘法器采用新型的基4布思算法,改进的4:2压缩结构和部分积求和电路,完成Carry Save形式的部分积压缩,再由Carry Look-ahead加法器求得乘积。时序仿真结果表明该乘法器可稳定运行在80M的频率上,并已成功运用在浮点FFT处理器中。
所属分类:
其它
发布日期:2020-08-07
文件大小:416768
提供者:
weixin_38546817
基于FPGA的移位寄存器流水线结构FFT处理器设计与实现
本文设计的FFT处理器,基于FPGA技术,由于采用移位寄存器流水线结构,实现了两路数据的同时输入,相比传统的级联结构,提高了蝶形运算单元的运算效率,减小了输出延时,降低了芯片资源的使用。
所属分类:
其它
发布日期:2020-08-07
文件大小:92160
提供者:
weixin_38518518
数控高速平面涡卷弹簧流水线的设计与实现
本文介绍了一条数控高速平面涡卷弹簧流水线的设计与实现。整条流水线以一台罗克韦尔自动化公司的Complactlogix1769系列的PLC为控制核心,灵活组合各种高标准工业等级的1769ComplactI/O,并通过DeviceNet网络集成了UItra3000伺服控制。整个系统运行安全可靠,控制功能强,操作灵活简便,是一套先进的机电一体化设备。
所属分类:
其它
发布日期:2020-08-05
文件大小:97280
提供者:
weixin_38674050
通过模拟单功能流水线调度过程,掌握流水线技术,学会计算流水线的吞吐率、加速比、效率。
通过模拟单功能流水线调度过程,掌握流水线技术,学会计算流水线的吞吐率、 加速比、效率。 1 流水线的表示法有三种: 连接图、时空图、预约表。对于线性流水线,主要考虑前二种。 2 流水线的主要特点: 在流水线的每一个功能部件的后面都要有一个缓冲器,称为锁存器、闸门寄存器等, 它的作用是保存本流水段的执行结果。各流水段的时间应尽量相等,否则回引起阻塞、 断流等。只有连续提供同类任务才能充分发挥流水线的效率。在流水线的每一个流水线 段中都要设置一个流水锁存器。流水线需要有“装入时间”和“排
所属分类:
专业指导
发布日期:2011-03-04
文件大小:164864
提供者:
guofeng0123456789
一种基于FPGA的并行流水线FIR滤波器结构
本文提出一种在FPGA器件上实现流水线并行FIR滤波器结构。首先比较了FIR滤波器三种硬件实现所用的资源,然后在理论上推出本文流水线并行结构滤波器的实现方法以及可行性,接着给出了硬件具体实现模块,最后给出了实验结果。实验结果可以看出,这种改进滤波器实现结构的算法可以灵活的处理综合的面积和速度的约束关系,使最后设计达到最优。
所属分类:
其它
发布日期:2020-08-14
文件大小:381952
提供者:
weixin_38722184
9位100 MSPS流水线结构A/D转换器的设计
本文设计了一个9位100 MHz低功耗流水线A/D转换器电路。该A/D转换器采用开环结构的采样保持电路提高了输入带宽,使用折叠结构子ADC,简化了电路结构,减小了芯片面积和功耗。
所属分类:
其它
发布日期:2020-08-12
文件大小:395264
提供者:
weixin_38599231
流水线技术在基于FPGA的DSP运算中的应用研究
本文讨论在基于FPGA的DSP系统设计中采用流水线技术,充分利用硬件内部的并行性,在FPGA有限资源芯片面积上提高单位时间里的数据处理能力即数据吞吐率(throughput),提高系统的工作速度的具体做法。
所属分类:
其它
发布日期:2020-08-10
文件大小:305152
提供者:
weixin_38720402
32位浮点通用数字信号处理器流水线的设计方案
本系统控制通路部分的设计采用超级哈佛及五级流水线结构。本文分析了该流水线的设计过程,并对遇到的数据相关问题提出了一种新的解决方法。
所属分类:
其它
发布日期:2020-08-10
文件大小:154624
提供者:
weixin_38654415
Java Lock锁多线程中实现流水线任务
主要介绍了Java Lock锁多线程中实现流水线任务,文中通过示例代码介绍的非常详细,对大家的学习或者工作具有一定的参考学习价值,需要的朋友可以参考下
所属分类:
其它
发布日期:2020-08-19
文件大小:49152
提供者:
weixin_38607908
《大话处理器》连载——微架构(8) 流水线上的冒险——控制冒险
微架构(8) 流水线上的冒险——控制冒险。
所属分类:
其它
发布日期:2020-08-18
文件大小:166912
提供者:
weixin_38639642
«
1
2
...
4
5
6
7
8
9
10
11
12
13
14
...
50
»