您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 统一编译码理论与应用

  2. 自 香农开创信息论以来, 经过数代学者的持之以恒的辛勤探索, 纠错编码领域取得了长 足的进步与发展。尤其是在世纪交替的近十年间。 T u r b o 码, L D P C 码,R A码和W o v e n 码等 一大批性能优异的编译码方法如雨后春笋般的涌现, 标志着这一领域的研究成果已 经进入了 登堂入室的境地。T u r b o 码已经成功应用到第三代移动通讯的标准中,而L D P C码则是下一 代移动通讯和深空通信纠错技术的研究热点。 最近出现的统一编译码理论一因子图与和积算 法对这些形形
  3. 所属分类:C

    • 发布日期:2009-05-03
    • 文件大小:4194304
    • 提供者:kinglisa2009
  1. 哈弗曼树的建立,以及编/译码的实现

  2. 数据结构(c语言)习题集里面的作业,哈弗曼树的建立,以及编/译码的实现
  3. 所属分类:C

    • 发布日期:2009-05-16
    • 文件大小:1048576
    • 提供者:amu35818
  1. 基于SYSTEMVIEW的HDB3编译码设计

  2. 设计实现非归零码的HDB3编译码 主要技术指标: 设计实现非归零码的HDB3编译码。要求系统包含:双单、单双极性变换电路模块的设计、编译码器功能模块设计、位同步提取模块设计。
  3. 所属分类:专业指导

    • 发布日期:2009-06-11
    • 文件大小:546816
    • 提供者:Twilight_r
  1. VHDL设计频带传输系统的开发与设计

  2. VHDL设计频带传输系统含PCM 编译码一次群分接复接。
  3. 所属分类:专业指导

    • 发布日期:2009-06-26
    • 文件大小:54272
    • 提供者:hejin1987
  1. BTC码编译码算法的源代码

  2. 分组Turbo码的编译码算法,很好用的,可以用作仿真验证
  3. 所属分类:其它

    • 发布日期:2009-07-04
    • 文件大小:11264
    • 提供者:mbcl123
  1. 卷积编译码的BCJR程序

  2. BCJR的译码,软判决.卷积码的编码和译码.
  3. 所属分类:其它

    • 发布日期:2020-03-23
    • 文件大小:2048
    • 提供者:shikelangNo1
  1. 实验四 编译码器、触发器及数码管 显示实验.pdf

  2. 1.编码、译码、显示电路的设计——填写表格:当 D0~D7 依次输入有效值时,A0~A2 对 应值以及数码管显示的值。 2.触发器 74LS74 74LS7 功能测试 (1)、画出复位端有效时的波形; (2)、画出置 1 端有效时的波形; (3)、画出 CLK 有效时,D 端输入不同值时的波形。 3.使用 2 个 D 触发器组成 2 分频电路 (1)、描述分频原理; (2)、画出波形;
  3. 所属分类:嵌入式

    • 发布日期:2020-03-14
    • 文件大小:1048576
    • 提供者:forest_one
  1. 宽带无线接入网中的RS编译码硬件解决方案

  2. 本文基于欧氏算法(Euclidean Algorithm)和IDFT相结合的RS解码方案利用FPGA芯片实现了GF(28)上符号速率为32.5 MHz的流式解码方案,最大延时为640 ns,参数可以根据需要灵活设置。本方案在ALTERA公司的FLEX10KE系列的EPF10K130EQC240-1芯片上得到了实现,适宜于离散译码、流式译码,在添加一级缓存的情况下,同样适宜于连续译码。符号速率可以达到50 MHz以上(上述验证的时钟是50 MHz),达到了预期的设计要求。
  3. 所属分类:其它

    • 发布日期:2020-03-04
    • 文件大小:354304
    • 提供者:weixin_38546817
  1. matlab卷积码编译码 维特比软判决(2,1,3)

  2. 用matlab实现的(2,1,3)卷积码编译码程序,译码使用维特比译码,欢迎大家下载
  3. 所属分类:其它

    • 发布日期:2019-03-23
    • 文件大小:6144
    • 提供者:unio__
  1. 4、哈夫曼编译码器问题

  2. 3到4个程序和文档任选 :【问题描述】 利用哈夫曼编码进行信息通讯可以大大提高信道利用率,缩短信息传输时间,降低传输成本。但是,这要求在发送端通过一个编码系统对待传数据预先编码;在接收端将传来的数据进行译码(复原)。 【实现要求】 系统应具有以下功能: (1)初始化(Initialization)。从终端读入字符集大小n,及n个字符和m个权值,建立哈夫曼树,并将它存于文件hfmtree中。 (2)编码(Coding)。利用已建好的哈夫曼树(如不在内存,则从文件hfmtree中读入)对文件to
  3. 所属分类:C/C++

    • 发布日期:2020-06-17
    • 文件大小:75
    • 提供者:sereasuesue
  1. 数据结构课程设计哈夫曼树编译码器报告.doc

  2. 开发环境:VC++ 6.0 (1) I:初始化(Initialization)。 (2) E:编码(Encoding)。 (3) D:译码(Decoding)。 (4) P:打印代码文件(Print)。 (5)T:打印哈夫曼树(HuffmanTreePrint)。 (6)Q:退出程序(Quit)。
  3. 所属分类:C/C++

    • 发布日期:2020-06-15
    • 文件大小:2097152
    • 提供者:weixin_45804592
  1. PCM编译码.zip

  2. 1).模拟PCM编码; 2).模拟PCM在AWGN信道的译码; 3).完成实验任务和记录实验数据,整理实验结果,完成实践报告 有报告和源程序
  3. 所属分类:专业指导

    • 发布日期:2020-06-20
    • 文件大小:482304
    • 提供者:qq_48385697
  1. 缩短循环码(26,16)编译码程序-C语言

  2. 铁道部常用的信息编码译码方式 BCH(26,16) RDS常用的信息编码译码方式 缩短循环码
  3. 所属分类:C

    • 发布日期:2011-09-23
    • 文件大小:10240
    • 提供者:woijal520
  1. RS编译码的硬件解决方案

  2. 差错控制编码技术对改善误码率、提高通信的可靠性具重要作用。RS码既可以纠正随机错误,又可以纠正突发错误,具有很强的纠错能力,在通信系统中应用广泛。由于RS码的译码复杂度高,数字运算量大,常见的硬件及软件译码方案大多不能满足高速率的传输需求,一般适用于10Mbps以下。本文提出的欧氏算法和频谱结构分析相结合的RS硬件解码方案,适用于FPGA单片实现,速率高、延迟小、通用性强、使用灵活。笔者在FPGA芯片上实现了GF(2 8)上符号速率为50Mbps的流式解码方案,最大延时为640ns,参数可以根据
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:371712
    • 提供者:weixin_38612304
  1. DSP中的一种卷积编译码盘的解决方案

  2. 对于一般的线性分组码(如循环码、BCH码等),它们的共同特点是:一个码字的监督单元仅与本码组的k位信息码元有关,与其它码字的码元无关。而卷积码的特点在于本组的码元不仅与当有输入的k个信息有关,而且还与前面m个时刻输入的信息有关。卷积码的纠错能力随着m的增加而增大,而差错率随着m的增加而指数下降。在编码效率与设备复杂性相同的前提下,卷积码的性能优于分组码。随着大规模集成电路技术的发展,采用维特比译码的卷积编码技术已成了广泛采用的纠错方案。在本系统中,输入卷积编码器的信息序列是32Kbit/s的比特
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:184320
    • 提供者:weixin_38701952
  1. 双网传真机的编译码电路设计与实现[图]

  2. 对双网数字传真机硬件系统中的编码和译码电路进行设计,并采用FPGA芯片进行系统实现和验证。其中
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:246784
    • 提供者:weixin_38654315
  1. 基于FPGA的卷积编译码器的设计与实现

  2. 摘要:为了解决传统的维特比译码器结构复杂、译码速度慢、消耗资源大的问题,提出一种新型的适用于FPGA特点,路径存储与译码输出并行工作,同步存储路径矢量和状态矢量的译码器设计方案。该设计方案通过在ISE9.2i中仿
  3. 所属分类:其它

    • 发布日期:2020-10-25
    • 文件大小:212992
    • 提供者:weixin_38557838
  1. EDA/PLD中的基于FPGA的卷积编译码器的设计与实现

  2. 摘要:为了解决传统的维特比译码器结构复杂、译码速度慢、消耗资源大的问题,提出一种新型的适用于FPGA特点,路径存储与译码输出并行工作,同步存储路径矢量和状态矢量的译码器设计方案。该设计方案通过在ISE9.2i中仿真验证,译码结果正确,得到编码前的原始码元,速度显着提高,译码器复杂程度明显降低。并在实际的软件无线电通信系统中信道编解码部分得到应用,性能优良。   卷积码是Elias在1955年最早提出的,稍后,Wozencraft在1957年提出了一种有效译码方法,即序列译码。Massey在19
  3. 所属分类:其它

    • 发布日期:2020-11-04
    • 文件大小:215040
    • 提供者:weixin_38742124
  1. RS码简介和编译码算法综述

  2. PGZ译码算法流程图输入R(x)计算S1N级移位寄存器计算错误位置多项式)用钱搜索法求)的根计算iR(x)C(x)输出计算S2计算S2tE(x)PGZ译码算法算法总结PGZ译码算法算法总结1965年E
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:3145728
    • 提供者:weixin_38517997
  1. 基于FPGA的卷积编译码器的设计与实现

  2. 摘要:为了解决传统的维特比译码器结构复杂、译码速度慢、消耗资源大的问题,提出一种新型的适用于FPGA特点,路径存储与译码输出并行工作,同步存储路径矢量和状态矢量的译码器设计方案。该设计方案通过在ISE9.2i中仿真验证,译码结果正确,得到编码前的原始码元,速度显着提高,译码器复杂程度明显降低。并在实际的软件无线电通信系统中信道编解码部分得到应用,性能优良。   卷积码是Elias在1955年早提出的,稍后,Wozencraft在1957年提出了一种有效译码方法,即序列译码。Massey在196
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:274432
    • 提供者:weixin_38665814
« 1 2 ... 4 5 6 7 8 910 11 12 13 14 ... 47 »