您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. ALU 设计

  2. ALU design
  3. 所属分类:专业指导

    • 发布日期:2007-08-14
    • 文件大小:382976
    • 提供者:bluecarp
  1. 逻辑运算器ALU的VHDL实现(含仿真波形)

  2. 逻辑运算器ALU的VHDL实现(含仿真波形),解压后可以直接打开为PROJECT。运行。
  3. 所属分类:嵌入式

    • 发布日期:2009-06-20
    • 文件大小:354304
    • 提供者:luosu20062075
  1. 利用SN74181芯片构成16位ALU的原理

  2. 用SN74181和SN74182设计如下的32位ALU. 两重进位方式 三重进位方式 行波进位方式 包括--运算器组成实例
  3. 所属分类:嵌入式

    • 发布日期:2009-07-06
    • 文件大小:398336
    • 提供者:hellomlc
  1. 计组实验(ALU的设计)

  2. 计组实验---ALU的设计,不介意的话参考一下!!!
  3. 所属分类:专业指导

    • 发布日期:2009-08-07
    • 文件大小:114688
    • 提供者:hjoksky
  1. 数字逻辑课程设计(ALU 串并口 电子钟 汽车尾灯)

  2. 数字逻辑课程设计,使用xilinx软件画的电路图,功能部件包括ALU 串并口 电子钟 汽车尾灯,有参考价值
  3. 所属分类:专业指导

    • 发布日期:2009-10-16
    • 文件大小:473088
    • 提供者:ryyral
  1. 计算机组成原理实验1-四位ALU算术逻辑单元设计实验

  2. 一. 实验目的 1.了解ALU的功能和使用方法 2.认识和掌握超前进位的设计方法 3.认识和掌握ALU的逻辑电路组成 4.认识和掌握ALU的设计方法 二. 实验原理 从结构原理图上可推知,本实验中的ALU运算逻辑单元由4个一位的ALU运算逻辑单元组成。每位的ALU电路由全加器和函数发生器组成。事实上,是在全加器的基础上,对全加器功能的扩展来实现符合要求的多种算术/逻辑运算的功能。为了实验多种功能的运算,An、Bn数据是不能直接与全加器相连接的,它们受到功能变量F3—F1的制约,由此,可由An、
  3. 所属分类:C

    • 发布日期:2009-12-10
    • 文件大小:412672
    • 提供者:L416116256
  1. alu verilog HDL 语言实现

  2. 用verilog HDL语言实现ALU 运行于quartus II
  3. 所属分类:专业指导

    • 发布日期:2009-12-10
    • 文件大小:1048576
    • 提供者:chinkio
  1. 资源共享的ALU设计

  2. 讲述了基于资源共享的ALU设计,其中有ALU设计的基础原理及其相应图形解读。
  3. 所属分类:专业指导

    • 发布日期:2009-12-30
    • 文件大小:518144
    • 提供者:mikeal1989
  1. 基于VHDL语言的4位算术逻辑单元(ALU)的设计

  2. ALU的算数运算主要以加、减法为主,至于乘法、除法则可用“移位”配合“加法”的方法加以处理,即可完成运算。虽然逻辑运算的种类很多,但实际上ALU中的逻辑电路单元通常只处理AND、OR、XOR、NOT这四种运算,其它的各种逻辑运算都可以由布尔代数化简,只需用AND、OR、XOR、NOT这四种运算便可完成。
  3. 所属分类:专业指导

    • 发布日期:2010-01-05
    • 文件大小:57344
    • 提供者:wzl880820
  1. 为了6502CPU的8位ALU

  2. 这个ALU被设计了为了6502CPU。 这个单位是8位全加法器。
  3. 所属分类:专业指导

    • 发布日期:2010-03-10
    • 文件大小:44032
    • 提供者:msc623
  1. 计算机组成原理alu的设计

  2. 计算机组成原理实验。用quartus 2 设计的alu的组成图
  3. 所属分类:专业指导

    • 发布日期:2010-03-30
    • 文件大小:114688
    • 提供者:wudingming0506
  1. 论文-32位同时多线程微处理器的ALU设计

  2. 这是上海大学某位的论文,关于32位同时多线程微处理器的ALU设计
  3. 所属分类:专业指导

    • 发布日期:2010-05-12
    • 文件大小:195584
    • 提供者:wangpu608
  1. 数字逻辑设计报告——四位ALU

  2. 关于4位ALU的数字逻辑设计报告,内容包括1.需求分析2.设计原理3.设计总体框图及流程4.实现和测试等内容
  3. 所属分类:专业指导

    • 发布日期:2010-07-03
    • 文件大小:130048
    • 提供者:surfing52
  1. Verilog ARM ALU设计

  2. 这是用Verilog语言写的ARM的ALU的设计,可以完成全部的16条算术指令,如加、减、反向减、带进位加等
  3. 所属分类:硬件开发

    • 发布日期:2010-11-02
    • 文件大小:715776
    • 提供者:Swange
  1. 四位ALU算术逻辑单元设计实验

  2. 1. 了解ALU(算术逻辑单元)的功能和使用方法; 2. 认识和掌握超前(并行)进位的设计方法; 3. 认识和掌握ALU的逻辑电路组成; 4. 认识和掌握ALU的设计方法
  3. 所属分类:专业指导

    • 发布日期:2010-12-13
    • 文件大小:245760
    • 提供者:qq459729983
  1. ALU 74LS181设计

  2. 一个完整的QUARTUSII工程,ALU实现74LS181的功能,用Verilog 写的
  3. 所属分类:其它

    • 发布日期:2010-12-28
    • 文件大小:627712
    • 提供者:ctjtn996
  1. 四位ALU 数字逻辑设计报告

  2. 四位的ALU 数字逻辑设计报告 1.需求分析2.设计原理3.设计总体框图及流程4.实现和测试5.功能改进设想
  3. 所属分类:专业指导

    • 发布日期:2011-01-12
    • 文件大小:130048
    • 提供者:earthskys
  1. 4位alu运算器(数字逻辑课程设计作业)

  2. 用xilinx设计,仿真已经通过,4位ALU运算器。
  3. 所属分类:嵌入式

    • 发布日期:2011-02-11
    • 文件大小:9216
    • 提供者:wc19891013
  1. 8位ALU运算器(VHDL语言)

  2. (1)按照实验要求设计简单ALU,能执行8种操作,分别为: 1)加、减、增1、减1等4种8位算术运算; 2)与、或、非、异或等4种8位逻辑运算。 实现上,可以用一位M 作为进行算术运算或逻辑运算的控制位,M=0 时进行算术运算,M=1 时进行逻辑运算。另外用2位来表示4种操作。 (2)实现一些基本的PSW标志位: 1)进位/借位的输出标志位C; 2) 运算结果为零的输出标志位Z; 3) 运算结果为溢出的输出标志位V; 4) 运算结果为负数的输出标志位N。 (3)加减必须用最基本的1位全加器fa
  3. 所属分类:硬件开发

    • 发布日期:2011-05-18
    • 文件大小:26624
    • 提供者:wwweet
  1. ALU设计的一些资料,很有启发

  2. 自己收藏的关于ALU设计的一些资料,很有帮助哦。
  3. 所属分类:嵌入式

    • 发布日期:2011-06-08
    • 文件大小:382976
    • 提供者:uysly
« 12 3 4 5 6 7 8 9 10 ... 24 »