您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 典型ASIC设计主要流程 word文档

  2. 典型ASIC设计主要流程 1)、结构及电气规定。 2)、RTL级代码设计和仿真测试平台文件准备。    3)、为具有存储单元的模块插入BIST(Design For test 设计)。    4)、为了验证设计功能,进行完全设计的动态仿真。    ……
  3. 所属分类:嵌入式

    • 发布日期:2009-08-12
    • 文件大小:21504
    • 提供者:yangzj84
  1. Art of Writing Testbenches

  2. 数字电路设计经典! Writing testbench is as complex as writing the RTL code itself. This days ASIC's are getting more and more complex and thus the challenge to verify this complex ASIC. Typically 60-70% of time in any ASIC is spent on verification/validation
  3. 所属分类:硬件开发

    • 发布日期:2009-12-11
    • 文件大小:99328
    • 提供者:cauchy911
  1. ASIC设计流程.ppt

  2. ASIC设计流程 1. 可行性研究 2. 系统设计 3. 模块设计 4. 系统整合 5. 验证 6. 预布局布线 7. 后仿真 8. 布局布线 9. 流片 10. 测试 11. 量产
  3. 所属分类:嵌入式

    • 发布日期:2010-04-21
    • 文件大小:195584
    • 提供者:yangshuyin520
  1. ASIC课程实验实验报告

  2. NRZ/HDB3码制变换的功能与时序验证 用Verilog HDL对HDB3译码电路进行描述,并写出测试文件
  3. 所属分类:Linux

    • 发布日期:2011-06-14
    • 文件大小:24576
    • 提供者:weiweitianqing
  1. ASIC可测试性设计技术

  2. 详细介绍了专用集成电路(ASIC)中的可测试性设计技术
  3. 所属分类:硬件开发

    • 发布日期:2017-12-13
    • 文件大小:952320
    • 提供者:qq_17616613
  1. BORDTEST键盘工具

  2. 一款非常好用的键盘测试工具,也可以用他获得键盘或鼠标按键的ASIC 码(这才是我看重的).
  3. 所属分类:其它

    • 发布日期:2009-02-08
    • 文件大小:479232
    • 提供者:gcbbcs
  1. soc asic设计验证和测试方法学.7z

  2. 集成电路SoC设计介绍,介绍不同SoC设计模型,和设计分层概念;介绍SoC设计验证相关知识,同时,介绍了SoC测试需要掌握的知识和相关工具.
  3. 所属分类:硬件开发

    • 发布日期:2020-02-18
    • 文件大小:8388608
    • 提供者:LiuLu2020
  1. 基于ASIC+FPGA的IPv6路由器PoS接口设计

  2. 本文根据IPv6路由器155Mbit/s PoS接口的需求,提出并实现了一种基于ASIC+FPGA的设计方案。目前该方案已经在国家数字交换系统工程技术研究中心开发的IPv6路由器中得到实现,测试后的系统性能稳定,达到了预期的设计目标。
  3. 所属分类:其它

    • 发布日期:2020-08-07
    • 文件大小:376832
    • 提供者:weixin_38656226
  1. 电子负载在航天电源模块测试中的作用详解和选择要点

  2. 电源模块是可为专用集成电路(ASIC)、数字信号处理器 (DSP)、微处理器、存储器、现场可编程门阵列 (FPGA) 及其他数字或模拟负载提供供电的器件,由于其具有隔离作用、抗干扰能力强、自带保护功能、便于集成等优点,所以在交换设备、接入设备、移动通讯、微波通讯以及光传输、路由器等通信和汽车电子、航空航天等领域具有十分广泛的应用。
  3. 所属分类:其它

    • 发布日期:2020-08-10
    • 文件大小:136192
    • 提供者:weixin_38535364
  1. 电源技术中的模块电源的噪声测试技巧

  2. 目前,模块电源的设计日趋规范化,控制电路倾向于采用数字控制方式,非隔离式DC-DC变换器(包括VRM)比隔离式增长速度更快。随着半导体工艺和封装技术的改进,高频软开关技术的大量应用,模块电源的功率密度越做越高,模块电源的功率变换效率也越来越高,体积越来越小,出现了芯片级的模块电源。模块电源普遍用于交流设备、接入设备、挪动通讯、微波通讯以及光传输、路由器等通讯范畴和汽车电子、航空航天等。其特点是可为专用集成电路(ASIC)、数字信号处理器(DSP)、微处理器、存储器、现场可编程门阵列(FPGA)及
  3. 所属分类:其它

    • 发布日期:2020-10-16
    • 文件大小:70656
    • 提供者:weixin_38557935
  1. 如何解决ISSP结构化ASIC

  2. 结构化专用集成电路(structured ASIC)对设计工程师而言还是一个新名词,然而目前已经有多家公司正计划涉足这一领域。快速硅解决方案平台(ISSP)是一种结构化ASIC解决方案,该技术适合于高速ASIC设计,这是因为ISSP可以解决设计人员的很多问题:ISSP器件为多达七层金属化设计,其中最上两层可以由客户定制以符合不同的设计要求,下面几层由IP、可测试性设计(DFT)模块以及为减少深亚微米(DSM)效应和时钟畸变问题的电路。这些设计模块和电路有助于提高测试覆盖率,并减少可测试性设计需求
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:118784
    • 提供者:weixin_38625164
  1. 简述FPGA系统的仿真和测试

  2. 一、概述   FPGA(Field-Programmable Gate Array),即现场可编程门阵列,它是在PAL、GAL、CPLD等可编程器件的基础上进一步发展的产物。它是作为专用集成电路(ASIC)领域中的一种半定制电路而出现的,既解决了定制电路的不足,又克服了原有可编程器件门电路数有限的缺点。   在FPGA 设计中,仿真一般分为功能仿真(前仿真)和时序仿真(后仿真)。功能仿真又叫逻辑仿真,是指在不考虑器件延时和布线延时的理想情况下对源代码进行逻辑功能的验证;而时序仿真是在布局布线后进
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:87040
    • 提供者:weixin_38537684
  1. 基础电子中的如何着手进行LTE测试?

  2. 使用任何新技术时,生产工程师面临的最大挑战就是要测试哪些内容以及为什么要测试它们。对于现代化智能手机或平板电脑这样复杂的设备来说,这一点尤其棘手。至于LTE,其复杂程度前所未有,完全测试下来就需要将设备整天放在测试仪上。   生产中的基本假设必须是,工程部门交付的设计能够满足客户的所有需求并且在正确组装以后能够实现一致的功能。尽管支持这一假设会为设计团队及其流程增加负担,但如果没有这一保证,对于当今极其复杂的设备,测试范围将会过大而无法检查出所有的可能性。生产车间不是检验数百万固件生产线或是检
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:747520
    • 提供者:weixin_38744207
  1. 基础电子中的浅谈模块电源的噪声测试方法

  2. 目前,模块电源的设计日趋规范化,控制电路倾向于采用数字控制方式,非隔离式DC-DC变换器(包括VRM)比隔离式增长速度更快。随着半导体工艺和封装技术的改进,高频软开关技术的大量应用,模块电源的功率密度越做越高,模块电源的功率变换效率也越来越高,体积越来越小,出现了芯片级的模块电源。模块电源普遍用于交流设备、接入设备、挪动通讯、微波通讯以及光传输、路由器等通讯范畴和汽车电子、航空航天等。其特点是可为专用集成电路(ASIC)、数字信号处理器 (DSP)、微处理器、存储器、现场可编程门阵列 (FPGA
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:70656
    • 提供者:weixin_38745233
  1. 基础电子中的典型ASIC设计详细流程

  2. 典型ASIC设计具有下列相当复杂的流程:   1) 、结构及电气规定。   2)、RTL级代码设计和仿真测试平台文件准备。   3)、为具有存储单元的模块插入BIST(Design For test 设计)。   4)、为了验证设计功能,进行完全设计的动态仿真。   5)、设计环境设置。包括使用的设计库和其他一些环境变量。   6)、使用 Design Compiler工具,约束和综合设计,并且加入扫描链(或者JTAG)。   7)、使用 Design Compiler自带静态时序
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:38912
    • 提供者:weixin_38653664
  1. 基于DSP+FPGA+ASIC的实时图像处理架构设计

  2. 本文使用高性能的DSP(TMS320C6414),可编程逻辑器件FPGA (Stratix系列的EP1S10)和专用ASIC多级滤波芯片,提出了DSP + FPGA + ASIC的图像处理平台架构,设计了处理能力强、接口可靠稳定的红外图像处理系统,并在系统中实现了非均匀性校正、小目标检测等算法。实验测试表明,该实时红外图像处理系统对每场320×240有效像素,每个像素14bit,场频50Hz的输出数字视频信号能够进行实时处理,对视场中的运动小目标完成检测和跟踪功能,满足系统主要性能指标要求,成功
  3. 所属分类:其它

    • 发布日期:2020-10-18
    • 文件大小:144384
    • 提供者:weixin_38749863
  1. 一种基于ASIC实现的流水线架构8051内核设计

  2. 以对传统8051微控制器的分析为基础,在保证指令集不变的情况下,给出了一种基于ASIC的微控制器设计。该设计采用三级流水线结构,提高了指令的执行效率。仿真和测试结果显示,所设计的8051内核可以正常工作。
  3. 所属分类:其它

    • 发布日期:2020-10-17
    • 文件大小:267264
    • 提供者:weixin_38703787
  1. 三通道高亮度LED驱动芯片的ASIC设计

  2. 根据LED驱动芯片的应用场合和应用模式设计了一款脉冲式LED驱动芯片。该芯片自带3路PWM驱动输出,具有8位(256灰度等级)数据解析和2 048级对比度的显示性能。同时,完成的芯片具有自动整形转发技术,从而实现了芯片单线级联的功能。在实际应用中芯片级联个数仅受限刷屏技术要求,大大简化了应用电路的复杂度。所设计的驱动芯片的版图完全通过dracula的DRC和LVS验证。目前芯片已加工制作完毕,测试结果正常,完成了预定的功能。
  3. 所属分类:其它

    • 发布日期:2020-10-17
    • 文件大小:504832
    • 提供者:weixin_38750406
  1. 了解系统级的能量管理技术与测试

  2. 能量管理技术,例如动态功率管理、动态电压缩放,以及动态频率缩放,已成为降低功耗的有效方式,而功耗是今天嵌入系统设计中的一个关键性要求。不过,这些技术增加了设计验证与调试的复杂性。它们通过为空闲部件断电,或将部件性能降到仅够任务工作程度,达到降低功耗的目的。这些技术既能用于处理单元(如CPU、FPGA和ASIC),也可以用于这些单元之间传输数据的通信总线。   功耗   为一个处理单元通电时,就出现了静态功耗,而动态功耗则发生在计算期间。总功耗可以表示为静态功耗与动态功耗之和。即使不发生计算,
  3. 所属分类:其它

    • 发布日期:2020-11-04
    • 文件大小:253952
    • 提供者:weixin_38640473
  1. 边界扫描SRAM簇板级互连测试研究

  2. 1 引言 边界扫描技术已成为了VLSI和ASIC测试的重要方法,但是,尽管边界扫描器件越来越多,非边界扫描器件仍然大量存在。在复杂电路设计中,VLSI和ASIC虽然能够完成电路的许多功能,但并不是所有的逻辑功能都可以集成,相当多的功能仍需要采用分离器件或通用集成电路实现,而它们很少支持边界扫描。因此,由边界扫描器件和非边界扫描器件组装的非完全BS器件电路板仍将在今后相当长时间内广泛存在,它们的测试问题已成为板级边界扫描测试技术需要研究的关键问题。随机存取存储器(RAM)是一种应用极为广泛的电子元
  3. 所属分类:其它

    • 发布日期:2020-12-08
    • 文件大小:225280
    • 提供者:weixin_38657353
« 12 3 4 5 6 7 8 9 10 »