您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. Verilog_HDL经典教程实用手册

  2. 第1章 EDA技术综述 1 本章内容简介 1 1.1 引言 1 1.2 EDA技术及其发展 2 1.3 设计方法与设计技术 3 1.3.1 Top-down设计 3 1.3.2 Bottom-up设计 5 1.3.3 IP复用技术与SOC 5 1.4 EDA设计的实现 6 1.5 硬件描述语言 7 思考与练习 9 第2章 EDA设计软件与设计流程 10 本章内容简介 10 2.1 EDA软件工具概述 10 2.1.1 集成的CPLD/FPGA开发工具 10 2.1.2 输入工具(Design
  3. 所属分类:嵌入式

    • 发布日期:2011-06-02
    • 文件大小:4194304
    • 提供者:heirfr
  1. FPGA完整设计流程

  2. FPGA完整设计流程 软件要求:ModelSimSE、Synplify Pro、Quartus II 适用人群:初学者 源 代 码:mux4_to_1.v
  3. 所属分类:硬件开发

    • 发布日期:2011-07-21
    • 文件大小:634880
    • 提供者:soarphysyan
  1. FPGA开发全攻略— 工程师创新设计宝典上

  2. 5.5.1 配置电路 54 5.5.2 主串模式——最常用的FPGA配置模式 56 5.5.3 SPI串行Flash配置模式 58 5.5.4 从串配置模式 62 5.5.5 JTAG配置模式 63 5.5.6 System ACE配置方案 64 5.6 大规模设计的调试经验 68 5.6.1 ChipScope Pro组件应用实例 68 5.7 FPGA设计的IP和算法应用 74 5.7.1 IP核综述 74 5.7.2 FFT IP核应用示例 75 5.8 赛灵思 FPGA的专用HDL开发
  3. 所属分类:硬件开发

    • 发布日期:2011-07-28
    • 文件大小:4194304
    • 提供者:kaixinguo218
  1. Libero8.3快速入门手册

  2. 本文主要介绍了 Actel FPGA 的集成开发环境 IDE 的使用,从软件的安装和设置,以及 通过一个简单的例子说明如何使用 IDE中集成的第三方软件,如:Synplify、ModelSim等, 可以帮助读者快速入门,缩短开发时间。
  3. 所属分类:硬件开发

  1. FPGA实现RS-232串口收发的仿真过程

  2. 1. 文本程序输入(Verilog HDL) 2. 功能仿真(ModelSim,查看逻辑功能是否正确,要写一个Test Bench) 3. 综合(Synplify Pro,程序综合成网表) 4. 布局布线(Quartus II,根据我选定的FPGA器件型号,将网表布到器件中,并估算出相应的时延) 5. 时序仿真(ModelSim,根据时延做进一步仿真)
  3. 所属分类:硬件开发

    • 发布日期:2011-09-05
    • 文件大小:281600
    • 提供者:yss060351
  1. FPGA设计全流程

  2. FPGA设计全流程:Modelsim>>Synplify.Pro>>ISE。第一章 Modelsim编译Xilinx库第二章 调用Xilinx CORE-Generator第三章 使用Synplify.Pro综合HDL和内核第四章 综合后的项目执行第五章 不同类型结构的仿真
  3. 所属分类:硬件开发

    • 发布日期:2008-05-10
    • 文件大小:218112
    • 提供者:figofish
  1. 用verilog实现除法器(两种方法)

  2. 一、 实验目的与要求: 用verilog语言编写出一个除法器的代码,并在modelsim中进行功能仿真,认真的完成实验报告。 二、 实验设备(环境)及要求: 在modelsim环境下编写代码与测试程序,并仿真; 在synplify pro下编译,设置硬件并综合。 三、 实验内容及步骤: 1、 选择除法器的算法,本实验开始采用的是减法实现除法器的例子(比如十进制中的a/b,可先比较a与b的大小,如果a>b,则商加1,a<=a-b,再进行比较大小,直到a<b,商不变,余数为a);
  3. 所属分类:硬件开发

    • 发布日期:2011-11-12
    • 文件大小:296960
    • 提供者:noodles5320
  1. FPGA开发全攻略(PDF)

  2. 第一章、为什么工程师要掌握FPGA开发知识? 5 第二章、FPGA基本知识与发展趋势 7 2.1 FPGA结构和工作原理 7 2.1.1 梦想成就伟业 7 2.1.2 FPGA结构 8 2.1.3 软核、硬核以及固核的概念 15 2.1.4 从可编程器件发展看FPGA未来趋势 15 第三章、FPGA主要供应商与产品 17 3.1.1 赛灵思主要产品介绍 17 第四章、FPGA开发基本流程 29 4.1 典型FPGA开发流程与注意事项 29 4.2 基于FPGA的SOC设计方法 32 基于FPG
  3. 所属分类:硬件开发

    • 发布日期:2011-11-27
    • 文件大小:8388608
    • 提供者:zhyuhao
  1. verilog RTL级代码编写指导(20篇精华文章)

  2. verilog RTL级代码编写指导(20篇精华文章)目录: Actel HDL Coding Style Guide; Advanced High-level HDL Design Techniques for Programmable Logic; Designing Safe Verilog State Machines with Synplify; fpga优秀设计的十条戒律; Guide to HDL Coding Styles for Synthesis; IEEE P1364.1
  3. 所属分类:硬件开发

    • 发布日期:2011-12-09
    • 文件大小:9437184
    • 提供者:didixing
  1. Verilog_HDL教程.pdf

  2. 第1章 EDA技术综述 1 本章内容简介 1 1.1 引言 1 1.2 EDA技术及其发展 2 1.3 设计方法与设计技术 3 1.3.1 Top-down设计 3 1.3.2 Bottom-up设计 5 1.3.3 IP复用技术与SOC 5 1.4 EDA设计的实现 6 1.5 硬件描述语言 7 思考与练习 9 第2章 EDA设计软件与设计流程 10 本章内容简介 10 2.1 EDA软件工具概述 10 2.1.1 集成的CPLD/FPGA开发工具 10 2.1.2 输入工具(Design
  3. 所属分类:嵌入式

    • 发布日期:2012-03-12
    • 文件大小:4194304
    • 提供者:lzj1987
  1. 如何写好状态机

  2. 1、状态机的基本概念 2、如何写好状态机 3、使用 Synplify Pro 分析 FSM
  3. 所属分类:硬件开发

    • 发布日期:2012-04-24
    • 文件大小:339968
    • 提供者:benlyhong
  1. FPGA串口通信文档

  2. 基于FPGA的串口通信 1. 文本程序输入(Verilog HDL) 2. 功能仿真(ModelSim,查看逻辑功能是否正确,要写一个Test Bench) 3. 综合(Synplify Pro,程序综合成网表) 4. 布局布线(Quartus II,根据我选定的FPGA器件型号,将网表布到器件中,并估算出相应的时延) 5. 时序仿真(ModelSim,根据时延做进一步仿真)
  3. 所属分类:其它

    • 发布日期:2012-05-13
    • 文件大小:100352
    • 提供者:gao09302012
  1. FPGA开发全攻略(上册)

  2. FPGA开发全攻略(上册前言 2 第一章、为什么工程师要掌握FPGA开发知识? 5 第二章、FPGA基本知识与发展趋势 7 2.1 FPGA结构和工作原理 7 2.1.1 梦想成就伟业 7 2.1.2 FPGA结构 8 2.1.3 软核、硬核以及固核的概念 15 2.1.4 从可编程器件发展看FPGA未来趋势 15 第三章、FPGA主要供应商与产品 17 3.1.1 赛灵思主要产品介绍 17 第四章、FPGA开发基本流程 29 4.1 典型FPGA开发流程与注意事项 29 4.2 基于FPGA
  3. 所属分类:硬件开发

    • 发布日期:2012-06-26
    • 文件大小:4194304
    • 提供者:xbjj2010
  1. DSP Builder设计进阶演示文档

  2. 4.1 层次化设计 4.2 用ModelSim进行RTL级VHDL仿真 4.3 使用Synplify进行综合 4.4 使用LeonardoSpectrum进行综合 4.5 Quartus II与DSP Builder的接口
  3. 所属分类:硬件开发

    • 发布日期:2012-08-05
    • 文件大小:1048576
    • 提供者:yangyq2000
  1. isp学习资料

  2. Lattice Semiconductor公司日前推出随时可以供货的ispLEVER? FPGA设计工具套件的Service Pack 1 7.0版本。该工具套件完全支持LatticeXP2 90nm的非易失性FPGA系列产品,配套的工具还有Service Pack 1 are the Reveal逻辑分析器,Lattice的第二代逻辑分析/硬件调试工具,几个增强的特性使功耗计算工具更精确和更用户友好,用于LatticeMico32内置开放源处理器的PCI Target外围。此外,还可以提供新
  3. 所属分类:硬件开发

    • 发布日期:2012-08-08
    • 文件大小:2097152
    • 提供者:zjtxsun
  1. Digital VLSI Systems Design.pdf

  2. Chapter 1 1.1 1.2 1.3 1.4 1.5 1.6 1.7 1.8 Chapter 2 2.2 2.4 2.5 2.6 2.7 2.8 xiii as an Example.………………………………... … The Karnaugh MAP Method of Optimization 1.5.1 FPGA Based Design: Video Compression Introduction to Digital VLSI Systems Design……… Twos C
  3. 所属分类:硬件开发

    • 发布日期:2012-08-29
    • 文件大小:6291456
    • 提供者:xihushui
  1. 数字系统设计与VerilogHDL

  2. 本书系统介绍了数字系统设计相关的知识,主要内容包括:EDA技术、FPGA/CPLD器件、Vefilog硬件描述语言等。本书以Quartus II、Synplify Pro/Synplify软件为平台,以Verilog-1995和Verilog-2001为语言标准,以可综合的设计为重点,以大量经过验证的数字设计实例为依据,系统阐述了数字系统设计的方法与技术,对设计优化做了探讨。
  3. 所属分类:电信

    • 发布日期:2012-10-01
    • 文件大小:14680064
    • 提供者:wdz201206245
  1. 采用fpga实现1553b总线接口设计

  2. 本文介绍了用FPGA设计实现MIL—STD一1553B总线接口专用芯片,该设计采用VHDL硬件描述语言进行编程,采用专门的综合工具Synplify对设计进行综合、优化,在MAX+PLUS 11中进行时序仿真,并且 最后在FPGA上实现。
  3. 所属分类:硬件开发

    • 发布日期:2012-10-08
    • 文件大小:262144
    • 提供者:yzt918766516
  1. FPGA三国志

  2. FPGA 三国志-第一篇/不可不看的故事 CPLD 的时代 我在12 年前,偶然接触PLD,没有想到自己居然就在这个行当里安身下来。可是这个行 业也的确是个 飞速发展的行业,十多年过去后,从当初的接近十家主要供应商,到今天已经激烈搏杀后,只有差不多如 论坛题目一样的,成为了今天三足鼎立的局 面。想来想去,决定以这个名字作为论坛的主题。同时也和大 家分享我多年来的一些经历和感受。 全局布线,ISP,PLD,宏单元机构,成为PLD 市场必备的武器。 CPLD 时代,进入我国最早的供应商是Latti
  3. 所属分类:其它

    • 发布日期:2012-12-11
    • 文件大小:1048576
    • 提供者:noodles5320
  1. VHDL 应用教程

  2. 学习VHDL的入门书籍 目录 第1 章绪 论 ....................................................................................................................1 § 1.1 关于EDA.................................................................................................
  3. 所属分类:专业指导

    • 发布日期:2013-02-25
    • 文件大小:4194304
    • 提供者:trondai
« 1 2 3 4 5 6 7 89 10 11 12 »