您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. Modelsim FLI接口在协同仿真技术中的应用

  2. 1 前言   协同仿真就是利用仿真工具提供的外部接口,用其它程序设计语言(非HDL语言,如c语言等)编程,用辅助仿真工具进行仿真。MODELsim 提供了与c语言的协同仿真接口。以Windows平台为例,用户可通过MODELsim 提供的c语言接口函数编程,生成动态链接库,由MODELsim 调用这些动态链接库进行辅助仿真,如图1所示。 图1 协同仿真示意图   2 MODELsim及FLI接口介绍   Mentor公司的ModelSim是业界最优秀的HDL语言仿真软件,它能提供友好的仿真环境
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:126976
    • 提供者:weixin_38748769
  1. 基于Verilog HDL的FIR数字滤波器设计与仿真

  2. 本文主要分析了FIR数字滤波器的基本结构和硬件构成特点,简要介绍了FIR滤波器实现的方式优缺点;结合Altera公司的Stratix系列产品的特点,以一个基于MAC的8阶FIR数字滤波器的设计为例,给出了使用Verilog 硬件描述语言进行数字逻辑设计的过程和方法,并且在QuartusII的集成开发环境下编写HDL代码,进行综合;利用QuartusII内部的仿真器对设计做脉冲响应仿真和验证。
  3. 所属分类:其它

    • 发布日期:2020-10-18
    • 文件大小:150528
    • 提供者:weixin_38548421
  1. IEEE 802.16e标准中LDPC编码的实现与仿真

  2. 根据IEEE802.16e标准中LDPC编码的定义,提出了一种利用高速状态机来实现编码的快速算法。在Quartus II下使用Verilog HDL实现了该算法并进行了时序仿真。仿真结果表明,设计具有良好的实时性,克服了以往设计中预处理复杂、消耗逻辑资源多的缺点。最后利用MATLAB对该设计与DVB-S2缩短码的BER性能进行了比较,分析了制约DVB-S2缩短码性能的因素。
  3. 所属分类:其它

    • 发布日期:2020-10-17
    • 文件大小:456704
    • 提供者:weixin_38640473
  1. 基于Verilog HDL的UART模块设计与仿真

  2. 文章标题:基于Verilog HDL的UART模块设计与仿真。中国IT实验室嵌入式开发频道提供最全面的嵌入式开发培训及行业的信息、技术以及相关资料的下载.
  3. 所属分类:其它

    • 发布日期:2020-10-26
    • 文件大小:275456
    • 提供者:weixin_38681628
  1. 基于Modelsim FLI接口的协同仿真

  2. 同仿真就是利用仿真工具提供的外部接口,用其它程序设计语言(非HDL语言,如c语言等)编程,用辅助仿真工具进行仿真。MODELsim提供了与c语言的协同仿真接口。以Windows平台为例,用户可通过MODELsim提供的c语言接口函数编程,生成动态链接库,由MODELsim调用这些动态链接库进行辅助仿真
  3. 所属分类:其它

    • 发布日期:2020-10-25
    • 文件大小:119808
    • 提供者:weixin_38742951
  1. 单片机与DSP中的一种基于单片机软硬件联合仿真解决方案

  2. 摘要:本文介绍一种嵌入式系统仿真方法,通过一种特殊设计的指令集仿真器ISS将软件调试器软件Keil uVision2和硬件语言仿真器软件Modelsim连接起来,实现了软件和硬件的同步仿真。   缩略词解释:   BFM:总线功能模块。在HDL硬件语言仿真中,BFM完成抽象描述数据和具体的时序信号之间的转换。   PLI:Verilog编程语言接口,是C语言模块和Verilog语言模块之间交换数据的接口定义。   TCL:字面意思是工具命令语言,是一种解释执行语言,流行EDA软件一般都集
  3. 所属分类:其它

    • 发布日期:2020-11-06
    • 文件大小:224256
    • 提供者:weixin_38738005
  1. 单片机与DSP中的基于单片机软硬件联合仿真解决方案

  2. 摘要:本文介绍一种嵌入式系统仿真方法,通过一种特殊设计的指令集仿真器ISS将软件调试器软件Keil uVision2和硬件语言仿真器软件Modelsim连接起来,实现了软件和硬件的同步仿真。   缩略词解释:   BFM:总线功能模块。在HDL硬件语言仿真中,BFM完成抽象描述数据和具体的时序信号之间的转换。   PLI:Verilog编程语言接口,是C语言模块和Verilog语言模块之间交换数据的接口定义。   TCL:字面意思是工具命令语言,是一种解释执行语言,流行EDA软件一般都集
  3. 所属分类:其它

    • 发布日期:2020-11-09
    • 文件大小:236544
    • 提供者:weixin_38642349
  1. 一种基于Modelsim FLI接口的协同仿真技术

  2. 1 前言   协同仿真就是利用仿真工具提供的外部接口,用其它程序设计语言(非HDL语言,如c语言等)编程,用辅助仿真工具进行仿真。Modelsim提供了与c语言的协同仿真接口。以Windows平台为例,用户可通过modelsim提供的c语言接口函数编程,生成动态链接库,由modelsim调用这些动态链接库进行辅助仿真,如图1所示。   图1 协同仿真示意图   2 Modelsim及FLI接口介绍   Modelsim是Model Technology(Mentor Graphics
  3. 所属分类:其它

    • 发布日期:2020-11-07
    • 文件大小:111616
    • 提供者:weixin_38522253
  1. EDA/PLD中的基于Verilog HDL的UART模块设计与仿真

  2. 摘要:通用异步收发器UART常用于微机和外设之间的数据交换,针对UART的特点,提出了一种基于Ver4log HDL的UART设计方法。采用自顶向下的设计路线,结合状态机的描述形式,使用硬件描述语言设计UART的顶层模块及各个子模块,从而使整个设计更加紧凑、可靠。同时采用参数化的设计方法,增强系统的可移植性。仿真结果表明,该系统可支持标准异步串行传输RS-232协议,可集成到FPGA芯片中使用。   随着微机应用和计算机网络的发展,计算机与外界之间的信息交换变得越来越重要,为了保证串行通信的正
  3. 所属分类:其它

    • 发布日期:2020-11-06
    • 文件大小:241664
    • 提供者:weixin_38721119
  1. 学习HDL的几点重要提示

  2. 1.了解HDL的可综合性问题: HDL有两种用途:系统仿真和硬件实现。 如果程序只用于仿真,那么几乎所有的语法和编程方法都可以使用。 但如果我们的程序是用于硬件实现(例如:用于FPGA设计),那么我们就必须保证程序“可综合”(程序的功能可以用硬件电路实现)。 不可综合的HDL语句在软件综合时将被忽略或者报错。 我们应当牢记一点:“所有的HDL描述都可以用于仿真,但不是所有的HDL描述都能用硬件实现。” 2. 用硬件电路设计思想来编写HDL: 学好HDL的关键是充分理解HDL语句和硬件电路的关系
  3. 所属分类:其它

    • 发布日期:2020-12-09
    • 文件大小:38912
    • 提供者:weixin_38742460
  1. HDL前端输入与系统管理软件

  2. 这类软件主要是帮助用户完成HDL文本的编辑和输入工作,提高输入效率,并不是必须的,更多人更习惯使用集成开发软件或者综合/仿真工具中自带的文本编辑器,甚至可以直接使用普通文本编辑器。 UltraEdit一个使用广泛的编辑器,低版本并不直接支持HDL,但可以将下面的文件中的文字添加到WORDFILE.txt中(该文件在UltraEdit安装目录下),即可支持相应的语言编辑,关键字将用不同色彩标出。VHDL87 VHDL93 Verilog HDL HDL Turbo WriterVHDL/veril
  3. 所属分类:其它

    • 发布日期:2020-12-09
    • 文件大小:40960
    • 提供者:weixin_38555019
  1. 嵌入式系统/ARM技术中的扩大ARM SoC的验证覆盖缩短仿真时间

  2. 验证复杂的SoC设计要耗费极大的成本和时间。据证实,验证一个设计所需的时间会随着设计大小的增加而成倍增加。在过去的几年中,出现了很多的技术和工具,使验证工程师可以用它们来处理这类问题。但是,这些技术中很多基于动态仿真,并依靠电路操作来发现设计问题,因此设计者仍面临为设计创建激励的问题。       设计者可以使用运行在处理器上的固件作为验证仿真激励的一部分,这也是目前通常采用的方法----使用全功能处理器模型。与在HDL中编写激励相比,固件作为激励速度更快,并且更容易创建。在一个全功能处理器模型
  3. 所属分类:其它

    • 发布日期:2020-12-08
    • 文件大小:108544
    • 提供者:weixin_38689113
  1. 单片机与DSP中的基于Verilog HDL的FIR数字滤波器设计与仿真

  2. 摘要:本文主要分析了FIR数字滤波器的基本结构和硬件构成特点,简要介绍了FIR滤波器实现的方式优缺点;结合Altera公司的Stratix系列产品的特点,以一个基于MAC的8阶FIR数字滤波器的设计为例,给出了使用Verilog 硬件描述语言进行数字逻辑设计的过程和方法,并且在QuartusII的集成开发环境下编写HDL代码,进行综合;利用QuartusII内部的仿真器对设计做脉冲响应仿真和验证       关键词:CPLD/FPGA  Verilog HDL  FIR  仿真      
  3. 所属分类:其它

    • 发布日期:2020-12-08
    • 文件大小:197632
    • 提供者:weixin_38752074
  1. 单片机与DSP中的单片机软硬件联合仿真解决方案

  2. 摘要:本文介绍一种嵌入式系统仿真方法,通过一种特殊设计的指令集仿真器ISS将软件调试器软件Keil uVision2和硬件语言仿真器软件Modelsim连接起来,实现了软件和硬件的同步仿真。     关键词:BFM,TCL,Verilog,Vhdl,PLI,Modelsim,Keil uVision2,ISS,TFTP,HTTP,虚拟网卡,Sniffer,SMART MEDIA,DMA,MAC,SRAM,CPLD 缩略词解释: BFM:总线功能模块。在HDL硬件语言仿真中,BFM完成抽象描
  3. 所属分类:其它

    • 发布日期:2020-12-08
    • 文件大小:162816
    • 提供者:weixin_38595606
  1. ModelSim仿真入门

  2. 严格来讲,FPGA设计验证包括功能仿真、时序仿真和电路验证,它们分别对应整个开发流程的每一个步骤。仿真是指使用设计软件包对已实现的设计进行完整的测试,并模拟实际物理环境下的工作情况。功能仿真是指仅对逻辑功能进行模拟测试,以了解其实现的功能是否满足原设计的要求,仿真过程没有加入时序信息,不涉及具体器件的硬件特性,如延时特性等,因此又叫前仿真,它是对HDL硬件描述语言的功能实现情况进行仿真,以确保HDL语言描述能够满足设计者的最初意图。时序仿真则是在HDL可以满足设计者功能要求的基础上,在布局布线后
  3. 所属分类:其它

    • 发布日期:2021-02-24
    • 文件大小:1048576
    • 提供者:weixin_38716519
  1. CombinationalCircuitsSimulation:这是一个总结Verilog HDL代码的存储库,可通过仿真设计组合逻辑电路-源码

  2. 组合电路模拟 这是一个总结Verilog HDL代码以设计具有仿真功能的组合逻辑电路的存储库。 推荐给参加数字系统/电路课程的学生。 Verilog HDL代码 使用Quartus ||的仿真结果9.0 报告随附为ENCS234课程的作业
  3. 所属分类:其它

    • 发布日期:2021-02-18
    • 文件大小:691200
    • 提供者:weixin_42153691
  1. cocotb:cocotb,一个基于协程的协同仿真库,用于用Python编写VHDL和Verilog测试平台-源码

  2. cocotb是基于协程的协同仿真库,用于用Python编写VHDL和Verilog测试平台。 阅读 参与其中: (需要GitHub帐户) 安装 当前的cocotb稳定版本要求: Python 3.5+ C ++ 11编译器 HDL模拟器(例如 , , 或) 安装这些依赖项后,可以使用pip安装最新的稳定版本的cocotb。 pip install cocotb 有关安装的更多详细信息,包括前提条件,请参阅。 有关如何安装cocotb的开发版本的详细信息,请参阅。 !!! 总线
  3. 所属分类:其它

    • 发布日期:2021-02-10
    • 文件大小:823296
    • 提供者:weixin_42131424
  1. 一种基于移位寄存器的CAM的Verilog HDL实现

  2. 摘要:一种利用VerilogHDL设计CAM的方案,该方案以移位寄存器为核心,所实现的CAN具有可重新配置改变字长、易于扩展、匹配查找速度等特点,并在网络协处理器仿真中得到了应用。 CAM(ContentAddressableMemory,内容可寻址存储器)是一种特殊的存储阵列。它通过将输入数据与CAM中存储的所有数据项同时进行比较,迅速判断出输入数据是否与CAM中的存储数据项相匹配,并给出匹配数据项的对应地址和匹配信息。CAM以其高速查找、大容量等特点而被广泛地应用于电讯、网络等领域。本文介绍
  3. 所属分类:其它

    • 发布日期:2021-02-03
    • 文件大小:144384
    • 提供者:weixin_38689551
  1. 单片机软硬件联合仿真解决方案

  2. 摘要:本文介绍一种嵌入式系统仿真方法,通过一种特殊设计的指令集仿真器ISS将软件调试器软件KeiluVision2和硬件语言仿真器软件Modelsim连接起来,实现了软件和硬件的同步仿真。   缩略词解释:BFM:总线功能模块。在HDL硬件语言仿真中,BFM完成抽象描述数据和具体的时序信号之间的转换。PLI:Verilog编程语言接口,是C语言模块和Verilog语言模块之间交换数据的接口定义。TCL:字面意思是工具命令语言,是一种解释执行语言,流行EDA软件一般都集成有TCL。使用TCL用户可
  3. 所属分类:其它

    • 发布日期:2021-02-03
    • 文件大小:187392
    • 提供者:weixin_38720997
  1. 一种基于移位寄存器的CAM的Verilog HDL实现

  2. 摘要:一种利用VerilogHDL设计CAM的方案,该方案以移位寄存器为核心,所实现的CAM具有可重新配置改变字长、易于扩展、匹配查找速度等特点,并在网络协处理器仿真中得到了应用。关键词:CAM移位寄存器VerilogHDLCAM(ContentAddressableMemory,内容可寻址存储器)是一种特殊的存储阵列。它通过将输入数据与CAM中存储的所有数据项同时进行比较,迅速判断出输入数据是否与CAM中的存储数据项相匹配,并给出匹配数据项的对应地址和匹配信息。CAM以其高速查找、大容量等特点
  3. 所属分类:其它

    • 发布日期:2021-02-03
    • 文件大小:147456
    • 提供者:weixin_38670186
« 1 2 3 4 56 7 8 9 10 ... 31 »